您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AT89C2051高性能8位单片机 用来设计通信软件的 通常用过VB或VC语言编程

  2. AT89C2051是一个低电压,高性能CMOS 8位单片机,片内含2k bytes的可反复擦写的只读Flash程序存储器和128 bytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准MCS-51指令系统,片内置通用8位中央处理器和Flash存储单元,功能强大AT89C2051单片机可为您提供许多高性价比的应用场合。 AT89C2051是一个功能强大的单片机,但它只有20个引脚,15个双向输入/输出(I/O)端口,其中P1是一个完整的8位双向I
  3. 所属分类:C

    • 发布日期:2009-11-12
    • 文件大小:315392
    • 提供者:sunqm
  1. 设计和实现一个8位指令系统结构

  2. 基于TDN-CM++计算机组成原理实验教学系统,设计和实现一个8位指令系统结构(ISA),通过调试和运行,使设计的计算机系统能够完成指定的功能。 设计过程中要求考虑到以下各方面的问题: 1、指令系统风格(寄存器-寄存器,寄存器-存储器,存储器-存储器); 2、数据类型(无符号数,有符号数,整型,浮点型); 3、存储器划分(指令,数据); 4、寻址方式(立即数寻址,寄存器寻址,直接寻址等); 5、指令格式(单字节,双字节,多字节); 6、指令功能类别(算术/逻辑运算,存储器访问,寄存器操作,程序
  3. 所属分类:专业指导

    • 发布日期:2009-12-29
    • 文件大小:1048576
    • 提供者:qqqq784954642
  1. 并行口与串行口的区别是交换信息的方式不同,并行口能同时通过8条数据线传输信息,一次传输一个字节;而串行口只能用1条线传输一位数据,每次传输一个字节的一位。并行口由于同时传输更多的信息,速度明显高于串行口,但串行口可以用于比并行口更远距离的数

  2. 并行口与串行口的区别是交换信息的方式不同,并行口能同时通过8条数据线传输信息,一次传输一个字节;而串行口只能用1条线传输一位数据,每次传输一个字节的一位。并行口由于同时传输更多的信息,速度明显高于串行口,但串行口可以用于比并行口更远距离的数据传输。 1、25针并行口插口的针脚功能:     针脚 功能 针脚 功能   1 选通 (STROBE低电平) 10 确认 (ACKNLG低电平)   2 数据位0 (DATAO) 11 忙 (BUSY)   3 数据位1 (DATA1) 12 却纸 (P
  3. 所属分类:DB2

    • 发布日期:2010-05-17
    • 文件大小:1048576
    • 提供者:q137163819
  1. 8位数据锁存器74H573

  2. 8位数据寄存器,主要用于数码管、按键等等的控制。20管脚。
  3. 所属分类:专业指导

    • 发布日期:2010-06-04
    • 文件大小:65536
    • 提供者:ntboss
  1. 8位并行A/D芯片ADC0804实验

  2. 【实验题目】 8位并行A/D芯片ADC0804实验 【实验目的】 学习A/D转换的基本原理。 学习ADC0804的基本用法。 【硬件接法】 ADC0804的硬件接法请参考相关实验电路图。 【实验步骤】 ISP下载开关扳到“00”,用Flash Magic软件下载程序文件“ADC0804.hex”,运行。 【运行效果】 转动电位器RW2,可以在数码管上看到被测量的电压数据。请用万用表测量电位器RW2的输出电压,与显示结果对照。
  3. 所属分类:嵌入式

    • 发布日期:2010-09-17
    • 文件大小:23552
    • 提供者:myender
  1. 24C01C128× 8位存储器

  2. Microchip的24C01C是一个1K位 串行电可擦除PROM的使用电压范围 在4.5V至5.5V。该设备是作为一个单一的组织 128× 8位存储器块2线串行接口。 低电流设计与典型操作许可证 仅10待机和工作电流 mA和1毫安 分别。该装置有一个页面,写能力为 最多16个字节的数据,并有快速的写入周期倍 只有一两个字节和页毫秒写入。功能 地址线允许连接多达八个 在多达8K的位相同的总线24C01C器件 连续的EEPROM存储器。该器件 标准的8引脚PDIP,8引脚SOIC(150万),以
  3. 所属分类:C

    • 发布日期:2011-01-22
    • 文件大小:334848
    • 提供者:mushangxiaoyi
  1. 8位数据总线实验报告

  2. 内含8位数据总线的源代码,波形仿真图,实验步骤,结果分析
  3. 所属分类:嵌入式

  1. 8位数据采集

  2. 基于ADC0809数据采集系统,51单片机的程序
  3. 所属分类:C/C++

    • 发布日期:2013-09-03
    • 文件大小:75776
    • 提供者:u011951279
  1. 8位无Cache的5段流水CPU

  2. 参考《16位5级流水无cache实验CPU课程设计实验要求》文档及其VHDL代码,在理解其思想和方法的基础上,将其改造成8位的5级流水无cache的实验CPU,包括对指令系统、数据通路、各流水段模块、内存模块等方面的改造。利用VHDL语言编程实现,并在TEC-CA平台上进行仿真测试。为方便起见,后续16位5级流水无cache实验CPU简记为ExpCPU-16,而8位的则记为ExpCPU-8。 对于内存模块的改造,可以采用两种方式:(1)利用TEC-CA平台上的16位RAM来存放8位的指令;(2
  3. 所属分类:嵌入式

    • 发布日期:2015-06-08
    • 文件大小:1048576
    • 提供者:lqq2324
  1. STM32的I2C通信实例

  2. STM32的I2C通信实例。支持8位数据读写、16位数据读写、32位数据读写。
  3. 所属分类:C

    • 发布日期:2015-07-21
    • 文件大小:29696
    • 提供者:wan2008pf
  1. 8位CPU的设计与实现

  2. 参考所给的16位实验CPU的设计与实现,体会其整体设计思路,并理解该CPU的工作原理。在此基础上,对该16位的实验CPU(称为ExpCPU-16)进行改造,以设计得到一个8位的CPU。总的要求是将原来16位的数据通路,改成8位的数据通路,即: 1.将原来8位的OP码,改成4位的OP码; 2.将原来8位的地址码(包含2个操作数),改成4位的地址码(包含2个操作数)。 在上述总要求的基础上,对实验CPU的指令系统、ALU、控制器、寄存器、存储器进行相应的改造。
  3. 所属分类:专业指导

    • 发布日期:2018-06-04
    • 文件大小:1048576
    • 提供者:g971105
  1. c++8位bmp转单色

  2. c++8位bmp转单色,图像不带头,只处理数据部分,头需要自己定义下
  3. 所属分类:C++

    • 发布日期:2018-10-17
    • 文件大小:846
    • 提供者:janedew
  1. spi gpio模拟驱动,支持9位,8位数据

  2. spi gpio模拟驱动,支持3线spi,支持4线spi,支持9位,8位数 Spi gpio simulation driver, support 3 line spi, support 4 line spi, support 9 bit,8 bit data据
  3. 所属分类:嵌入式

    • 发布日期:2020-05-06
    • 文件大小:2048
    • 提供者:liuzhen306
  1. 8位8段数码管飞入显示时/分/秒(51单片机)led_asm.asm

  2. 使用51单片机在8位数码管上以飞入效果显示动态的时/分/秒信息,每次飞入一位,不能覆盖已飞入数据,直到时/分/秒信息完整显示到8位数码管上,使编译产生的可执行文件尽量小。
  3. 所属分类:其它

    • 发布日期:2020-03-28
    • 文件大小:2048
    • 提供者:weixin_44413515
  1. 利用时间生成8位不重复数

  2. 在开发过程中,会遇到生成XX编号之类的数据,而且这编号不能重复,所以根据当前时间,生成8位不重复的数. 在开发过程中,会遇到生成XX编号之类的数据,而且这编号不能重复,所以根据当前时间,生成8位不重复的数.
  3. 所属分类:Java

    • 发布日期:2020-03-12
    • 文件大小:39936
    • 提供者:piaoen2
  1. 利用时间生成8位不重复数

  2. 在开发过程中,会遇到生成XX编号之类的数据,而且这编号不能重复,所以根据当前时间,生成8位不重复的数. 在开发过程中,会遇到生成XX编号之类的数据,而且这编号不能重复,所以根据当前时间,生成8位不重复的数.
  3. 所属分类:Java

    • 发布日期:2020-02-07
    • 文件大小:39936
    • 提供者:yuwenhuawinner
  1. NXP PCA9620_DS_60×8位RAM低复用率的通用LCD驱动器数据手册.pdf

  2. NXP PCA9620_DS_60×8位RAM低复用率的通用LCD驱动器数据手册pdf,NXP PCA9620_DS_60×8位RAM低复用率的通用LCD驱动器数据手册男E:8苏8别习 3K山 A 59SCL S245 56 CLK s278 53T1 50 VD s3112 49]ⅥcD s3213 s3314 47BP6 46BP5 s3617 44BP3 s3819 42|BP1 41|BP0 则N图测因图国图图同图固圆图图日 岩昂器占器曷瀏器閎器虏器昌
  3. 所属分类:其它

    • 发布日期:2019-10-19
    • 文件大小:529408
    • 提供者:weixin_38743737
  1. label.png图像16位或24位转8位,用于Mask Rcnn训练(绝对可用)

  2. (代码简洁, 绝对可用)使用python将24位或者16位图像转换为8位图像,用于labelme标记的MASK_RCNN进行样本训练, 自己的样本数据是24位就是用这代码进行转换成8位, 样本已训练成功.(16位亦可用).
  3. 所属分类:深度学习

    • 发布日期:2019-07-13
    • 文件大小:917
    • 提供者:boboly186
  1. multisim 8位补码加减法器电路.ms14

  2. 1、设计一个能够完成8位补码加减法运算器,采用8位数据总线结进行数据的输入、输出。利用行波(串行)进位的方式,并具备数据锁存功能和溢出判断功能。 2、输入数据为补码,其中高1位为符号位,低7位为数据位,运算结果亦是补码。 3、通过功能选择控制信号M选择运算功能,M=0时,进行加法运算,M=1,进行减法运算; 4、用指示灯或者数码管显示总线上的数据(输入数据、输出数据)。用指示灯或者发光二极管显示溢出判断结果,红灯表示正溢出,黄灯表示负溢出,绿灯表示未溢出正数,蓝灯表示未溢出负数。
  3. 所属分类:互联网

    • 发布日期:2020-07-05
    • 文件大小:796672
    • 提供者:weixin_39444707
  1. EDA/PLD中的基于RISC技术的8位微控制器设计

  2. 摘要:介绍基于RISC技术的8位微控制器的设计与实现。主要包括RISC指令集的选取;取指单元、译码单元、执行单元的设计;取指、译码、回写三级流水线技术的实现。该微控制器包含8级硬件堆栈、1个8位计数器、1个计数器溢出中断、2个外部中断源、8位数据输入和输出端口、16个通用寄存器、2K×16位的程序存储器、512字节的数据存储器。设计使用可综合的Verilog语言描述, QuartusⅡ软件仿真,FPGA器件验证实现。 关键词:RISC Verilog 8位微控制器 FPGA引 言随着微
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:94208
    • 提供者:weixin_38567813
« 12 3 4 5 6 7 8 9 10 ... 50 »