点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - ASIC设计基础
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
ASIC设计基础.pdf
ASIC设计基础,ASIC设计基础.pdfASIC设计基础.pdfASIC设计基础.pdfASIC设计基础.pdf
所属分类:
专业指导
发布日期:2009-05-08
文件大小:495616
提供者:
wzh_jl1
第3章 软硬件协同设计与TLM
深亚微米半导体技术的进展与成熟使复杂的SoC设计变得越来越普遍,同时对传统的ASIC设计方法和流程提出了挑战。软硬件协同设计是SoC的3个关键支持技术之一,它不仅是SoC的重要特点,也是21世纪IT业发展的一大趋势。软硬件协同设计目的是为硬件和软件的协同描述、验证和综合提供一种集成环境。 SoC与传统IC的设计原理是不同的,它的设计不是一切从头开始,而是将设计建立在较高的基础之上,利用已有的IP核进行设计重用,设计方法从传统的电路设计转向系统设计,设计的重心也从逻辑综合、布局布线转向系统的设计
所属分类:
嵌入式
发布日期:2010-05-23
文件大小:337920
提供者:
yaowanhua
Verilog HDL与数字ASIC设计基础.pdf
Verilog HDL与数字ASIC设计基础.pdfVerilog HDL与数字ASIC设计基础.pdf
所属分类:
WindowsPhone
发布日期:2012-05-28
文件大小:10485760
提供者:
q123456789098
[VerilogHDL与数字ASIC设计基础].罗杰.高清文字版(Part1)
本资料的权威性不必多说,非常经典,想了解的可以百度一下。另外本资料因为总文件太大,拆分成两个压缩文件Part1, Part2. 需要将两个分别下载后才能完整的解压缩。两部分都已上传。
所属分类:
讲义
发布日期:2014-12-26
文件大小:41943040
提供者:
sixhaveone
[VerilogHDL与数字ASIC设计基础].罗杰.高清文字版(part2)
本资源为part2. Part1请在本人上传资源中下载。本资料对于学习verilog HDL和ASIC设计具有非常重要的参考价值。
所属分类:
讲义
发布日期:2014-12-26
文件大小:37748736
提供者:
sixhaveone
数字逻辑电路的ASIC设计
超实用的数字逻辑电路设计介绍,本书以实现高速高可靠性的数字系统设计为目标,已完全同步式电路为基础,从技术实现的角度介绍ASIN逻辑电路设计技术。
所属分类:
嵌入式
发布日期:2016-03-01
文件大小:13631488
提供者:
u011691637
优秀设计的十条诫律(英文)
介绍了在vlsi设计中需要注意的一些基础知识。是fpga和asic设计人员的初级知识。
所属分类:
硬件开发
发布日期:2008-12-18
文件大小:133120
提供者:
haveidea
ASIC设计基础ASIC设计基础
ASIC设计基础,ASIC设计基础,ASIC设计基础,ASIC设计基础,ASIC设计基础
所属分类:
专业指导
发布日期:2009-04-02
文件大小:101376
提供者:
wzhjl
ASIC设计(用超星打开)
ASIC设计(用超星打开),是周立功介绍的硬件工程师必学的基础书目
所属分类:
专业指导
发布日期:2009-04-22
文件大小:6291456
提供者:
chenjiaoze
一种高能效的Keccak算法ASIC设计与实现
设计并实现了能同时支持SHA3四种模式的Keccak算法完整硬件电路。在对海绵结构和Keccak算法详细分析的基础上,将电路结构划分为并行执行的填充模块和置换模块,减少了算法执行的时钟周期。在所设计的Keccak算法硬件电路基础上,从能效角度对三种现有置换函数实现结构进行了比较分析。在65 nm工艺库下进行综合, SHA3-256标准下单位面积性能达到0.55 Mbps/gate,相较现有结构能效提高了约52%。
所属分类:
其它
发布日期:2020-10-15
文件大小:627712
提供者:
weixin_38729685
基础电子中的如何在FPGA和ASIC设计中结合高速USB功能
通用串行总线已经很普遍了,这是由于其使用简单,随插即用,并具有鲁棒性的优点。USB已经找到了进入曾经使用串口、并口作为其host接口的计算机外设的方式,需要接口到host计算机的产品现在也把USB作为其主要选择。USB提供多种带宽选择--低速、全速、高速、和现在的超高速--迎合了各种计算机外设以及工业和医疗设备的需要。 USB提供的吞吐量足够大,适合高带宽应用,如硬盘驱动器和扫描器。事实上,对于大部分计算机外设,如键盘,鼠标,PDA,游戏键盘,操纵杆,扫描仪,数码相机,打印机,USB已经是
所属分类:
其它
发布日期:2020-10-21
文件大小:151552
提供者:
weixin_38562085
基础电子中的典型ASIC设计详细流程
典型ASIC设计具有下列相当复杂的流程: 1) 、结构及电气规定。 2)、RTL级代码设计和仿真测试平台文件准备。 3)、为具有存储单元的模块插入BIST(Design For test 设计)。 4)、为了验证设计功能,进行完全设计的动态仿真。 5)、设计环境设置。包括使用的设计库和其他一些环境变量。 6)、使用 Design Compiler工具,约束和综合设计,并且加入扫描链(或者JTAG)。 7)、使用 Design Compiler自带静态时序
所属分类:
其它
发布日期:2020-10-19
文件大小:38912
提供者:
weixin_38653664
嵌入式系统/ARM技术中的基于一种通用SPI总线接口的FPGA设计与实现
一、引言 SPI串行通信接口是一种常用的标准接口,由于其使用简单方便且节省系统资源,很多芯片都支持该接口,应用相当广泛。SPI接口的扩展有硬件和软件两种方法, 软件模拟 SPI接口方法虽然简单方便, 但是速度受到限制,在高速且日益复杂的数字系统中,这种方法显然无法满足系统要求,所以采用硬件的方法实现最为切实可行。当前,基于主从处理器结构的系统架构已经成为一种主流(如 DSP+FPGA,MCU+FPGA等),FPGA是在 ASIC的基础发展出来的,它克服了专用 ASIC不够灵活的缺点。与其他
所属分类:
其它
发布日期:2020-11-11
文件大小:222208
提供者:
weixin_38694699
EDA/PLD中的ASIC设计基础
1 介绍 一旦一个设计流片,你便希望它是正确的。时间,金钱还有你的名誉可能会因为ASIC的一个故障而一无所有。这门课程将涵盖流片前所有要做的步骤,这些步骤将会将你第一次流片失败的可能性减到最小,成功率达到最大。这些步骤包括怎样去写设计说明,由上到下的设计,仿真,测试向量生成,还有好的程序练习。 这份报告是针对于那些从事ASIC设计或正准备设计的工程师的。那些从未设计过ASIC的工程师会发现这门课程是非常有益的,那些有经验的设计师会发现这门课程是非常有用的参考书目。 1.1 什么是ASIC
所属分类:
其它
发布日期:2020-12-09
文件大小:101376
提供者:
weixin_38686267
EDA/PLD中的基于CPLD的串并转换和高速USB通信设计
摘 要:CPLD可编程技术具有功能集成度高、设计灵活、开发周期短、成本低等特点。介绍基于ATMEL 公司的CPLD芯片ATF1508AS设计的串并转换和高速USB及其在高速高精度数据采集系统中的应用。 关键词:CPLD 串并转换 USB 可编程逻辑器件(PLD)是20世纪70年代在ASIC设计的基础上发展起来的一种划时代的新型逻辑器件。自PLD器件问世以来,制造工艺上采用TTL、CMOS、ECL及静态RAM技术,器件类型有PROM、EPROM、E2PROM、FPLA、PAL、GAL、
所属分类:
其它
发布日期:2020-12-08
文件大小:126976
提供者:
weixin_38695061
EDA/PLD中的ASIC设计中验证工具选择实例
前言 伴随着工艺技术水平的提高,当前ASIC设计规模和设计复杂度也不断的提高。合理的选择验证工具在ASIC设计过程中起了关键作用。下面就结合实际的项目开发,对比验证工具的特点,帮助大家更好的认识验证工具。 SystemC 介绍 SystemC是一个开发硬件的面向对象的新型建模方法,建立在C++基础上,是为了方便系统级设计和IP交换。System C是一个开放的标准,由13家EDA和电子行业的公司共同控制。 包括 ARM Ltd.;Cadenc
所属分类:
其它
发布日期:2020-12-08
文件大小:256000
提供者:
weixin_38670949
通信与网络中的Wavesat发表大众市场客户端专用WiMAX Mini-PCI设计
Wavesat日前发表第二代WiMAX Mini-PCI设计,最适合低成本大众市场的室内与室外客户端设备。这是Wavesat继2006年推出无线宽带产业首款WiMAX Mini-PCI设计后,又一项领先业界的产品。 Wavesat的NP7256 mini-PCI设计提供许多先进WiMAX功能,例如可大幅增强室内调制解调器效能的UL子通道化 (subchannelization) 能力。 新一代WiMAX Mini-PCI设计是以Wavesat最新的Evolutive NP7256
所属分类:
其它
发布日期:2020-12-05
文件大小:43008
提供者:
weixin_38744270
EDA/PLD中的原型验证过程中的ASIC到FPGA的代码转换
在对asic设计进行fpga原型验证时,由于物理结构不同,asic的代码必须进行一定的转换后才能作为fpga的输入。现代集成电路设计中,芯片的规模和复杂度正呈指数增加。尤其在asic设计流程中,验证和调试所花的时间约占总工期的70%。为了缩短验证周期,在传统的仿真验证的基础上,涌现了许多新的验证手段,如断言验证、覆盖率驱动的验证,以及广泛应用的基于现场可编程器件(fpga)的原型验证技术。 采用fpga原型技术验证asic设计,首先需要把asic设计转化为fpga设计。但asic是基于标准
所属分类:
其它
发布日期:2020-12-04
文件大小:151552
提供者:
weixin_38522029
原型验证过程中的ASIC到FPGA的代码转换(图)
在对ASIC设计进行FPGA原型验证时,由于物理结构不同,ASIC的代码必须进行一定的转换后才能作为FPGA的输入 现代集成电路设计中,芯片的规模和复杂度正呈指数增加。尤其在ASIC设计流程中,验证和调试所花的时间约占总工期的70%。为了缩短验证周期,在传统的仿真验证的基础上,涌现了许多新的验证手段,如断言验证、覆盖率驱动的验证,以及广泛应用的基于现场可编程器件(FPGA)的原型验证技术。 采用FPGA原型技术验证ASIC设计,首先需要把ASIC设计转化为FPGA设计。但ASIC是基于标准单
所属分类:
其它
发布日期:2020-12-13
文件大小:117760
提供者:
weixin_38722348
嵌入式系统/ARM技术中的Wavesat发表第二代WiMAX Mini-PCI设计NP...
益登科技所代理的802.16d与802.16e WiMAX芯片解决方案供货商Wavesat日前发表第二代WiMAX Mini-PCI设计,适合低成本大众市场的室内与室外客户端设备。Wavesat的NP7256 mini-PCI设计提供许多先进WiMAX功能,例如可大幅增强室内调制解调器性能的UL子通道化(subchannelization)能力。 新一代WiMAX Mini-PCI设计是以Wavesat最新的Evolutive NP7256 ASIC为基础,但只需较少元器件和采用先进的
所属分类:
其它
发布日期:2020-12-04
文件大小:37888
提供者:
weixin_38589774
«
1
2
3
4
5
6
7
8
9
10
»