点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - ASIC设计流程
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
ASIC设计流程详细介绍
详细介绍ASIC流程,里面包含了具体的设计流程,很有用啊!
所属分类:
专业指导
发布日期:2009-06-12
文件大小:2097152
提供者:
luofeng_201
中兴通讯-ASIC设计流程
中兴通讯-ASIC设计流程 中兴通讯-ASIC设计流程
所属分类:
硬件开发
发布日期:2009-06-18
文件大小:63488
提供者:
TTTTT61525157
ASIC TOP-DOWN设计教程
以实例的方式讲述了ASIC设计的基本流程,前端的RTL设计与仿真、逻辑综合、以及后端基于标准单元库的版图设计技术
所属分类:
嵌入式
发布日期:2009-06-24
文件大小:1048576
提供者:
zhengyudennis
华为FPGA设计流程指南(感觉不错,发上来共享,版权为华为)
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompiler
所属分类:
硬件开发
发布日期:2009-07-06
文件大小:133120
提供者:
liuwei924
典型ASIC设计主要流程 word文档
典型ASIC设计主要流程 1)、结构及电气规定。 2)、RTL级代码设计和仿真测试平台文件准备。 3)、为具有存储单元的模块插入BIST(Design For test 设计)。 4)、为了验证设计功能,进行完全设计的动态仿真。 ……
所属分类:
嵌入式
发布日期:2009-08-12
文件大小:21504
提供者:
yangzj84
ASIC设计流程.ppt
ASIC设计流程.ppt ASIC设计流程.ppt ASIC设计流程.ppt
所属分类:
专业指导
发布日期:2009-09-21
文件大小:224256
提供者:
dongguo100
华为FPGA设计流程指南
本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。
所属分类:
硬件开发
发布日期:2009-10-18
文件大小:31744
提供者:
wht_ly
一个ASIC设计流程实例
一个ASIC设计流程实例 一个ASIC设计流程实例 比较详细
所属分类:
专业指导
发布日期:2009-10-25
文件大小:2097152
提供者:
pccldr
FPGA设计流程指南
所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。
所属分类:
硬件开发
发布日期:2009-12-01
文件大小:31744
提供者:
dkfeng2006
华为内部资料_FPGA设计流程指南
华为内部资料_FPGA设计流程指南 FPGA ASIC FPGA FPGA ASIC FPGA FPGA Altera Altera modelsim + LeonardoSpectrum/FPGACompilerII + Quartus
所属分类:
硬件开发
发布日期:2010-01-01
文件大小:239616
提供者:
yuankang
FPGA设计流程指南
系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。
所属分类:
硬件开发
发布日期:2010-03-26
文件大小:133120
提供者:
wangzhengqianw
FPGA设计:一个ASIC设计流程实例
FPGA设计流程实例,挺详细的 本文的第1 章简要介绍了深亚微米数字集成电路的设计流程。从第2 章开始我们将分 章节详细介绍各个主要步骤。第2 章介绍系统行为级仿真方法。第3 章介绍行为级综合和 模型编译。第4 章解释了综合的概念,介绍了逻辑综合的实现及讨论了几个常见问题的解 决方法。第5 章解决了版图后仿真的实现问题,阐述了各种技术库的生成,比较了系统行 为级仿真和综合后仿真的区别。第6 章介绍了Formal Verification 和其他辅助工具的应 用。第7 章详细讲述了自动化布局布线
所属分类:
嵌入式
发布日期:2010-04-12
文件大小:2097152
提供者:
liurui1030
ASIC设计流程.ppt
ASIC设计流程 1. 可行性研究 2. 系统设计 3. 模块设计 4. 系统整合 5. 验证 6. 预布局布线 7. 后仿真 8. 布局布线 9. 流片 10. 测试 11. 量产
所属分类:
嵌入式
发布日期:2010-04-21
文件大小:195584
提供者:
yangshuyin520
一个ASIC设计流程实例
本文的第1 章简要介绍了深亚微米数字集成电路的设计流程。从第2 章开始我们将分 章节详细介绍各个主要步骤。第2 章介绍系统行为级仿真方法。第3 章介绍行为级综合和 模型编译。第4 章解释了综合的概念,介绍了逻辑综合的实现及讨论了几个常见问题的解 决方法。第5 章解决了版图后仿真的实现问题,阐述了各种技术库的生成,比较了系统行 为级仿真和综合后仿真的区别。第6 章介绍了Formal Verification 和其他辅助工具的应 用。第7 章详细讲述了自动化布局布线方法,解决了clock tree
所属分类:
嵌入式
发布日期:2010-06-13
文件大小:4194304
提供者:
xuri2012
华为FPGA设计流程指南(内部资料)
此书为华为某部门内部文档(承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证)。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。
所属分类:
专业指导
发布日期:2011-09-15
文件大小:134144
提供者:
askw2008
一个ASIC设计流程实例
本文介绍了基于标准单元库的深亚微米数字集成电路的自动化设计流程。此流程从 设计的系统行为级描述或RTL 级描述开始,依次通过系统行为级的功能验证,设计综合, 综合后仿真,自动化布局布线,到最后的版图后仿真
所属分类:
硬件开发
发布日期:2011-11-27
文件大小:2097152
提供者:
uestcnn
ASIC设计流程
芯片ASIC基本设计流程,传统的ASIC设计流程:
所属分类:
其它
发布日期:2013-03-16
文件大小:2097152
提供者:
liyuanhang0929
ASIC设计大师之经典总结
ASIC设计牛人经验总结,内容包括Typical ASIC design flow、 信号同步的窍门、数字后端流程以及各种时序分析方法
所属分类:
硬件开发
发布日期:2013-11-29
文件大小:4194304
提供者:
terrac
ASIC设计流程实例
ASIC设计流程实例EEDDAA 设计的概述。
所属分类:
硬件开发
发布日期:2014-01-06
文件大小:2097152
提供者:
u013400831
ASIC 设计流程 (ADF)
+ ADF 产品 + 电脑辅助测试 (CAT) 系统 ADF 提供了完整且容易使用的 SoC 深亚微米设计环境,以及与客户合作中使用的 CMOS18 与 CMOS12 工具组,而且还拥有技术与客户工程团队 (TCEG) 的支持。它能够使用领先业界的外部与特有 EDA 工具组合来进行 SoC 开发,完美集成器件库、存储器、IP 与工具组以有效率地实现复杂的设计。在支持多重仿真的确认 (sign-off) 环境之外,标准延迟格式 (SDF, Standard Delay Format)
所属分类:
其它
发布日期:2020-12-09
文件大小:58368
提供者:
weixin_38597889
«
1
2
3
4
5
6
»