您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Libero8.0快速入门

  2. 本文主要介绍了Actel FPGA的集成开发环境IDE的使用,从软件的安装和设置,以及通过一个简单的例子说明如何使用IDE中集成的第三方软件,如:Synplify、ModelSim等,可以帮助读者快速入门,缩短开发时间。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-19
    • 文件大小:6291456
    • 提供者:shen_rx
  1. Libero快速入门

  2. 本文主要介绍了Actel FPGA的集成开发环境IDE的使用,从软件的安装和设置,以及通过一个简单的例子说明如何使用IDE中集成的第三方软件,如:Synplify、ModelSim等,可以帮助读者快速入门,缩短开发时间。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-13
    • 文件大小:3145728
    • 提供者:xiaohuozi2012
  1. Libero8.3快速入门手册.pdf

  2. 本文主要介绍了Actel FPGA的集成开发环境IDE的使用,从软件的安装和设置,以及通过一个简单的例子说明如何使用IDE中集成的第三方软件,如:Synplify、ModelSim等,可以帮助读者快速入门,缩短开发时间。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-13
    • 文件大小:3145728
    • 提供者:hepeng_221
  1. CoreABC中文数据手册

  2. CoreABC概述 APB总线控制器内核(CoreABC)是一个简单、可配置的、低门数、可编程状态机\控制器,它主要是面向高级微控制器总线结构(AMBA高级外围总线(APB)基础设计的实现。尤其适用于以下情况: • 需要一个可编程操纵装置,但由于费用或资源\大小约束,像Core8051s 或 ARM® Cortex™-M1功能齐全的CPU不可用。 • 一个功能齐全的CPU基系统由于性能原因需要一个基于可编程卸载引擎(或协处理器)子系统的CoreABC • 一个使用CoreAI或CorePWM的
  3. 所属分类:嵌入式

    • 发布日期:2013-06-20
    • 文件大小:488448
    • 提供者:y498218525
  1. Libero7.2快速入门

  2. Actel FPGA 开发环境需要多个软件的支持,在每个阶段调用不同的软件来完成相应的 功能,例如:综合是调用Synplify,综合前后仿真是调用ModelSim,布局布线是调用 Designer,下载是调用FlashPro 等等,可以利用其它公司成熟的工具,每个阶段都可以让 用户来“量身定做”,而且由于它有这些强大功能的软件支持可以实现资源的最大优化。 Libero 就是一个集成开发环境,在每个阶段可以调用不同的第三方软件来完成相应功能。 本文主要介绍了Actel FPGA 的集成开发环境I
  3. 所属分类:硬件开发

    • 发布日期:2009-03-28
    • 文件大小:1048576
    • 提供者:lwwccm1
  1. Actel SPI.pdf

  2. 本文档描述了调用ACTEL Libero环境下SPI IP核的调用以及IP和内部时序模型、如何对接外设方面的说明,极大减少了设计者针对SPI调用的使用性
  3. 所属分类:其它

    • 发布日期:2020-04-14
    • 文件大小:338944
    • 提供者:qq_39933857
  1. EDA/PLD中的Actel推出新的集成开发环境Libero IDE 8.4

  2. Actel公司宣布其Libero集成开发环境 (IDE) 增添功耗优化和增强的设计创建功能。全新的Libero IDE 8.4针对基于 Flash的IGLOO、IGLOO PLUS和 ProASIC3L现场可编程门阵列 (FPGA),提供由1.14V至1.575V的FPGA内核工作电压范围,为设计人员提供额外的内核电压选择,以实现更低的功耗。新版本Libero IDE改进了SmartPower功耗分析工具,便于比较同一设计的多种设计实现和器件不同工作条件下的状况,以及它们所带来的功耗和电池寿命影
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:59392
    • 提供者:weixin_38589795
  1. EDA/PLD中的针对现场可编程门阵列 (FPGA)的Libero IDE 8.4(Actel)

  2. Actel公司宣布其Libero:registered: 集成开发环境 (IDE) 增添全新的功耗优化和增强的设计创建功能。全新的Libero IDE 8.4针对基于 Flash的IGLOO:registered:、IGLOO PLUS和 ProASIC:registered:3L现场可编程门阵列 (FPGA),提供由1.14V至 1.575V的FPGA内核工作电压范围,为设计人员提供额外的内核电压选择,以实现更低的功耗。新版本Libero IDE改进了SmartPower功耗分析工具,便于比较
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:62464
    • 提供者:weixin_38582909
  1. Actel面向FPGA设计的新版IDE支持添加时序约束功能

  2. Actel公司日前宣布推出最新的Libero集成设计环境(IDE) 6.2版本。新版本集成了最佳的设计工具,拥有设计分析和时序收敛的崭新重要功能,使得现场可编程门阵列(FPGA)设计人员在质量、效率和功能方面获得最好的效果。与Libero 6.2一同推出的还有Actel全新SmartTime静态时序分析环境,能够协助客户分析和管理时序,进行高级的时序验证,并通过与时序驱动布局布线紧密结合而保证可预测的时序收敛。    在这个Libero版本中,Actel和Mentor进一步合作,把Mentor 
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:66560
    • 提供者:weixin_38692100
  1. 单片机与DSP中的Actel的设计环境让全球首款混合信号FPGA的使用更简单便捷

  2. Libero IDE和启动套件协助系统设计人员全面发挥Actel Fusion可编程系统芯片的潜力  Actel公司宣布推出全面的设计环境,作为系统开发新时代的一项重要元素,全力支持最新的Fusion:trade_mark:融合可编程系统芯片 (PSC) 的实施。Actel 的Fusion可编程系统芯片与Actel Libero:registered: 7.0集成设计环境 (IDE) 结合,可在单芯片上实现前所未有的数字逻辑、模拟功能、嵌入式Flash内存和FPGA架构的集成。Actel广泛的工
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:86016
    • 提供者:weixin_38500444
  1. Actel具ARM7的Fusion可编程系统芯片简化嵌入式设计

  2. Actel公司宣布推出设计方案,为其单芯片M7AFS器件提供最全面的支持。M7AFS是Actel混合信号Fusion融合可编程系统芯片(PSC)具ARM7功能的器件型号。这个新方案的内容包括:CoreAI(模拟接口)IP内核以及CoreConsole IP开发平台(IDP)和Libero集成设计环境(IDE)的优化版本。通过这个优化的开发环境,Actel可以协助设计人员迅速及轻易地以具ARM7功能的混合信号FPGA实现实际的应用,包括从通信到汽车、工业和消费电子等。   Actel应用解决方案高
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:63488
    • 提供者:weixin_38740201
  1. EDA/PLD中的Actel公司宣布推出全面的设计环境

  2. Actel公司宣布推出全面的设计环境,作为系统开发新时代的一项重要元素,全力支持最新的Fusion:trade_mark:融合可编程系统芯片 (PSC) 的实施。Actel 的Fusion可编程系统芯片与Actel Libero:registered: 7.0集成设计环境 (IDE) 结合,可在单芯片上实现前所未有的数字逻辑、模拟功能、嵌入式Flash内存和FPGA架构的集成。Actel广泛的工具组合将为设计人员带来所需的开发环境、方法和途径,以便轻易地生成、配置和校验这项突破性的混合信号FPG
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:71680
    • 提供者:weixin_38667207
  1. Actel免费提供百万门器件的设计工具

  2. 为了进一步提升开发工具套件的价值、功能和性能,Actel公司宣布其免费的Libero Gold集成设计环境 (IDE) 现可针对高达一百万门的设计提供扩展的器件支持。用户只需下载并安装一个小型软件包 (即Libero 7.0 IDE Service Pack 1 (SP1)) 到现有的Libero 7.0 IDE软件中,便可进行Actel百万门级FPGA的设计。这个免费的扩展软件包支持Actel全线单芯片器件系列,包括低成本的ProASIC3和具ARM7功能的ProASIC3 FPGA系列,以及
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:47104
    • 提供者:weixin_38691055
  1. 单片机与DSP中的Actel为具ARM7的FPGA推出开发工具

  2. Actel公司宣布推出CoreMP7开发工具套装,这是完整的软、硬件开发环境,针对该公司CoreMP7软ARM7处理器内核的执行而设。CoreMP7开发工具套装包含屡获殊荣的CoreMP7、具Actel ARM7功能的M7 ProASIC3器件和FPGA开发工具,为用户提供了一切所需工具,可以快速和简便地评估及设计以FPGA为基础的系统级芯片 (SoC) 应用。 CoreMP7开发工具套装的特点 该开发工具套装包括一个独立的开发板、CoreConsole IP 开发平台(IDP)、Libero
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:40960
    • 提供者:weixin_38657353
  1. EDA/PLD中的Actel FPGA 启动工具套装

  2. Actel公司为其以反熔丝为基础的高性能Axcelerator现场可编程门阵列 (FPGA)器件,推出灵活的低成本啟動工具套装。Axcelerator啟動套装备有基本评估和先进建模两种版本,内容包括带有Actel AX250-PQ208 Axcelerator器件的评估板、Libero Gold集成设计环境 (IDE)、使用指南以及支持文档。 先进的建模版本还包括一个编程插口模块适配器,以及该公司Silicon Sculptor II编程器的6个月租用计划证书。利用先进的建模版本,用户可
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:52224
    • 提供者:weixin_38614268
  1. EDA/PLD中的Actel 优化图形HDL设计输入环境

  2. Actel公司和HDL Works公司宣布针对Actel的Libero集成设计环境 (IDE) 设计流程,优化HDL Works的EASE设计输入工具。EASE图形HDL设计输入环境为FPGA和ASIC的VHDL、Verilog和混合语言设计提供快速和准确的途径,进行设计输入、修改和维护。此外,两家公司还宣布HDL Works已加入成为Actel EDA联盟计划的一员。 优化的HDL工具流程对于Actel所有生成和维护复杂HDL设计的客户都非常重要,而Siemens正是深谙这种需要的客户之一。
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:55296
    • 提供者:weixin_38677227
  1. Actel 推出Libero IDE 7.2

  2. Actel公司宣布推出Actel Libero:trade_mark: 集成设计环境 (IDE) 的最新版本7.2,具备崭新功能,可提升基於Actel现场可编程门阵列 (FPGA) 设计的灵活性、效率和性能。Libero IDE 7.2 具有强化的SmartGen、SmartTime和SmartPower 工具,提供全新的知识产权 (IP) 核生成功能,以支持Actel 的 Fusion:trade_mark: 可编程系统芯片 (PSC) 产品。Libero IDE 7.2还同时为Actel
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:63488
    • 提供者:weixin_38697171
  1. 嵌入式系统/ARM技术中的Actel具ARM7的Fusion可编程系统芯片

  2. 为了进一步简化嵌入式系统的设计,Actel公司宣布推出功能强大的设计方案,为其单芯片M7AFS器件提供最全面的支持。M7AFS是Actel屡获殊荣的混合信号Fusion 融合可编程系统芯片 (PSC) 具ARM7功能的器件型号。这个新方案的内容包括:CoreAI (模拟接口) IP 内核以及CoreConsole IP 开发平台 (IDP) 和 Libero 集成设计环境 (IDE) 的优化版本。通过这个优化的开发环境,Actel可以协助设计人员迅速及轻易地以业界唯一具ARM7功能的混合信号FP
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:62464
    • 提供者:weixin_38704011
  1. 针对现场可编程门阵列 (FPGA)的Libero IDE 8.4(Actel)

  2. Actel公司宣布其Libero:registered: 集成开发环境 (IDE) 增添全新的功耗优化和增强的设计创建功能。全新的Libero IDE 8.4针对基于 Flash的IGLOO:registered:、IGLOO PLUS和 ProASIC:registered:3L现场可编程门阵列 (FPGA),提供由1.14V至 1.575V的FPGA内核工作电压范围,为设计人员提供额外的内核电压选择,以实现更低的功耗。新版本Libero IDE改进了SmartPower功耗分析工具,便于比较
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:61440
    • 提供者:weixin_38698433
  1. Actel推出新的集成开发环境Libero IDE 8.4

  2. Actel公司宣布其Libero集成开发环境 (IDE) 增添功耗优化和增强的设计创建功能。全新的Libero IDE 8.4针对基于 Flash的IGLOO、IGLOO PLUS和 ProASIC3L现场可编程门阵列 (FPGA),提供由1.14V至1.575V的FPGA内核工作电压范围,为设计人员提供额外的内核电压选择,以实现更低的功耗。新版本Libero IDE改进了SmartPower功耗分析工具,便于比较同一设计的多种设计实现和器件不同工作条件下的状况,以及它们所带来的功耗和电池寿命影
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:58368
    • 提供者:weixin_38656741
« 12 »