您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DROOP法实现CPU负载电压调节的设计

  2. 通过对输出电感DCR电流信号采样,运算,采用Droop法调节计算机处理器负载电压。经测试满足1毫欧负载线斜率的设计要求。
  3. 所属分类:专业指导

    • 发布日期:2009-06-26
    • 文件大小:208896
    • 提供者:ilowety
  1. 显示进程CPU利用率

  2. 计算每个进程的CPU利用率的函数是int CShowAllProcessDlg::GetCpusage(int Index, DWORD id)第一个参数是进程在进程数组中的位置,而第二个参数是进程的ID。重要的事,计算的公式需要获得一定时间间隔的两组进程数据来完成(这样计算才精确)。所以,定义了两个数组: __int64 LastTotalProcessCPUUsage[50];__int64 LastCurrentP rocessCPUUsage[50];来存放获取的数据,这两个数组很重要
  3. 所属分类:网络攻防

    • 发布日期:2007-10-20
    • 文件大小:139264
    • 提供者:mones
  1. 显示进程CPU利用率源码

  2. 计算每个进程的CPU利用率的函数是int CShowAllProcessDlg::GetCpusage(int Index, DWORD id)第一个参数是进程在进程数组中的位置,而第二个参数是进程的ID。重要的事,计算的公式需要获得一定时间间隔的两组进程数据来完成(这样计算才精确)。所以,定义了两个数组: __int64 LastTotalProcessCPUUsage[50];__int64 LastCurrentP rocessCPUUsage[50];来存放获取的数据,这两个数组很重要
  3. 所属分类:网络攻防

    • 发布日期:2007-10-20
    • 文件大小:1048576
    • 提供者:mones
  1. 显示进程CPU利用率源码v1.1 

  2. 计算每个进程的CPU利用率的函数是int CShowAllProcessDlg::GetCpusage(int Index, DWORD id)第一个参数是进程在进程数组中的位置,而第二个参数是进程的ID。重要的事,计算的公式需要获得一定时间间隔的两组进程数据来完成(这样计算才精确)。所以,定义了两个数组: __int64 LastTotalProcessCPUUsage[50];__int64 LastCurrentProcessCPUUsage[50];来存放获取的数据,这两个数组很重要,
  3. 所属分类:网络攻防

    • 发布日期:2007-12-18
    • 文件大小:73728
    • 提供者:mones
  1. 基于FPGA的CPU VHDL设计

  2. William Stallings的计算机结构中的CPU设计,体现微指令与微操作思想。可以实现四则运算,分支跳转,逻辑运算等常见功能。包含各个模块的VHDL文件,总元件图,实验报告(Chinglish...),波形仿真等。使用时请自行重新例化元件。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-17
    • 文件大小:357376
    • 提供者:renggang
  1. cpu模块实现(实现cpu的基本功能)(论文+设计)

  2. 可以基本实现cpu功能的模块,实现cpu基本运算功能
  3. 所属分类:专业指导

    • 发布日期:2010-05-29
    • 文件大小:1042432
    • 提供者:gn1545
  1. FPGA2cpu_verilog语言设计实现cpu的源码

  2. 使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG,一个堆栈寄存器STACK。存储器寻址粒度为字节。数据存储以32位字对准。采用32位定长指令格式,采用Load/Store结构,ALU指令采用三地址格式。支持有符号和无符号整数加、减、乘、除运算,并支持浮点数加、减、乘、除四种运算,支持与、或、异或、非4种逻辑运算,支持逻辑左移、逻辑右移、算术右移、循环右移4种移位运算,支持Load/Store操作,支持地址/立
  3. 所属分类:硬件开发

    • 发布日期:2010-06-06
    • 文件大小:53248
    • 提供者:zhanggq3
  1. 中国科学技术大学博士论文操作系统设计与实现

  2. 操作系统从结构上可以抽象为运行模型和存储模型两部分,前者描述了物理CPU运算能力的使用方式,后者描述了内存、外存的组织方式。存储模型和运行模型彼此独立又紧密相关,二者配合才能最大程度的提高操作系统的扩展性、灵活性以及运行效率。
  3. 所属分类:专业指导

    • 发布日期:2010-09-19
    • 文件大小:1048576
    • 提供者:kalvin_y_liu
  1. cpu模型机课程设计.zip

  2. 台模型计算机的设计 一、教学目的、任务与实验设备 1. 教学目的 (1)融会贯通本课程各章节的内容,通过知识的综合运用,加深对计算机系统各模块的工作原理及相互联系的认识,加深计算机工作中“时间—空间”概念的理解,从而清晰地建立计算机的整机概念。 (2)学习设计和调试计算机的基本步骤和方法,提高使用软件仿真工具和集成电路的基本技能。 (3)培养科学研究的独立工作能力,取得工程设计与组装调试的实践和经验。 2.设计与调试任务 (1)按给定的数据格式和指令系统,在所提供的器件范围内,设计一台微程序控
  3. 所属分类:嵌入式

    • 发布日期:2010-12-07
    • 文件大小:1048576
    • 提供者:for_you
  1. superpi测试CPU运算能力

  2. superpi是用来测试计算机的CPU运算能力的小软件,采用对PI的计算来实现。
  3. 所属分类:专业指导

    • 发布日期:2010-12-08
    • 文件大小:118784
    • 提供者:caibaoxin2008
  1. verilog流水线CPU

  2. 五级流水CPU,除了最基本的条件、非条件转移指令,算术、逻辑运算指令和访存指令等,还实现了弹压栈指令、子程序调用和返回指令、除法指令和三角函数指令。 代码风格可能不太好,仅供大家参考。
  3. 所属分类:专业指导

    • 发布日期:2011-02-06
    • 文件大小:576512
    • 提供者:roymaztang
  1. verilog实现16位cpu

  2. 用verilog实现16位cpu,8位存储器,能进行加减乘除和逻辑运算,支持栈,支持函数调用,跳转功能等
  3. 所属分类:专业指导

    • 发布日期:2011-02-25
    • 文件大小:490496
    • 提供者:love_beyond
  1. 数字电路实现简单CPU设计

  2. 通过Quartus II 仿真实现简单cpu运算。包括加、减、与、或等逻辑及算术运算。能够在数码管上显示运算结果。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-09
    • 文件大小:1048576
    • 提供者:qingyaoxiao
  1. 简单单总线结构CPU的实现

  2. 1) 支持算术运算、逻辑运算、存储器读写、寄存器间数据传送等几类指令; 2) 支持立即数寻址、直接寻址、隐含寻址、寄存器寻址等几种基本数据寻址方式和顺序寻址、跳跃寻址方式; 3) 支持10条以上的指令; 4) 能运行由自己设计的指令系统构成的一段程序,程序执行功能正确。
  3. 所属分类:硬件开发

    • 发布日期:2012-03-24
    • 文件大小:4194304
    • 提供者:creazyapple
  1. GPU运算在STM模拟中的应用

  2. 近年来,图形处理器(Graphics Processing Unit,GPU)的发展相当迅速,GPU 的运算能力及存储带宽均已远远超过目前主流CPU 。将GPU作为CPU 的协处理器 完成大规模数据密集型的计算任务,相对于集群和超级计算机的实现,具有很高 性能和性价比。
  3. 所属分类:其它

    • 发布日期:2012-04-06
    • 文件大小:6291456
    • 提供者:yujia269
  1. CPU是怎么实现运算的

  2. CPU是怎么实现运算的 CPU是怎么实现运算的 CPU是怎么实现运算的
  3. 所属分类:讲义

    • 发布日期:2018-03-26
    • 文件大小:192512
    • 提供者:matrixtz
  1. 基于CUDA的并行卷积运算

  2. 随着网络数据量的暴增与计算机算力的发展,近些年来深度学习领域取得的重大的发展,许多传统机器学习领域无法解决的问题都在深度学习中取得突破。深度卷积神经网络是深度学习中的一中网络结构,与传统的全连接网络相比,采用卷积实现局部连接和权值共享,能够有效的解决参数爆炸的问题,广泛的被应用在计算机视觉领域。然而由于参数训练过程计算量太大,滑动卷积矩阵乘计算非常的费时,完成一个卷积神经网络模型的训练往往需要消耗大量的时间,针对这个问题,本次实验将构建一个基于CUDA架构的编程环境,采用CUDA/C++编程实现
  3. 所属分类:互联网

    • 发布日期:2020-11-08
    • 文件大小:2048
    • 提供者:qq_41095057
  1. 浅谈Android硬件加速原理与实现简介

  2. 在手机客户端尤其是Android应用的开发过程中,我们经常会接触到“硬件加速”这个词。由于操作系统对底层软硬件封装非常完善,上层软件开发者往往对硬件加速的底层原理了解很少,也不清楚了解底层原理的意义,因此常会有一些误解,如硬件加速是不是通过特殊算法实现页面渲染加速,或是通过硬件提高CPU/GPU运算速率实现渲染加速。 本文尝试从底层硬件原理,一直到上层代码实现,对硬件加速技术进行简单介绍,其中上层实现基于Android 6.0。 了解硬件加速对App开发的意义 对于App开发者,简单了解硬件加速
  3. 所属分类:其它

    • 发布日期:2021-01-05
    • 文件大小:550912
    • 提供者:weixin_38716872
  1. 大整数乘法器的FPGA设计与实现

  2. 大整数乘法是公钥加密中最为核心的计算环节,实现运算快速的大数乘法单元是RSA, ElGamal,全同态等密码体制中急需解决的问题之一。针对全同态加密(FHE)应用需求,该文提出一种基于Schönhage-Strassen算法(SSA)的768 kbit大整数乘法器硬件架构。采用并行架构实现了其关键模块64K点有限域快速数论变换(NTT)的运算,并主要采用加法和移位操作以保证并行处理的最大化,有效提高了处理速度。该大整数乘法器在.Stratix-V FPGA上进行了硬件验证,通过与CPU上使用数论
  3. 所属分类:其它

    • 发布日期:2021-03-15
    • 文件大小:1048576
    • 提供者:weixin_38582685
  1. 微机馈线保护装置中快速算法的实现

  2. ARM+DSP双处理器构架的微机馈线保护装置选用TI公司的TM2320F2812 DSP作为保护CPU完成馈线保护算法,并采用FFT变换作为保护采样算法。给出了TMS320F2812片内Flash的基本用法,包括从Flash拷贝段到RAM、性能最优化编程等,并以提高FFT运算速度为例进行研究和分析,从而实现保护CPU快速运算的功能。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:758784
    • 提供者:weixin_38699726
« 12 3 4 5 6 7 8 9 10 ... 21 »