点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DDR存储控制器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的DRR2 SDRAM控制器接口的简化设计方法及实现.rar
DDR2 SDRAM是由DDR SDRAM发展而来的一种新型大容量存储器,正在被越来越多的应用在高速 存储系统中。文中介绍了利用MIG软件工具在Xilinx Spartan一3A系列FPGA中实现DDR2 SDRAM控制器的设 计方法,详细叙述了其基本原理,并给出了硬件测试结果。
所属分类:
硬件开发
发布日期:2009-09-07
文件大小:219136
提供者:
zyq860515
基于FPGA 的DDR SDRAM 控制器在高速数据采集系统中应用
本设计中采用Altera公司Cyclone系列型号为EP1C6Q240C8的fpga实现控制器,以Hynix公司生产的型号为HY5DU121622B(L)TP的DDR SDRAM为存储器,完成了对数据的告诉大容量存储
所属分类:
硬件开发
发布日期:2010-08-27
文件大小:504832
提供者:
wcbcx1221
基于FPGA的DDR_SDRAM控制器在高速数据采集系统中的应用
设计采用Altera 公司Cyclone系列的FPGA 完成了对DDR SDRAM 的控制,以状态机来描述对DDR SDRAM 的各种时序操作,设计了DDR SDRAM 的数据与命令接口。用控制核来简化对DDR SDRAM 的操作,并采用自顶至下模块化的设计方法,将控制核嵌入到整个数据采集系统的控制模块中,完成了数据的高速采集、存储及上传。
所属分类:
硬件开发
发布日期:2010-11-15
文件大小:500736
提供者:
zhidongguo
DDRSDRAM控制器的设计及FPGA实现
随着各种处理器工作频率的加快,存储器的读写速度以及外围控制电路的性能也就愈加成为直接制 约系统性能的瓶颈。而SDRAM是一种在外部同步时钟控制下完成数据读写的存储器,和一般的DRAM 一样, SDRAM需要周期性的刷新操作,访问前必须先给出行列地址。其输入信号都用系统时钟的上升沿 锁存,使器件可以与系统时钟完全同步操作而不需要握手逻辑。它内嵌了一个同步控制逻辑以支持突发 方式进行的连续读写访问,能够达到比传统异步DRAM快数倍的存取速度。而且只要给出首地址就可 以对一个存储块访问,不需要系统产
所属分类:
嵌入式
发布日期:2011-03-24
文件大小:797696
提供者:
victor116
基于 FPGA 的 DDR SDRAM 控制器在高速数据采集系统中的应用
DDR SDRAM 是 Double Data Rate SDRAM 的缩写,即双倍速率同步动态随机存储器。DDR 内存是在 SDRAM 内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与 SDRAM 相同的总线时钟频率下达到更高的数据传输率。 本设计中采用 Altera公司 Cyclone 系列型号为 EP1C6Q240C8 的 FPGA 实现控制器,以Hynix 公司生产的型号为 HY5DU121622B(L)TP 的 DDR SDRAM 为存储器,完成了对数据的高速
所属分类:
硬件开发
发布日期:2011-08-13
文件大小:500736
提供者:
F_134
WISHBONE总线协议下DDR存储控制器设计
WISHBONE总线协议下DDR存储控制器设计
所属分类:
硬件开发
发布日期:2011-08-18
文件大小:251904
提供者:
scut_zhang
S3C2450 数据手册
S3C2450 数据手册 与 电路设计方案指南 S3C2450 采用ARM926EJ 内核,主频达到533MHz; 双总线架构,一路用于内存总线、一路用于Flash总线; DDRII内存和DDR内存控制器; 支持Nor Flash和Nand Flash两种Flash,其中Nand Flash支持SLC和MLC两种架构,从而大大扩大存储空间; 支持多种启动方式:主要包括SD、Nand Flash、Nor Flash和OnenandFlash等设备启动; 8路DMA通道,包括LCD、UART、Ca
所属分类:
硬件开发
发布日期:2012-02-26
文件大小:5242880
提供者:
yuyangwbc
Altera Memory Solution Overview and Design Flow
altera 片外存储控制器的userguide Altera Memory Solution Overview and Design Flow and External Memory Interface Handbook
所属分类:
硬件开发
发布日期:2013-08-25
文件大小:23068672
提供者:
priceless_wang
《趣味FPGA》.pdf
入门级FPGA学习材料,简单明了,易学易会!了解FPGA从这本书开始主界而 菜单栏 58 工具栏 编辑/调试区… 控制台 ⅹ语言-流水灯…… y语言-程序示例 着自着非非着着看音着自着着 28 mcu综合应用 非着着着·着着·着着 75 游戏简介 硬件框架… 76 自制手柄按键映射……… 软件框架 看自 78 VGA显示区域布局 六、按键底层逻辑( ver i log 七、按键上层程序(y语言) 八、vga底层逻辑( ver i log)… 82 九 ram底层逻辑( ver i log 85
所属分类:
Hadoop
发布日期:2019-07-15
文件大小:3145728
提供者:
abcdef1986
高速采集卡雷达对抗中的应用.doc
在现代雷达技术中,信号处理技术已成为目标识别和雷达成像的核心技术之一,信号处理的前提和基础是要对雷达回波信号进行实时采集,然后对采集的信号进行数字化处理。因此,针对雷达的信号采集技术也越来越受关注。高速数据采集系统的关键技术在于高速ADC电路的设计、高速的数据传输和数据存储。本文将介绍几款以FPGA为核心控制器,采用DDR大容量存储器作为高速信号缓存模块的宽带信号采集系统,中频信号带宽最高可达4GHz。
所属分类:
制造
发布日期:2019-08-12
文件大小:1048576
提供者:
kunchikeji
华北工控嵌入式工业主板MITX-6892用户手册.pdf
华北工控嵌入式工业主板MITX-6892用户手册pdf,华北工控嵌入式工业主板MITX-6892用户手册:MITX-6892是一款Mini-ITX主板,基于Intel GM45 ICH9EM芯片组, 支持IntelPenryn / Core 2 Duo / Celeron M处理器, 2条DDRⅢ 800/1066 SODIMM插槽, 最大支持单条4GB. 北桥集成Intel GMA 4500MHD显示控制器, 显示接口达到了DVI,HDMI,LVDS,TV-OUT和VGA五类之多,单 12V
所属分类:
其它
发布日期:2019-09-12
文件大小:912384
提供者:
weixin_38744207
威强 轻工业级平板电脑产品手册.pdf
威强 轻工业级平板电脑产品手册pdf,威强 轻工业级平板电脑产品手册Display System www.ieiworld.com.cn 3.防水cMoS鑷像头数字麦克风 (A)800K像泰提像头 (B)2M像素镊像头支持侶动对集功能 支持低亮度应用 视频会议 v。P 低亮度环境 特征 自动对焦 特征 ·自动白平衡 自动白平衡 ·自动曝光 自动曝光 ·自动补偿 自动补偿 ·摄像头对焦范围 ·摄像头自动对焦 25cm~无穷远 10cm~无穷远 ·支持 Flip Contr。功能 GA兼容 3 适用
所属分类:
其它
发布日期:2019-10-14
文件大小:28311552
提供者:
weixin_38743737
可编程自动化控制器(PAC)与软件.pdf
可编程自动化控制器(PAC)与软件pdf,提供“可编程自动化控制器(PAC)与软件”免费资料下载,主要包括研华PAC产品介绍、技术参数 、系统组成 、系统特性等内容,可供选型参考。研华自动化 可编程自动化控制器PAC)与软伫 APAX-5000系列:通用性,模块化,灵活性 双CPU模块 可改变的CPU模块 将一片APAκ-5570XPE/571XP模块和一片APAX5520KN合并在一起分别APAK-500J0模块提供最佳的o测量和控制,不同的CPU模块可以被连 执行不同的任务,即构成双C門U系
所属分类:
其它
发布日期:2019-10-13
文件大小:1048576
提供者:
weixin_38743506
LK大型可编程控制器编程手册.pdf
LK大型可编程控制器编程手册pdf,LK大型可编程控制器编程手册LK大型可编程控制器(PLC 编程手册 HollysYs 电话:0571-81633793 传真:0571-81633700 技术支持 和利时公司网址http://www.hollysys.com 技术支持邮箱:PLCOHollysys.com 技术支持电话:010-67886832 版本:2009年6月 LK大型可编程控制器(PLC HoLlySyS 编程手册 前言 LK大型可编程控制器(PLC)是和利时公司在总结十五年的控制系
所属分类:
其它
发布日期:2019-10-13
文件大小:7340032
提供者:
weixin_38744375
用中档FPGA实现高速DDR3存储器控制器
由于系统带宽不断的增加,因此针对更高的速度和性能,设计人员对存储技术进行了优化。下一代双数据速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的优势。这些器件的功耗更低,能以更高的速度工作,有更高的性能(2倍的带宽),并有更大的密度。与DDR2相比,DDR3器件的功耗降低了30%,主要是由于小的芯片尺寸和更低的电源电压(DDR3 1.5V而DDR2 1.8V)。
所属分类:
其它
发布日期:2020-10-26
文件大小:300032
提供者:
weixin_38703794
电源技术中的飞思卡尔和伟创力共推企业市场安全设备平台
飞思卡尔半导体和伟创力软件系统(FSS)日前联合开发出基于IPSec-VPN的企业安全路由器解决方案。该解决方案采用了飞思卡尔的MPC8555E PowerQUICC III集成通信处理器,以及FSS的增强安全系统(ESS)软件。 MPC8555基于e500 PowerPC内核,能够达到2310 MIPS的高性能(在1GHz频率下)。该处理器还集成了安全引擎、两个千兆比特以太网端口、基于RISC的通信处理器模块(CPM)、ATM、TDM和DDR存储控制器。MPC8555的集成安全引擎支持D
所属分类:
其它
发布日期:2020-11-28
文件大小:44032
提供者:
weixin_38519234
ARM发布静态存储控制器
ARM公司发布了一系列全新的PrimeCell AMBA:registered: 3 AXI静态存储控制器,以此全面支持新的和即将出现存储设备,包括NAND 闪存、 NOR 闪存, SRAM 和高性能仿静态RAM (CellularRAM) 设备。 PrimeCell AXI静态存储控制器向设计师提供了单一的IP解决方案,用于使用了CellularRAM和闪存的系统。结合了现有的支持DDR和移动DDR的PrimeCell AXI动态存储控制器,对DDR2的支持也在开发过程中,ARM公司目前已经可
所属分类:
其它
发布日期:2020-12-09
文件大小:40960
提供者:
weixin_38652147
电源技术中的端接DDR DRAM的电源电路
DDR(双数据速率)DRAM应用于工作站和服务器的高速存储系统中。存储器IC采用1.8V或2.5V电源电压,并需要等于电源电压一半的基准电压(VREF=VDD/2)。此外,各逻辑输出端都接一只电阻器,等于并跟踪VREF的终端电压VTT。在保持VTT=VREF+0.04V的同时,必须提供源流或吸收电流。图1所示电路可为1.8V和2.5V两种存储器系统提供终端电压,并可输出高达6A的电流。IC1有一个降压控制器和2个线性稳压控制器。IC1在输入电压为4.5~28V下工作。 IC1的200kHz固定
所属分类:
其它
发布日期:2020-12-08
文件大小:37888
提供者:
weixin_38694299
单片机与DSP中的基于FPGA 的DDR SDRAM控制器在高速数据采集系统中应用
实现数据的高速大容量存储是数据采集系统中的一项关键技术。本设计采用Altera 公司Cyclone系列的FPGA 完成了对DDR SDRAM 的控制,以状态机来描述对DDR SDRAM 的各种时序操作,设计了DDR SDRAM 的数据与命令接口。用控制核来简化对DDR SDRAM 的操作,并采用自顶至下模块化的设计方法,将控制核嵌入到整个数据采集系统的控制模块中,完成了数据的高速采集、存储及上传。使用开发软件Quartus II 中内嵌的逻辑分析仪SignalTap II 对控制器的工作流程进行
所属分类:
其它
发布日期:2020-12-06
文件大小:498688
提供者:
weixin_38632146
基于DDR DRAM控制器实现MPMA存取输入/输出端口的设计
1、引言 随着信息时代的到来,各种信息的集成和交互越来越频繁。运动控制系统中需要处理和存储的信息量也与日俱增,大部分运动控制系统的器件MCU自身已经集成了较大容量的存储器(与以前MCU相比),但仅仅依靠MCU自身的存储器一般很难满足系统对大容量存储的要求,因此必须找到高效的方法实现对系统存储容量的扩展。 SPI是一个高效、数据位数可编程设置的高速输入/输出串行接口,几乎所有MCU生产厂商都提供对SPI接口的支持,目前高速SPI接口的时钟频率已达到60MHz甚至更高,SPI接口一般只用4根连接
所属分类:
其它
发布日期:2021-01-20
文件大小:242688
提供者:
weixin_38626179
«
1
2
»