您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 各种内存介绍及其分类

  2. 凡是对电脑有所了解的朋友都知道内存这玩意,可是,可能有不少朋友对内存的认识仅仅局限在SDRAM和DDR SDRAM这两种类型,事实上,内存的种类是非常多的,从能否写入的角度来分,就可以分为RAM(随机存取存储器)和ROM(只读存储器)这两大类。每一类别里面有分别有许多种类的内存。以下就让我们看看内存到底有些什么种类吧!
  3. 所属分类:专业指导

    • 发布日期:2009-09-25
    • 文件大小:468992
    • 提供者:dhlong8555c
  1. 适用于DDRSDRAM和DDR2SDRAM的控制器的设计

  2. 详细介绍DDR(2) SDRAM 的控制器的实现。希望对想自己开发DDR SDRAM控制器的你有所帮助!
  3. 所属分类:专业指导

    • 发布日期:2009-12-19
    • 文件大小:2097152
    • 提供者:jixuanbing
  1. 适用于DDRSDRAM和DDR2SDRAM的控制器的设计

  2. 适用于DDRSDRAM和DDR2SDRAM的控制器的设计
  3. 所属分类:专业指导

    • 发布日期:2010-06-28
    • 文件大小:1048576
    • 提供者:yk00110011
  1. DDRSDRAM接口设计

  2. 好东西哟,讲的是DDR SDRAM接口设计的方案,大学些论文的朋友会用得到
  3. 所属分类:专业指导

    • 发布日期:2011-02-27
    • 文件大小:1048576
    • 提供者:auljdyyy
  1. DDRSDRAM控制器的设计与验证

  2. DDRSDRAM控制器的设计与验证 硕士毕业论文
  3. 所属分类:专业指导

    • 发布日期:2011-03-05
    • 文件大小:2097152
    • 提供者:gaobinyuan
  1. DDRSDRAM控制器的设计及FPGA实现

  2. 随着各种处理器工作频率的加快,存储器的读写速度以及外围控制电路的性能也就愈加成为直接制 约系统性能的瓶颈。而SDRAM是一种在外部同步时钟控制下完成数据读写的存储器,和一般的DRAM 一样, SDRAM需要周期性的刷新操作,访问前必须先给出行列地址。其输入信号都用系统时钟的上升沿 锁存,使器件可以与系统时钟完全同步操作而不需要握手逻辑。它内嵌了一个同步控制逻辑以支持突发 方式进行的连续读写访问,能够达到比传统异步DRAM快数倍的存取速度。而且只要给出首地址就可 以对一个存储块访问,不需要系统产
  3. 所属分类:嵌入式

    • 发布日期:2011-03-24
    • 文件大小:797696
    • 提供者:victor116
  1. 代码优化:有效使用内存.part3

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:4194304
    • 提供者:eureky
  1. 代码优化:有效使用内存.part1

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14680064
    • 提供者:eureky
  1. 代码优化:有效使用内存.part2

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14680064
    • 提供者:eureky
  1. 2416核心板原理图

  2. 2416最小系统原理图,DDRSDRAM,NFLASH.
  3. 所属分类:硬件开发

    • 发布日期:2012-01-03
    • 文件大小:79872
    • 提供者:shhuade
  1. PXI示波器DDRSDRAM控制器的设计

  2. PXI示波器DDRSDRAM控制器的设计,很有用的硕士论文
  3. 所属分类:硬件开发

    • 发布日期:2012-06-18
    • 文件大小:2097152
    • 提供者:vincentcncn
  1. Altera SOPC设计中用户自定义指令和IP核开发.zip

  2. IP核概述.doc SOPC中自定义外设和自定义指令性能分析.pdf 基于Avalon总线TLC5628自定义IP核的开发.pdf 基于Avalon总线的TFT LCD 控制器的设计.doc 基于Avalon总线的可配置LCD控制器IP核的设计.doc 基于Avalon总线的可配置LCD控制器IP核的设计.pdf 基于Avalon总线的直流电机PWM控制.pdf 基于Avalon总线的键盘和VGA控制接口设计.pdf 基于NIOS II嵌入式处理器实现LCD的控制 .doc 基于Nios II
  3. 所属分类:硬件开发

    • 发布日期:2013-07-27
    • 文件大小:6291456
    • 提供者:originator
  1. FPGA的DDRSDRAM控制器

  2. 基于FPGA的DDR SDRAM控制器在高速数据采集系统中的应用
  3. 所属分类:硬件开发

    • 发布日期:2014-03-16
    • 文件大小:309248
    • 提供者:u013364292
  1. 磁珠选型和分析

  2. 磁珠是一种被动元件,有时也称为磁环、EMI滤波器、铁芯等,是一种特别的扼流圈,其成份多半为铁氧体,专用于抑制信号线、电源线上的高频噪声和尖峰干扰,具有吸收静电脉冲的能力。磁珠主要用于吸收超高频信号,像一些RF电路、PLL、振荡电路、含超高频存储器电路(DDRSDRAM,RAMBUS等)都需要在电源输入部分加磁珠,而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很少超过50MHZ。 磁珠有很高的电阻率和磁导率,等效于电阻和电感串联,但电阻值和电感值都随频率变化。
  3. 所属分类:硬件开发

    • 发布日期:2018-11-12
    • 文件大小:676864
    • 提供者:qq_22704595
  1. PCB中磁珠的原理及使用磁珠的情况全解.pdf

  2. 使用片式磁珠和片式电感的原因:是使用片式磁珠还是片式电感主;要还在于应用。在谐振电路中需要使用片式电感。而需要消除不需要的EMI噪声时,使用片式磁珠是最佳的选择。   磁珠是用来吸收超高频信号,象-一些RF电路,PLL,振荡电路,含超高频存储器电路(DDRSDRAM,RAMBUS等)都需要在电源输入部分加磁珠。而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很少超过错50MHZ。   磁珠专用于抑制信号线、电源线上的高频噪声和尖峰干扰,还具有吸收静电脉冲的能力。磁珠的
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:4194304
    • 提供者:weixin_39840588
  1. Virtex-4FPGA器件实现DDRSDRAM控制器的完整教程.pdf

  2. DDR 器件需要每 7.8 µs 刷新一次。要求自动刷新计数器的电路放置在控制器内。控制器将 DCM 的 CLKDV 输出用于刷新计数器。该输出提供自动刷新计数器需要的低频率时钟。要节省 DCM 的 CLKDV 输出使用的 BUFG,设计人员可以使用 DCM 的高频 CLK0 输出或 DCM 的 CLK/4 输出 (用于 IDELAY 电路)作为时钟来驱动刷新计数器。如果自动刷新电路的时钟改 变,mem_interface_top_parameters_0.v 文件中的 max_ref_cou
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:415744
    • 提供者:weixin_39840924
  1. 基于Virtex-4FPGA的DDRSDRAM控制器设计资料免费下载.zip

  2. 概念- IP核,片上系统, 片上系统设计面临的挑战 设计描述语言的发展,设计描述语言的分层 SytemC介绍 内容 优点 实践 工具 最新进展
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:2097152
    • 提供者:weixin_39841848
  1. DDRSDRAM原理介绍及其MPC8548DDR2控制器参数配置_赵爱君.pdf

  2. 介绍DDR基本原理,着重介绍DDR和DDR2的不同,以及基于MPC8548 ddr2 SDRAM控制器硬件设计及参数配置。
  3. 所属分类:硬件开发

    • 发布日期:2020-04-15
    • 文件大小:271360
    • 提供者:wei_000
  1. 用Xilinx FPGA实现DDR SDRAM控制器

  2. 在高速信号处理系统中,需要缓存高速、大量的数据,存储器的选择与应用已成为系统实现的关键所在。DDRSDRAM是一种高速CMOS、动态随机访问存储器,它采用双倍数据速率结构来完成高速操作。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:249856
    • 提供者:weixin_38684328
  1. 电源管理IC是DDR SDRAM存储器的理想选择 (1)

  2. 与其它存储器技术相比,DDRSDRAM具有出众性能、很低的功耗以及更具竞争力的成本。可与以前的SDRAM技术相 ...
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:87040
    • 提供者:weixin_38606656
« 12 3 »