点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - EDA/PLD中的算法系统设计方案
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA/PLD中的一种三轴伺服控制器的设计优化
目前伺服控制器的设计多以DSP或MCU为控制核心,伺服控制器是用来控制伺服马达的一种器件,一般是通过位置、速度和力矩三种方式对伺服马达进行控制,实现高精度的传动系统定位。 从结构上看,伺服控制器和变频器差不多,但对元器件的要求精度和可靠性更高。目前主流的伺服控制器均采用数字信号处理器(DSP)作为控制核心,可以实现比较复杂的控制算法,实现数字化、网络化和智能化。功率器件普遍采用以智能功率模块(IPM)为核心设计的驱动电路,IPM内部集成了驱动电路,同时具有过电压、过电流、过热、欠压等故障检测保护
所属分类:
其它
发布日期:2020-10-23
文件大小:152576
提供者:
weixin_38630612
EDA/PLD中的基于FPGA实现固定倍率的图像缩放
摘要:基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。降低了FPGA设计的复杂性,提高了图像缩放算法的运算速度,增强了系统的实时性,已经应用于某款航空电子产品中,应用效果良好。 航空电子图像处理系统为操作者提供各种图像及字符信息,随着传感器、显示器的性能指标不断提升,图像处理系统的设计面临越来越大的挑战,其
所属分类:
其它
发布日期:2020-10-21
文件大小:258048
提供者:
weixin_38502510
EDA/PLD中的基于FPGA的通用位同步器设计方案(一)
摘要本文提出了一种基于FPGA的通用位同步器设计方案。方案中的同步器是采用改进后的Gardner算法结构,其中,内插滤波器采用系数实时计算的Farrow结构,定时误差检测采用独立于载波相位偏差的GA-TED算法,内部控制器和环路滤波器的参数可由外部控制器设置,因而可以适应较宽速率范围内的基带码元。 本文主要是先阐述传统Gardner算法的原理,然后给出改进后的设计和FPGA实现方法,最后对结果进行仿真和分析,证明该设计方案的正确、可行性。 0 引言 数字通信中,位同步性能直接影
所属分类:
其它
发布日期:2020-10-20
文件大小:184320
提供者:
weixin_38713996
EDA/PLD中的基于FPGA+DSP架构视频处理系统设计
本系统采用基于FPGA与DSP协同工作进行视频处理的方案,实现视频采集、处理到传输的整个过程。 实时视频图像处理中,低层的预处理算法处理的数据量大,对处理速度要求高,但算法相对比较简单,适合于用FPGA进行硬件实现,这样能兼顾速度及灵活性。高层的处理算法结构复杂,适用于运算速度高、寻址方式灵活、通信机制强的DSP芯片宋实现。 DSP+FPGA架构的最大特点是结构灵活、有较强的通用性、适合于模块化设计,从而能够提高算法效率,同时其开发周期短、系统易于维护和升级,适合于
所属分类:
其它
发布日期:2020-10-20
文件大小:133120
提供者:
weixin_38677505
EDA/PLD中的用FPGA替代DSP实现即使视频处理
随着数字融合的进一步发展,系统的设计和实现需要更大的灵活性,以解决将完全不同的标准和要求整合为同类产品时引发的诸多问题。本文介绍FPGA在视频处理中的应用,与ASSP和芯片组解决方案相比,FPGA可根据目前设计工程师的实际需求提供不同层次的灵活性,并保持明显优于传统DSP的性能。 实时视频处理对系统性能的要求极高,因此几乎所有只具最简单功能的通用DSP都不具备这项功能。可程序逻辑组件允许设计人员利用平行处理技术实现视频信号处理算法,并且只需单个组件就能实现期望的性能。基于DSP的解决方案通
所属分类:
其它
发布日期:2020-11-06
文件大小:145408
提供者:
weixin_38605604
EDA/PLD中的基于FPGA的温度自动控制系统
温度控制系统应用广泛,温度是一个重要而普遍的热工参数。常规的温度控制方法是设定一个温度范围,超出设定允许范围即进行温度调控。这种方法实现简单、成本低,但控制效果不理想,控制温度精度不高、达到稳定点的时间长,因此,只能用在精度要求不高的场合。而采用PID算法进行温度控制,具有控制精度高、能够克服容量滞后的特点,适用于控制品质要求高的控制系统。 单片机作为控制系统的核心部分,广泛应用。利用单片机控制温度系统,对环境检测具有极高的灵敏度,能够实时实现温度调节,且效率极高。 1 系统总体方案
所属分类:
其它
发布日期:2020-11-05
文件大小:221184
提供者:
weixin_38551431
EDA/PLD中的基于FPGA的数字幅频均衡功率放大器的解决方案
摘要:提出了一种基于FPGA 的数字幅频均衡功率放大器的设计方案。系统在完成基于AD620前级小信号放大电路设计的基础上,分析了阻带网络的幅频特性;结合分析结果与FIR 滤波算法给出了相应的滤波器组成方案。后级功率放大电路采用分立MOS 管实现。 在现代通信系统中,码间干扰是制约通信质量的重要因素。为了减小码间干扰,需要对信道进行适当的补偿,以减小误码率,提高通信质量,接收机中能够补偿或减小接收信号码间干扰的补偿器称为均衡器。。本文提出了一种基于FPGA 的数字幅频均衡功率放大器的解决方案
所属分类:
其它
发布日期:2020-11-04
文件大小:262144
提供者:
weixin_38548231
EDA/PLD中的基于FPGA设计DSP的实践与改进
摘要:基于通用处理器加上 FPGA的架构方案可以简化 DSP系统的设计,但对现行的设计流程进行分析,发现由于软硬件设计人员工作之间存在设计迭代,使得开发过程中存在较大时间冗余。为此,引入 EDA设计工具对流程进行改进,通过对正弦信号模型和 AM调制模型进行实践,结果表明:新设计流程对DSP系统开发效率的提高效果明显。 当设计的系统需要对数字信号进行处理时,常采用通用 DSP(Digital Signal Process)处理器,这样的设计方案通用性好,且还有各种较为成熟的 DSP算法可以参
所属分类:
其它
发布日期:2020-11-11
文件大小:239616
提供者:
weixin_38517728
EDA/PLD中的基于FPGA的简易频谱分析仪
1 引言 目前,由于频谱分析仪价格昂贵,高等院校只是少数实验室配有频谱仪。但电子信息类教学,如果没有频谱仪辅助观察,学生只能从书本中抽象理解信号特征,严重影响教学实验效果。 针对这种现状提出一种基于FPGA的简易频谱分析仪设计方案,其优点是成本低,性能指标满足教学实验所要求的检测信号范围。 2 设计方案 图1为系统设计总体框图。该系统采用C8051系列单片机中的 C8051F121作为控制器,CvcloneⅢ系列EP3C40F484C8型FPGA为数字信号算法处理单元。系
所属分类:
其它
发布日期:2020-11-10
文件大小:314368
提供者:
weixin_38699492
EDA/PLD中的基于FPGA器件的Sobel算法实现
0引言 边缘检测技术是图像处理的一项基本技术,在工业、航天、医学、军事等领域中有着广泛的应用。边缘检测算法的实现涉及复杂的计算步骤,故对处理速度有较高要求。采用FPGA器件实现系统设计是一种纯硬件的解决方案,该方案可以使系统具备较高的实时性,能比较好地解决软件编程方式所导致的处理速度问题。 1 Sobel算法 在众多的图像边缘检测算法中,Soble算法具有计算简便、检测效果好等优点,是一种被广泛应用的算法。Sobel算法依据图像边缘的灰度值会产生突变的原理,来对像素的灰度值进行
所属分类:
其它
发布日期:2020-11-09
文件大小:238592
提供者:
weixin_38698860
EDA/PLD中的基于现场可编程芯片的动态下载应用研究
摘要:通过对现有可编程芯片下载方案的研究,针对某些用户对“现场可编程”的要求,本文提出了一种基于FPGA的数据高速动态下载方案,并简要介绍了该方案的硬件设计与实现思想。 1 引言 随着可编程逻辑器件的快速发展,器件的成本不断降低,已有越来越多的应用领域用到 可编程逻辑器件。它本身具有的可编程能力,可以方便设计者轻松升级系统,并且使设计的 算法以硬件的方式执行,大大提高了系统的处理速度。FPGA 以其具有极大的灵活性和现场 可编程特性得到广泛的应用。按工艺划分,FPGA 可分为反熔丝型
所属分类:
其它
发布日期:2020-11-09
文件大小:144384
提供者:
weixin_38725015
EDA/PLD中的面向空间应用的AES算法在FPGA上的实现
摘要:随着国际空间任务的交叉合作以及互联网在空间任务中的应用,空间数据安全性受到威胁,空间数据的加密日益受到设计人员的重视。CCSDS于2004年推荐AES算法作为空间数据系统的加密标准。本文根据高速数据处理的实际需求,采用了在FPGA上实现AES算法的数据加密方案,仿真结果表明,AES是一种优选的加密算法,能够满足高保密性、加密速率快、硬件资源占用少等任务要求。 1. 引言 随着国际空间任务交叉合作增加,应用地面公共数据网络进行空间任务控制和数据监 测越来越多,空间飞行器迫切需要数
所属分类:
其它
发布日期:2020-11-09
文件大小:287744
提供者:
weixin_38717031
EDA/PLD中的基于FPGA的高速定点FFT算法的设计方案
引 言 快速傅里叶变换(FFT)作为计算和分析工具,在众多学科领域(如信号处理、图像处理、生物信息学、计算物理、应用数学等)有着广泛的应用。在高速数字信号处理领域,如雷达信号处理,FFT的处理速度往往是整个系统设计性能的关键所在。 针对高速实时信号处理的要求,软件实现方法显然满足不了其需要。近年来现场可编程门阵列(FPGA)以其高性能、高灵活性、友好的开发环境、在线可编程等特点,使得基于FPGA的设计可以满足实时数字信号处理的要求,在市场竞争中具有很大的优势。 在FFT算法中,
所属分类:
其它
发布日期:2020-11-08
文件大小:173056
提供者:
weixin_38555304
EDA/PLD中的FPGA+DSP导引头信号处理中FPGA设计的关键技术
1 引言 随着同防工业对精确制导武器要求的不断提高,武器系统总体设计方案的日趋复杂,以及电子元器件水平的飞速发展。导引头信号处理器的功能越来越复杂,硬件规模越来越大.处理速度也越来越高.而且产品的更新速度加快,生命周期缩短。实现功能强、性能指标高、抗干扰能力强、工作稳定可靠、体积小、功耗低、结构紧凑合理符合弹载要求的导引头信号处理器已经势在必行。过去单一采用DSP处理器搭建信号处理器已经不能满足要求.FPGA+DSP的导引头信号处理结构成为当前以及未来一段时间的主流。 FPGA和DS
所属分类:
其它
发布日期:2020-11-07
文件大小:159744
提供者:
weixin_38638033
EDA/PLD中的算法实现系统设计方案
由前面所述可知,Sobel的滤波函数为 H=(Q0+2Q3+Q6)-(Q2+2Q5+Q8);V=(Q0+2Q1+Q2)—(Q6+2Q7+Q8) DR=(Q1+2Q0+Q3)-(Q5+2QS+Q7);DL=(Q1+2Q2+Q5)—(Q3+2Q6+Q7) Magnitude=Max(H,V, DR,DL) 为了减少设计的复杂度,上面式子中的乘法运算可以改写成加法运算: H=(Q0+Q3+Q3+Q6)-(Q2+Q5十Q5+Q8);V=(Q0+Q1+Q1+Q2)_(Q6+Q
所属分类:
其它
发布日期:2020-11-16
文件大小:43008
提供者:
weixin_38517105
EDA/PLD中的算法系统设计方案
图像处理经常用于在连续图像中跟踪移动物体。它从传感器接收图像的连续流,根据输入图像的数据选择跟踪物体。初始图像不断被加强,然后进行分割,以定位物体或找出感兴趣的区域。定位物体或区域后,检查出可以最终划分物体的特征。所有确认物体在后续图像中被跟踪,以确定它的速度和运动方向。在图像处理中,一幅图像被分割之前,图像中的物体必须被检测并根据形状和边界特征进行粗略的划分。边界指的是图像中明显的局部变化,它是图像分析的重要特征。边缘检测通常是从图像中恢复信息的第一步。在过去的20年虽产生了许多边缘检测器,如
所属分类:
其它
发布日期:2020-11-16
文件大小:87040
提供者:
weixin_38717843
EDA/PLD中的基于FPGA的电涡流缓速器控制系统
摘 要:本文提出了一种基于FPAG芯片的控制系统设计方案。系统中利用FPGA状态机高效地控制ADC进行信号采集。在FPGA中搭建的模糊控制器通过对励磁电流的连续调节,实现了恒速、恒转矩和恒流等控制策略。 关键词:电涡流缓速器;FPGA;状态机;模糊控制 引言 电涡流缓速器的工作原理基于电磁感应理论。作为一种辅助制动装置,其减少了主制动装置的机械摩擦,既提高了寿命,又提高了车辆行驶的安全性、经济性和舒适性,越来越受到汽车制造厂家的青睐。但是,由于汽车领域对实时性要求较高,且模糊
所属分类:
其它
发布日期:2020-11-25
文件大小:164864
提供者:
weixin_38502428
EDA/PLD中的一种基于插值算法符号同步的硬件设计
摘要:提出了一种数字接收机中符号同步的硬件设计方案。该方案属于异步采样恢复法,其插值滤波器的设计采用了理想插值算法加窗处理,较传统的拉格朗日插值有更好的频域特性。该设计方案已用VerilogHDL实现,并通过了综合及时序验证。 关键词:符号同步 定时错误检测 插值 窗函数在数字通信系统中,为了限制被传输的数字信号的频谱,需要对其进行滚降升余弦滤波,形成基带波形,并对载波进行调制,以实现频带传输。在接收端,需要对经过相干解调、匹配滤波形进行重新采样得到相应的数字信号。根据奈奎斯特抽样值无失真
所属分类:
其它
发布日期:2020-12-10
文件大小:83968
提供者:
weixin_38691482
EDA/PLD中的基于分布式算法和FPGA实现基带信号成形的研究
摘要:提出了一种采用现场可编程门阵列(FPGA)实现基带信号成形的FIR数字滤波器硬件电路的方案。该方案基于分布式算法的思想,利用FPGA丰富的查找表资源,从时域上对基带信号直接进行成形。因为所采用的成形方法运算量小、精度高,所以适用于实时系统。所设计的电路通过硬件仿真,证明能够满足系统的要求,具有一定的理论和实际意义。 关键词:FPGA 基带信号成形 分布式算法 查找表根据Nyquist第一准则,基带信号成形能够消除码间串扰的影响。随着超高速数字集成电路的发展,成形滤波器已经由过去的基带
所属分类:
其它
发布日期:2020-12-10
文件大小:89088
提供者:
weixin_38659812
EDA/PLD中的用SoC实现视频图形引擎功能的研究
摘要:结合实际方案对目前国内研究热点的SoC设计进行一些讨论,主要对系统集成、算法与系统芯片结构、可测试性设计等方面进行一些相关探讨。采用基于Altera的SOPC系统级芯片XA10,实现图形引擎功能;利用SoC平台化设计,以达到快速进入SoC设计领域的目的;希望从用户角度入手,逐步深入SoC的IP集成特性和AMBA技术以及软硬件联合设计等。 关键词:SOPC可编程系统芯片 视频图形引擎机 RTOS实时操作系统引言目前,国际上几乎所有的半导体厂商及其相关领域的高科技公司都在进军SoC及其应
所属分类:
其它
发布日期:2020-12-10
文件大小:137216
提供者:
weixin_38681218
«
1
2
»