您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的系统的有关仿真/FIFO的仿真

  2. 本次设计使用了Altera LPM库中的CSFIFO,即Cycle_Shared_FIFO。FIFO用于与主处理器,如单片机或DSP进行数据接口。为了便于观察系统输出,调试过程中使用的FIFO深度值只设置为4。   (1)仿真激励源:同步时钟CLK,写使能WE,八位数据输入端口DATA;   (2)仿真期望结果:当主处理器向FIFO写完一帧像素点数据后,READY信号输出值为零,同时,FIFO封锁输入通道,外部数据不能再写入FIFO。此时,PROCESS EN信号输出为1,通知Sobel滤波
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:99328
    • 提供者:weixin_38663036