您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现功能描述

  2. I2C总线是一个通用的串行总线,仅有两个信号线,分别是SCL(时钟)和SDA(数据)。每一个连接到总线上的设备,无论是主设备还是从设备,均可以通过软件寻址。而且对于每一个设备,这个地址是惟一的。   本设计在Coo1Runner-Ⅱ中实现,包含一个异步的微控制器接口(uC)和一个I2C接口,I2C可以被配置为方或从。此I2C控制器可以与系统中的微控制或微处理器互连,其原理框图如图所示。 如图 I2C总线控制器原理框图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:72704
    • 提供者:weixin_38527978
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现功能描述IDE控制器

  2. 本IDE控制器用Verilog语言描述,在XC2C256-7CPG132 CPLD中实现,适合手持产品的应用。DE控制器是一个异步并行数据传输接口,本设计中选用Intel的PXA270 CPU。但是设计更改后,可以适合其他CPU的应用。如图所示为系统级框图。   如图 IDE控制器系统级框图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:114688
    • 提供者:weixin_38557980
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现设计范例和实现CPLD设计

  2. 1.CPLD设计  本设计有VHDL和Verilog两种描述,CPLD首先译码系统命令,然后产生对NAND FLASH的相应操作。CPLD主要完成以下4个任务。  (1)解码读/写地址总线。  (2)解释地址总线命令。  (3)产生NAND Flash控制信号。  (4)监控RY/BY#。  CPLD解码地址线上的OOh~0Fh,然后操作不同地址对应的端口,产生相应的NAND Flash控制输出。端口地址及其功能描述见如表。  如表 CPLD端口地址及其功能描述   如图所示为CPLD实现
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:169984
    • 提供者:weixin_38746818
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现功能描述系统图

  2. NAND Flash存储器接口控制器的功能如下。   (1)NAND接口   NAND Flash是一种低成本、高性能且高密度非易失性存储器,被广泛地应用于MP3、MP4、PMP及数码相机等产品中。  本设计用一片XC2C32A CoolRunner-II CPLD实现NAND Flash接口,可以与AMDUltraNAND Flash(AM30LV0064D)及Samsung Nand Flash(K9F4008W0A)接口。本设计以AM30LV0064D为例进行讲解,K9F4008W0A接口
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:330752
    • 提供者:weixin_38703955