您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的一种智能压力传感器系统中FPGA的实现

  2. 传统气体压力测量仪器的传感器部分与数据采集系统是分离的,抗干扰的能力较差,并且通常被测对象的压力变化较快。因此不仅要求系统具有较快的数据吞吐速率,而且要能够适应复杂多变的工业环境,具有较好抗干扰性能、自我检测和数据传输的功能。   在此,利用FPGA具有扩展灵活,可实现片上系统(SoC),同时具有多种IP核可供使用等优点,设计了能够控制多路模拟开关、A/D转换、快速数据处理与传输、误差校正、温度补偿的智能传感器系统;同时将传感器与数据采集处理控制系统集成在一起,使系统更加紧凑,提高了系统适应工
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:248832
    • 提供者:weixin_38674124
  1. EDA/PLD中的基于ADV7183A视频采集系统的设计

  2. 摘要 利用FPGA控制视频解码芯片ADV7183A,从而输出8 bit的YCrCb型4:2:2的视频数据,再将其进行隔点采样,得到320×256的灰度图像数据,并传输给DSP,由DSP显示的采样数据达到设计要求,为后来的滤波处理提供良好的数字视频数据。   人的感觉器官中接受信息最多的是眼睛。为了存储视觉信息,模拟视频信号必须通过模拟/数字(A/D)转换器转变为数字的"0"或"1",这个转变过程就是所谓的视频捕捉。   在数字图像处理中,一般采用单片机控制芯片的I2C总线,而对数据的采集处理
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:290816
    • 提供者:weixin_38670983
  1. EDA/PLD中的基于CPLD的低功耗爆炸场温度测试系统

  2. 摘要:为了测量爆炸场等恶劣环境下温度的动态变化,分析炸药或相关弹药的爆炸参数,设计了基于CPLD的低功耗温度存储式测试系统;运用钨铼热电偶温度传感器匹配先进的电源管理模块,并结合动态存储测试技术,能够应用于环境条件比较差的恶劣环境中,在可靠可信、微功耗的基础上能得到较好的实验数据。   随着科技的发展和现代化工业生产的需要,温度的测量和控制越来越受到人们的关注,对温度的准确采集及合理调控,将会对温度要求较高的工作环境起到至关重要的作用。尤其是在炸药爆破等恶劣环境条件下对爆炸场温度的分布规律的研
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:304128
    • 提供者:weixin_38748740
  1. EDA/PLD中的一种多路图像采集系统的软件设计

  2. 工业现场因为环境复杂,实时性要求高,常常需要对一处或多处重要位置同时进行监控,且能够在需要时切换其中一幅画面全屏显示。这就要求设计一种实时视频监控系统,既能够满足工业现场应用的特殊环境,具有体积小、功耗低、可定制的特点,又能够对多点进行同时采集和同屏显示以及对其中的一路进行切换。   国内现有的视频监控方案一般是采用CCD摄像头+视频解码芯片(如SAA7113H/ADV7181B)+FPGA/CPLD+DSP的模式实现,其中视频解码芯片用来对CCD摄像头采集的模拟信号进行AD转换,FPGA/C
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:500736
    • 提供者:weixin_38738422
  1. EDA/PLD中的基于FPGA的160路数据采集系统设计应用

  2. 1 引言   随着科学技术和国民经济的发展,电能需求量日益增加,对电能质量的要求也越来越高。这对电能质量的监测提出了挑战。电能质量的监测往往需要多通道数据采集,但因其覆盖面积大,周期性强,采集数据量大,因此对数据采集系统的采集、传输速度和精度提出了较高的要求。常用的数据采集方案往往采用单片机或数字信号处理器(DSP)作为控制器。以控制模数转换器(ADC)、存储器和其他外围电路的工作。但因单片机自身指令周期及处理速度的影响,很难达到多通道高速数据采集系统的要求,虽然DSP可以实现较高速的数据采集
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:220160
    • 提供者:weixin_38655780
  1. EDA/PLD中的基于CPLD/FPGA高速数据采集系统的设计

  2. 0 引 言   传统的数据采集系统一般采用单片机,系统大多通过PCI总线完成数据的传输。其缺点是数学运算能力差;受限于计算机插槽数量和中断资源;不便于连接与安装;易受机箱内电磁环境的影响。这些问题遏制了基于PCI总线的数据采集系统的进一步开发和应用。因此,需要一种更为简便通用的方式完成采集系统和计算机数据的交互。   数据采集系统性能的好坏,主要取决于它的精度和速度。在保证精度的条件下应尽可能地提高采样速度,以满足实时采集、实时处理和实时控制的要求。实践表明,采用ARM 32位嵌入式微处理器
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:180224
    • 提供者:weixin_38715048
  1. EDA/PLD中的基于VC++的机车数据监控系统

  2. 摘 要:机车数据监控系统运用VC++实现了对一内燃机车运行数据的实时监控。通过计算机的串口传输内燃机车数据仪中采集到的各种数据,如机车型号、机车类型、累计运行时间等等,监控机车的运行状态以实现对机车的控制。设计的重点在于系统管理的软件方面,具体来说是系统上位机的设计。以MFC (Microsoft Foundation Class Library)思路用类来实现串行通信和多线程编程, 并辅助以开放式数据接口(ODBC)在应用程序中实现数据库功能。   1 引言   随着铁路信息化数字化的发展
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:120832
    • 提供者:weixin_38750003
  1. EDA/PLD中的基于FPGA的激光粒度仪数据采集系统

  2. 摘要:本文采用 ALTERA公司 Cyclone系列的 FPGA芯片和 IP核 PCI_t32,设计了可应用于LSA系列激光粒度测试仪的数据采集系统,并在 FPGA内部实现了系统的控制逻辑和 PCI总线接口。该系统利用 AD7321可为 112路模拟信号提供一个 12位采样精度的数据采集通道,系统的数据平均传输速率达到了 3Mbps。利用该数据采集系统对标准粒子板的测量结果符合 ISO13320标准的要求,这表明该系统满足了设计的要求。   0 引言   随着现代科学技术的日益发展,颗粒尺寸
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:224256
    • 提供者:weixin_38653443
  1. EDA/PLD中的基于FPGA的多通道数据采集系统设计

  2. 大地电磁场携带着地球内部的结构、构造、温度、压力以及物质成分的物理状态等信息,为人们研究板块运动的规律、追溯地球的演化历史提供了科学依据。大地电磁探测是研究大陆岩石圈导电性结构的有效方法之一,使人们从电性角度认识地球内部的构造形态,达到了解地下不同深度地质情况的目的。该技术应用前景广泛,可用于地下更深层找矿、找水、找油、监测海底潜艇等,对国民经济和国防的发展都有重要的推动作用。   最常用的数据采集方案多以MCU为核心,控制多路信号的采集及处理。但由于单片机本身的指令周期以及处理速度的影响,对
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:161792
    • 提供者:weixin_38697579
  1. EDA/PLD中的基于FPGA的FIFO设计和应用

  2. 引 言   在利用DSP实现视频实时跟踪时,需要进行大量高速的图像采集。而DSP本身自带的FIFO并不足以支持系统中大量数据的暂时存储,这就要求大的中间缓存,而专用的高速FIFO芯片价格昂贵且容量受限,大大增加了商业成本,因此在实际应用中寻找FIFO代替器件是很有必要的。   1 器件选择   这里在视频信号处理系统中,将利用FPGA作为桥梁,实现对SDRAM的控制,以达到大量高速存取数据的功能。之所以选取SDRAM,主要是因为在各种随机存取器件中,SDRAM的容量较大,价格较低,且数据突
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:207872
    • 提供者:weixin_38729399
  1. EDA/PLD中的采用FPGA和DSP直接控制硬盘实现存储控制的方法

  2. 摘  要  介绍了采用FPGA和DSP直接控制硬盘进行数据存储的方法,并采用一片FIFO作为数据缓存,能够满足80Khz数据采样率系统的存盘要求。   1 引言   数据存储是数据采集过程中的一个重要环节,目前大部分数据存储系统都是用内置工控机的方法完成数据保存任务,这种方法系统功耗大,硬件成本高,不适用于具有内记功能要求的系统。本系统采用FPGA和DSP直接控制硬盘进行数据存储,并采用一片FIFO 作为数据缓存,设计思路比较新颖,硬件结构简单,成本低,直接控制硬盘的方法可将系统功耗降至最低
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:151552
    • 提供者:weixin_38514660
  1. EDA/PLD中的系统原理框/总体设计方案

  2. 根据系统的设计要求,本系统可分为三大基本组成部分:数据采集电路、数据运算控制电路和数据显示电路。考虑到FPGA/CPLD具有集成度高,I/0资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运算控制功能,本系统拟用FPGA/CPLD和单片机相结合,构成整个系统的测控主体。其中,FPGA /CPLD主要负责采集两个同频待测正弦信号的频率和相位差所对应的时间差,而单片机则负责读取FPGA/CPLD采集到的数据,并根据这些数据计算待测正弦信号的频率及两路同频正弦信号之间的相位差,同
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:62464
    • 提供者:weixin_38556985
  1. EDA/PLD中的EDA中的数据采集控制系统设计要求

  2. 数据采集和控制系统是对生产过程或科学实验中各种物理量进行实时采集、测试和反馈控制的闭环系统。它在工业控制、军事电子设备、医学监护等许多领域发挥着重要作用。   数据采集和控制系统多种多样,但其基本工作过程相似:汇集被测控对象各种被测模拟量,把它们转换为数字信号,经过加工处理后,再转换成相应的模拟量,实现所需的控制。上述过程由数据采集控制器统一管理和调度。   .本设计要求用一片CPLD/FPGA、模数转换器ADC和数模转换器DAC构成一个数据采集系统,并用CPLD/FPGA实现数据采集中对A
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:79872
    • 提供者:weixin_38647039
  1. EDA/PLD中的EDA中的数据采集控制系统总体设计方案

  2. 根据系统设计要求,数据采集系统控制器SJCJKZQ可由四个模块组成:A/D转换控制模块ADZHKZ、数据运算与处理模块SJYSCL、D/A转换控制模块DAZHKZ以及有关键盘输入与数据显示控制模块JPXSKZ,其组成框图及有关接口如图所示。   如图 数据采集系统总体组成原理图   在整个数据采集系统控制器SJCJKZ中,A/D转换控制模块ADZHKZ主要实现对ADC0809进行模数转换的控制和转换后数据传送的控制及数据存储:数据运算与处理模块SJYSCL主要实现对ADC0809进行模数
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:107520
    • 提供者:weixin_38519763
  1. EDA/PLD中的基于FPGA的电涡流缓速器控制系统

  2. 摘 要:本文提出了一种基于FPAG芯片的控制系统设计方案。系统中利用FPGA状态机高效地控制ADC进行信号采集。在FPGA中搭建的模糊控制器通过对励磁电流的连续调节,实现了恒速、恒转矩和恒流等控制策略。   关键词:电涡流缓速器;FPGA;状态机;模糊控制   引言   电涡流缓速器的工作原理基于电磁感应理论。作为一种辅助制动装置,其减少了主制动装置的机械摩擦,既提高了寿命,又提高了车辆行驶的安全性、经济性和舒适性,越来越受到汽车制造厂家的青睐。但是,由于汽车领域对实时性要求较高,且模糊
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:164864
    • 提供者:weixin_38502428
  1. EDA/PLD中的基于DSP与CPLD的ADS7805多通道数据采集

  2. 摘要  设计了利用TMS320LF2407A与EPM3032A控制的ADS7805多通道采集系统的逻辑结构,介绍了系统的工作原理,详细描述了ADS7805、DSP及CPLD之间接口的硬件与软件设计。 关键词  DSP;CPLD;ADS7805 0 引言        用于实时控制的嵌入式系统有多路模拟量输入,要求对多路输入进行连续扫描并进行高速高精度处理,具有16位16路差分输入通道的ADS7805能够满足系统通道数量及精度的要求。通道的快速切换及系统关键控制信号的产生成为制约系统性能的瓶
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:84992
    • 提供者:weixin_38734037
  1. EDA/PLD中的采用FPGA IP实现DDR的读写控制的设计与验证

  2. 摘要: 本文采用LatticeXP系列FPGA结合IP解决DDR RAM的读写控制。并且在硬件上面进行了实际测试。关键词: 嵌入式系统;DDR RAM;FPGA;IP;LattcieXP 前言    随着高速处理器的不断发展,嵌入式系统应用的领域越来越广泛,数字信号处理的规模也越来越大,系统中RAM规模不断增加,比如视频监控、图像数据采集等领域,图像处理的实时性对RAM带宽的要求不断增加,传统的SDRAM在带宽上已经逐渐无法满足应用要求,DDR SDRAM(双倍速率SDRAM)采用在时钟CLK
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:266240
    • 提供者:weixin_38650508