点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - EPF10K10LC84
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
eda技术 里面含有 数字钟 点阵 音乐的源代码
这个都是epf10k10lc84-4 运行通过了直接调用就行了
所属分类:
Java
发布日期:2009-06-20
文件大小:454656
提供者:
qqqqqq111a
基于FPGA的数字秒表的VHDL设计
【摘要】文章介绍了用于体育比赛的数字秒表的VHDL 设计, 并基于FPGA 在MAXPLUS2 软件下, 采用ALTRA 公司FLEX10K 系列的EPF10K10LC84- 4 芯片进行了计算机仿真。 【关键词】FPGA; 数字秒表; VHDL
所属分类:
硬件开发
发布日期:2010-01-11
文件大小:97280
提供者:
semi704
基于FPGA数字抢答器的设计
抢答器是为智力竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在最短的时间内做出判断,并按下抢答按键回答问题。当有人抢答则在显示器上显示该组组号,同时电路将其他各组按键封锁。若在规定时间内无人抢答,警报器发出警报。回答完问题后,由主持人将按键恢复,重新进行下一轮抢答。本设计应用EDA技术,在复杂可编程逻辑芯片EPF10K10LC84-4上用VHDL编写各个功能模块并联合外围电路完成了数字抢答器的设计。采用FPGA 控制增强了系统的灵活性,
所属分类:
硬件开发
发布日期:2011-03-29
文件大小:1048576
提供者:
luomeigang
一种基于VHDL语言的出租车计费器的研究
介绍应用VHDL语言设计的出租车计费器的一种新的方案, 使其具有模拟出租车起动、停止、暂停和加速等功能, 并用动态扫描电路显示出租车所走的里程, 显示所走路程需要的费用。所有源程序经Altrera 公司的软件Max+ Plus2 调试、优化,仿真正确, 下载到Altrera公司的EPF10K10LC84
所属分类:
其它
发布日期:2011-04-17
文件大小:162816
提供者:
zcxhit
RS232通信方式控制的基于CPLD的电子琴
摘要:CPLD是一种复杂的用户可编程逻辑器件,它以其编程方便、集成度高、速度快、价格低等特点越来越受到广大电子设计人员的青睐。本文就是结合电子设计自动化(EDA)的教学与实践,介绍利用CPLD设计一个由计算机RS232接口控制的电子琴系统的硬件部分的设计。设计中CPLD芯片选择了FLEX10K系列的EPF10K10LC84-4,并且充分利用的其内含EAB的特点,结合LPM宏单元库设计了基于ROM的数控分频器以及音乐自动播放电路。与RS232接口进行通信的模块采用VHDL语言设计,借鉴了单片机串
所属分类:
硬件开发
发布日期:2011-05-26
文件大小:823296
提供者:
skysonya_shisy
用VHDL设计十翻二运算电路
十翻二电路可以用简单的一些芯片组合而成,也可以用可编程逻辑器件来实现,本次实践用quartusⅡ 5.0来编程,FPGA采用EPF10K10LC84-4,通过本次实践学会基本的实验技能,提高运用理论知识解决实际问题的能力。
所属分类:
专业指导
发布日期:2011-12-22
文件大小:197632
提供者:
waplys
16QAM调制器的AHDL语言设计与实现
现代通信越来越依靠全数字处理技术,本文介绍了用Altera开发系统的硬件描述语言(AHDL)实现全数字正交幅度调制16QAM调制器的思想和方法。如何将全数字算法用硬件描述语言实现具有一定的灵活性和创新性,本文给出了这方面设计的思路和具体的设计过程。事实上,我们已经用可编程芯片FLEX10K系列中的EPF10K10LC84-4实现了整个设计,并在PCB板上验证了功能的正确性,得到了较满意的波形。虽然我们的设计还有欠缺,如:未考虑数字成形滤波器,调制器的速度也较低,但我们的设计具有可行性和先进性,
所属分类:
硬件开发
发布日期:2012-02-29
文件大小:50176
提供者:
luzhenkong
基于EPF10K10LC84-3的FPGA最小系统
基于EPF10K10LC84-3的FPGA最小系统
所属分类:
其它
发布日期:2012-05-15
文件大小:1048576
提供者:
naonaoyang123
EPF10K10LC84-4
利用EPF10K10LC84-4芯片,动态数码管显示的数字钟设计
所属分类:
嵌入式
发布日期:2008-07-07
文件大小:300032
提供者:
haorensm
EPF10K10LC84-4芯片资料
EPF10K10LC84-4芯片资料he industry’s first embedded programmable logic device (PLD) family, providing System-on-a-Programmable-Chip (SOPC) integration – Embedded array for implementing megafunctions, such as efficient memory and specialized logic functio
所属分类:
bada
发布日期:2014-11-27
文件大小:1048576
提供者:
fffghhjkk
基于EDA技术的数字频率计的设计
本文采用EDA设计方法,把数字频率计系统组建分解成若干个功能模块进行设计描述,选用Altera公司生产的FPGA产品FLEX10K系列的 EPF10K10LC84-4芯片,下载适配后,便可以在数码管上显示出待测频率的数值。实验证明,其软件设计思想清晰,硬件电路简单,具有一定的实用性。
所属分类:
其它
发布日期:2020-08-05
文件大小:65536
提供者:
weixin_38718307
IIC总线通讯接口器件的CPLD实现
绍了采用ALTERA公司的可编程器件EPF10K10LC84-3实现IIC总线的通讯接口的基本原理,并给出了部分的VHDL语言描述。该通讯接口与专用的接口芯片相比,具有使用灵活、系统配置方便的特点。
所属分类:
其它
发布日期:2020-08-05
文件大小:67584
提供者:
weixin_38705873
基于CPLD/FPGA的半整数分频器的设计实例
笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
所属分类:
其它
发布日期:2020-08-31
文件大小:139264
提供者:
weixin_38719564
基于FPGA/CPLD的半整数分频器设计及仿真
笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
所属分类:
其它
发布日期:2020-08-31
文件大小:156672
提供者:
weixin_38605967
数字电子系统的EDA设计方法研究
本文数字电压表的功能由VHDL程序决定,用Max+Plus II软件编译、仿真和逻辑综合后,下载到CPLD芯片EPF10K10LC84-4。CPLD工作主频为100 MHz,逻辑综合占用了174个逻辑单元,资源利用率为30%。
所属分类:
其它
发布日期:2020-10-21
文件大小:466944
提供者:
weixin_38729685
单片机与DSP中的基于单片机、EDA技术的波形发生器的设计
该波形发生器以单片机(MCS8031)为中心控制单元,由键盘输入模块、数码管显示模块、D/A波形发生模块、幅值调整模块组成。采用DDFS技术,先将要求的波形数据存储于EEPROM中,这样可以保证掉电以后波形数据不丢失。 为了达到所要求的高速度,采用FPGA(ALTEAR 公司的 EPF10K10LC84-4, 晶振频率可达 40MHz)来实现波形的发生,通过DDFS技术(直接数字频率合成技术)、VHDL语言和单片机汇编语言编程技术的完美结合实现了对正弦波、方波和三角波三种波形的频率、幅值的
所属分类:
其它
发布日期:2020-11-09
文件大小:191488
提供者:
weixin_38730840
嵌入式系统/ARM技术中的IIC总线通讯接口器件的CPLD实现
摘要:介绍了采用ALTERA公司的可编程器件EPF10K10LC84-3实现IIC总线的通讯接口的基本原理,并给出了部分的VHDL语言描述。该通讯接口与专用的接口芯片相比,具有使用灵活、系统配置方便的特点。 关键词:IIC总线 CPLD VHDL ISP IIC总线是PHILIPS公司开发的一种简单、双向、二线制、同步串行总线。它只需两根线(串行时钟线和串行数据线)即可在连接于总线上的器件之间传送信息。该总线是高性能串行总线,具备多主机系统所需要的裁决和高低速设备同步等功能,应用极
所属分类:
其它
发布日期:2020-12-10
文件大小:135168
提供者:
weixin_38517904
IIC总线通讯接口器件的CPLD实现
摘要:介绍了采用ALTERA公司的可编程器件EPF10K10LC84-3实现IIC总线的通讯接口的基本原理,并给出了部分的VHDL语言描述。该通讯接口与专用的接口芯片相比,具有使用灵活、系统配置方便的特点。 关键词:IIC总线CPLDVHDLISP IIC总线是PHILIPS公司开发的一种简单、双向、二线制、同步串行总线。它只需两根线(串行时钟线和串行数据线)即可在连接于总线上的器件之间传送信息。该总线是高性能串行总线,具备多主机系统所需要的裁决和高低速设备同步等功能,应用极为广泛。目前市
所属分类:
其它
发布日期:2021-02-03
文件大小:70656
提供者:
weixin_38660624