点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FIR数字滤波器的FPGA实现研究
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA实现FIR数字滤波器的研究
基于FPGA实现FIR数字滤波器的研究;基于FPGA实现FIR数字滤波器的研究;
所属分类:
硬件开发
发布日期:2009-07-21
文件大小:3145728
提供者:
yeyanbin
FIR数字滤波器分布式算法的原理及FPGA实现
在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
所属分类:
其它
发布日期:2010-01-07
文件大小:595968
提供者:
zxzbxd
基于FPGA实现FIR数字滤波器的研究
基于FPGA实现FIR数字滤波器的研究 基于FPGA实现FIR数字滤波器的研究
所属分类:
硬件开发
发布日期:2011-04-06
文件大小:2097152
提供者:
Augusdi
FIR数字滤波器的FPGA实现技术研究
FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究
所属分类:
网页制作
发布日期:2011-05-04
文件大小:3145728
提供者:
wanglan900507
FIR数字滤波器的FPGA实现
为了研究不同结构的 FIR 数字滤波器 FPGA 实现对数字多普勒接收机中 FPGA 器件资源消耗及其实现的滤波 器的速度性能 在 Xilinx ISE10.1 开发平台中 采用 Verilog HDL 语言分别实现了 FIR 数字滤波器的改进的串行结构 并行结构以及 DA 结构,并在 ModelSim 仿真验证平台中仿真了实现设计 结果表明 改进串行结构的实现消耗资源少 但滤波速度慢 并行结构的实现滤波速度快但消耗资源多 而 DA 算法的实现速度仅取决于输入数据的宽度 所以滤 波速度通常较快
所属分类:
电信
发布日期:2011-05-26
文件大小:447488
提供者:
hudiemama
FIR数字滤波器的FPGA实现研究.pdf
为了研究不同结构的nR数字滤波器FPGA实现对数字多普勒接收机中n,GA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISEIO.1开发平台中,采用Verilog HDL语言分剐实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设
所属分类:
硬件开发
发布日期:2011-07-26
文件大小:397312
提供者:
fnrover
FIR数字滤波器分布式算法的原理及FPGA实现
在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法
所属分类:
硬件开发
发布日期:2011-11-29
文件大小:351232
提供者:
dhb19888
FIR数字滤波器的FPGA实现研究
如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。 根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小
所属分类:
硬件开发
发布日期:2012-12-11
文件大小:505856
提供者:
noodles5320
FIR数字滤波器的FPGA实现研究
FIR数字滤波器的FPGA实现研究,需要就拿去吧
所属分类:
其它
发布日期:2012-12-16
文件大小:392192
提供者:
shiyuhong07
FIR数字滤波器的FPGA实现研究
FIR数字滤波器的FPGA实现研究,对于FPGA相关开发系统有很大的参考价值。
所属分类:
硬件开发
发布日期:2014-01-24
文件大小:392192
提供者:
kim39172210
FIR数字滤波器的FPGA实现研究
基于FIR数字滤波器的FPGA实现研究。
所属分类:
硬件开发
发布日期:2014-12-02
文件大小:392192
提供者:
luohuazhu0324
FIR数字滤波器的FPGA实现研究
FIR数字滤波器的FPGA实现研究
所属分类:
硬件开发
发布日期:2016-08-03
文件大小:392192
提供者:
caixupual
FIR数字滤波器的FPGA实现研究
FIR数字滤波器的FPGA实现研究。详细描述关于FIR数字滤波器的实现。
所属分类:
硬件开发
发布日期:2017-10-15
文件大小:392192
提供者:
kangchiiii
FIR数字滤波器的FPGA实现研究
FIR数字滤波器是数字多普勒接收机的重要组成部分,因此,研究FIR数字滤波器的实现技术具有重要意义。随着FPGA技术的不断发展,FPGA逐渐成为信号处理的主流器件。而在FPGA中,数字滤波器不同的实现方法所消耗的FPGA资源是不同的,且对滤波器的性能影响也有较大差异。
所属分类:
其它
发布日期:2020-07-29
文件大小:80896
提供者:
weixin_38644688
优化FIR数字滤波器的FPGA实现
基于提高速度和减少面积的理念,对传统的FIR数字滤波器进行改良。考虑到FPGA的实现特点,研究并设计了采用Radix-2的Booth算法乘法器以及结合了CSA加法器和树型结构的快速加法器,并成功应用于FIR数字滤波器的设计中。滤波器的系数由Matlab设计产生。
所属分类:
其它
发布日期:2020-07-27
文件大小:86016
提供者:
weixin_38682254
优化FIR数字滤波器的FPGA实现
本文以FIR在FPGA中的实现结构为基础,研究了提高乘法器性能的途径,并实现了Booth算法的乘法器,此算法保证高速的前提下,缩小了硬件规模,使得该乘法器的设计适合工程应用及科学计算,在加法器实现上提出了一种结合了CSA加法器和树型结构的新型实现结构。利用以上两部分,成功设计了一个16阶FIR滤波器,并且达到了高速的目的,但在实现面积上还有待优化。
所属分类:
其它
发布日期:2020-10-22
文件大小:178176
提供者:
weixin_38623272
单片机与DSP中的FIR数字滤波器的FPGA实现研究
如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。 根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小
所属分类:
其它
发布日期:2020-11-07
文件大小:253952
提供者:
weixin_38723027
单片机与DSP中的FIR数字滤波器分布式算法的原理及FPGA实现
摘要:在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。 关键词:分布式算法 DALUT FPGA FIR数字滤波器正在迅速地代替传统的由R、L、C元件和运算放大器组成的模块滤波器并且日益成为DSP的一种主要处理环节。FPGA也在逐渐取代ASIC和PDSP,用作前端数字信号处理的运算(如:FIR滤波
所属分类:
其它
发布日期:2020-12-10
文件大小:70656
提供者:
weixin_38732463
FIR数字滤波器的FPGA实现研究
为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE10.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计。结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少。
所属分类:
其它
发布日期:2021-01-30
文件大小:811008
提供者:
weixin_38635979
FIR数字滤波器的FPGA实现研究
如今,FPGA已成为数字信号处理系统的器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。 根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小。但
所属分类:
其它
发布日期:2021-01-19
文件大小:358400
提供者:
weixin_38726712
«
1
2
3
»