您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA与DSP的高速通信接口设计与实现

  2. FPGA与DSP的高速通信接口设计与实现
  3. 所属分类:硬件开发

    • 发布日期:2010-04-12
    • 文件大小:471040
    • 提供者:a2668240714
  1. FPGA与DSP的高速通信接口设计与实现.pdf

  2. FPGA与DSP的高速通信接口设计与实现.pdf
  3. 所属分类:硬件开发

    • 发布日期:2010-06-28
    • 文件大小:407552
    • 提供者:yk00110011
  1. DSP资料大全.rar

  2. DSP还是微处理器.cajDSP技术的发展与应用.cajDSP技术及其应用讲座(六)──数字通信用数字调制解调器中...DSP技术及其应用讲座第7讲语音识别及其DSP实现.cajDSP技术及其应用讲座第二讲数字信号处理的理论基础.cajDSP技术及其应用讲座第三讲数字信号处理器的发展及其特点...DSP结构(中).cajDSP器件的原理及应用.cajDSP体系结构在提高实时信号处理方面的作用.cajDSP应用的结构和发展方向.cajDSP与点阵式LCD显示器的接口设计.cajDSP在机械设备故
  3. 所属分类:硬件开发

    • 发布日期:2008-05-24
    • 文件大小:1048576
    • 提供者:wangyibing527
  1. 基于FPGA+DSP架构的高速通信接口设计与实现

  2. 基于FPGA+DSP架构的高速通信接口设计与实现, 介绍整体的设计理念和具体的仿真的等
  3. 所属分类:硬件开发

    • 发布日期:2011-11-07
    • 文件大小:480256
    • 提供者:gwzmce
  1. FPGA应用开发入门与典型实例

  2. 从FPGA基础讲起,引导读者快速入门,21个典型实例,全面讲解FPGA在各个领域的应用,提供Altera和QuartusII和Xilinx的ISE两个版本的源文件下载,图文并茂,轻松阅读。   本书详细讲解了FPGA应用开发的方方成面,主要涵盏以下内容:   从零开始设计FPGA最小系统   Verilog HDL语言基础   QUARTUS II、ISE的使用技巧   FPGA系统设计的仿真验证   基于FPGA的片上可编程系统(SOPC)设计   FPGA系统设计原则和技巧   利用FPG
  3. 所属分类:硬件开发

    • 发布日期:2013-01-18
    • 文件大小:48234496
    • 提供者:eaglesandjessci
  1. FPGA与多核DSP图像处理系统的设计与实现.pdf

  2. 数字图像处理技术,在整个信息处理技术中,占据着非常重要的地位。现如今,随 着超大规模集成电路设计工艺的高速发展,具备极高运算能力的先进处理器纷纷出 现,使得高分辨率、高帧率图像数据的实时处理,成为了可能。实时图像处理技术, 尤其是基于多核DSP+FPGA架构的实时图像处理技术,因为该种方案本身所具有种 种优点,又成为了现今各项图像处理新技术研究中的备受关注的焦点。 作者在本文中设计并实现了一种基于XILINX V6系列FPGA和TI TMS320C6657 双核DSP的实时图像处理系
  3. 所属分类:硬件开发

    • 发布日期:2020-01-27
    • 文件大小:7340032
    • 提供者:drjiachen
  1. 基于FPGA与ADSP TS201的总线接口设计方案

  2. TS201 DSP的外部总线接口有两种协议:慢速协议和高速流水协议。流水线协议适合与快速同步设备连接,文中采用此协议,实现DSP与FPGA之间的通信。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:69632
    • 提供者:weixin_38502929
  1. 基于高速外设模块的多核DSP与FPGA通信系统设计

  2. 详细介绍了TI公司TMS320C6678多核DSP高速外设模块EMIF16(外部存储器接口)的功能及特性,利用EMIF模块扩展存储空间大、通信速度快、硬件接口电路简单、性能稳定等特点,设计并实现了一种基于EMIF模块的DSP与FPGA异步通信接口,重点描述了接口通信系统架构设计和具体软件实现。测试验证表明基于该接口可进行DSP与FPGA之间多种格式数据传输,接口运行稳定可靠,扩展了TMS320C6678多核DSP处理芯片与外部器件通信系统接口的设计方式。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:568320
    • 提供者:weixin_38729607
  1. 基于FPGA+DSP的智能车全景视觉系统

  2. 为实现智能车全景视觉系统的应用研究平台,设计了一种基于FPGA+双DSP的实时6通道数字图像采集与处理系统。该系统由两片FPGA与两个DSP组成。第一个FPGA进行多通道视觉图像采集的同步控制、逻辑处理,第二片FPGA辅助DSP进行海量图像数据的高速并行处理。两个ZBT SRAM芯片作为数据输入和输出的高速缓存, 每通道的A/D输出与ZBT SRAM接口间进行数位拼接。系统工作时,DSP通过EMIF与FPGA进行高速数据通信,而两个DSP之间通过McBSP进行数据通信。系统工作时使用?滋C/OS
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:242688
    • 提供者:weixin_38717579
  1. DSP中的基于TMS320C6455的高速SRIO接口设计与实现

  2. 数字信号处理技术已广泛应用于通信、雷达、图形图像处理等领域。随着现代科技的发展,尤其是半导体工艺的进入深亚微米时代,新的功能强劲的高性能数字信号处理器(DSP)也相继推出,要实现对运算量和实时性要求越来越高的DSP 算法,如对基于分数阶傅立叶变换的Chirp信号检测与估计,合成孔径雷达(SAR)成像,高频地波雷达中的自适应滤波和自适应波束形成等算法,单片 DSP 仍然显得力不从心。软硬件结合构建宽带互联并行处理的数据处理系统是实现高速实时数据处理的有效方案。基于这样的方案设计理念,采用多DSP、
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:361472
    • 提供者:weixin_38703626
  1. FPGA与DSP的高速通信接口设计与实现

  2. 对ADI公司TigerSHARC系列的两种典型DSP芯片TS101[1]和TS201[2]的链路口性能进行了分析和比较,并给出了FPGA与这两种DSP芯片通过链路口进行双工通信的设计,为FPGA+DSP实时处理系统的内部数据通信提供了更加稳定和完善的通道。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:106496
    • 提供者:weixin_38703895
  1. 基于FPGA的绝对式编码器通信接口设计

  2. 0引言光电码盘是一种基本的位置、速度检测反馈单元,非常广泛地应用于变频器、直流伺服、交流伺服等系统的闭环控制中。为了减小体积,绝对式编码器一般采用串行通信方式输出绝对编码,针对伺服电机控制等高端场合,为了满足快速的电流环、速度环、位置环的控制需要,编码输出的速度又应该非常快,这些不利因素都对绝对式编码的接收增加了难度。绝对式编码器厂家大多为其编码器配套了接收芯片,实现串行编码到并行编码的转换,便于控制器的读取操作。但是此类芯片通常价格比较昂贵,大约占绝对式编码器价格的四分之一。目前国内外高端交流
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:287744
    • 提供者:weixin_38721405
  1. 嵌入式系统/ARM技术中的基于DSP+ARM架构的协议转换器设计

  2. 摘要:介绍基于DSP+ARM架构协议转换器的系统组成及其工作原理,给出了DSP通过EMIF接口与FPGA无缝连接的接口实现,DSP通过HPI接口与ARM高速接口的实现,以及基于ARM的高速以太网接口。简要介绍了基于嵌入式操作系统;uClinux的网络编程,给出了实验结果。   在测试飞行控制组件时,遥测接收设各离信息处理中心较远,而被测数据量又极大,如果采用传统的专线传输遥测数据,则传输时间需几个小时,无法满足快速处理的要求。因此,需要研制一种协议转换器,用来完成被测数据无损、实时、远距离地与
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:282624
    • 提供者:weixin_38682790
  1. 嵌入式系统/ARM技术中的基于一种通用SPI总线接口的FPGA设计与实现

  2. 一、引言   SPI串行通信接口是一种常用的标准接口,由于其使用简单方便且节省系统资源,很多芯片都支持该接口,应用相当广泛。SPI接口的扩展有硬件和软件两种方法, 软件模拟 SPI接口方法虽然简单方便, 但是速度受到限制,在高速且日益复杂的数字系统中,这种方法显然无法满足系统要求,所以采用硬件的方法实现最为切实可行。当前,基于主从处理器结构的系统架构已经成为一种主流(如 DSP+FPGA,MCU+FPGA等),FPGA是在 ASIC的基础发展出来的,它克服了专用 ASIC不够灵活的缺点。与其他
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:222208
    • 提供者:weixin_38694699
  1. FPGA与DSP的高速通信接口设计与实现

  2. 在雷达信号处理、数字图像处理等领域中,信号处理的实时性至关重要。由于FPGA芯片在大数据量的底层算法处理上的优势及DSP芯片在复杂算法处理上的优势,DSP+FPGA的实时信号处理系统的应用越来越广泛。ADI公司的TigerSHARC系列DSP芯片浮点处理性能优越,故基于这类。DSP的DSP+FPGA处理系统正广泛应用于复杂的信号处理领域。同时在这类实时处理系统中,FPGA与DSP芯片之间数据的实时通信至关重要。 TigerSHARC系列DSP芯片与外部进行数据通信主要有两种方式:总线方式和链
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:267264
    • 提供者:weixin_38506182
  1. 单片机与DSP中的DM9000A与基带信号处理平台的结合应用

  2. 引言 软件无线电(SDR)技术近年来发展迅速,在无线通信中的数字接收机领域应用尤其广泛。SDR中数据接口设计是关键的环节,以太网是目前最通用的数据接口之一,但是中低端的FPGA通常不具备以太网接口,这为FPGA在SDR中的应用造成了不便。如果为FPGA配置以太网接口,与外部网络实现通信,将有利于SDR平台的功能延伸,方便数据传输和与现有系统接口。 本文在自行设计开发的SDR基带信号处理平台上,为实现高速解调数据的实时远程传输处理及接收机参数的远程配置,提出了采用FPGA直接控制DM9000A
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:129024
    • 提供者:weixin_38675506
  1. 单片机与DSP中的基于高性能DSP的软件无线电平台设计

  2. 摘要:本文介绍了一种通用的软件无线电平台,该平台以高性能DSP为数据处理核心,利用高速串行接口进行数据调度,结合外围的FPGA和高速A/D、D/A,可应用于多种制式的无线通信系统。在具体讨论平台的整体结构设计和平台数据调度方案的基础上,本文给出了在该平台上实现一个直接序列扩频通信系统的应用实例。      关键词:软件无线电;直接序列扩频;TigerSHARC201;DSP      1 概述     随着微电子技术的快速发展,可编程芯片的处理能力也在不断加强,尤其是DSP芯片正在朝着高速,多指
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:154624
    • 提供者:weixin_38586200
  1. 基于FPGA+DSP架构的高速通信接口设计与实现

  2. 开关电源已普遍运用在当前的各类电子设备上,其单位功率密度也在不断地提高.高功率密度的定义从1991年的25w/in3、1994年36w/in3、1999年52w/in3、2001年96w/in3,目前已高达数百瓦每立方英寸.由于开关电源中使用了大量的大功率半导体器件,如整流桥堆、大电流整流管、大功率三极管或场效应管等器件。它们工作时会产生大量的热量,如果不能把这些热量及时地排出并使之处于一个合理的水平将会影响开关电源的正常工作,严重时会损坏开关电源.为提高开关电源工作的可靠性,热设计在开关电源设
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:224256
    • 提供者:weixin_38663193
  1. 基于数字信号处理机的水下光通信收发系统设计及分析

  2. 设计了一种基于数字信号处理机(DSP)的高速高可靠性水下光通信收发系统,并分析了调制时序和信号处理过程。在收发机中,DSP完成待发送信息的里德所罗门码编码和接收信息的滤波、门限判决、解调解码,现场可编程门阵列(FPGA)完成编码后信息的脉冲位置调制(PPM)。针对激光脉冲水下传输后脉宽展宽小于100 ns,激光重复频率偏离均值小于15%的情况,讨论了不同伽罗华域和PPM信息发送速率的关系;分析了收发机的各环节信号处理速度和各接口通信速度。结果表明,收发系统能够实现全双工的实时通信,通信速率可达7
  3. 所属分类:其它

    • 发布日期:2021-02-12
    • 文件大小:2097152
    • 提供者:weixin_38708707
  1. 基于FPGA+DSP架构的高速通信接口设计与实现

  2. 基于FPGA+DSP架构的高速通信接口设计与实现、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:327680
    • 提供者:weixin_38667849
« 12 »