您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA开发全攻略-上

  2. 一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发流程与注意事项 29 4.2 基于FPGA的SOC设计方法 32 基于 FPG
  3. 所属分类:硬件开发

    • 发布日期:2010-04-18
    • 文件大小:6291456
    • 提供者:allgarbage2
  1. Xilinx FPGA开发全攻略—工程师创新设计宝典 (基础篇)

  2. Xilinx FPGA开发全攻略—工程师创新设计宝典 (基础篇) 前言 2 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发
  3. 所属分类:硬件开发

    • 发布日期:2010-05-31
    • 文件大小:5242880
    • 提供者:Hacker3269
  1. FPGA开发全攻略_上

  2. FPGA开发全攻略— 工程师创新设计宝典 上册 基础篇 2009年2月 1.0版 前言 2 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1
  3. 所属分类:硬件开发

    • 发布日期:2010-10-31
    • 文件大小:6291456
    • 提供者:ppabcdqq
  1. FPGA开发全攻略— 工程师创新设计宝典上

  2. 5.5.1 配置电路 54 5.5.2 主串模式——最常用的FPGA配置模式 56 5.5.3 SPI串行Flash配置模式 58 5.5.4 从串配置模式 62 5.5.5 JTAG配置模式 63 5.5.6 System ACE配置方案 64 5.6 大规模设计的调试经验 68 5.6.1 ChipScope Pro组件应用实例 68 5.7 FPGA设计的IP和算法应用 74 5.7.1 IP核综述 74 5.7.2 FFT IP核应用示例 75 5.8 赛灵思 FPGA的专用HDL开发
  3. 所属分类:硬件开发

    • 发布日期:2011-07-28
    • 文件大小:4194304
    • 提供者:kaixinguo218
  1. FPGA开发全攻略(PDF)

  2. 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发流程与注意事项 29 4.2 基于FPGA的SOC设计方法 32 基于FPG
  3. 所属分类:硬件开发

    • 发布日期:2011-11-27
    • 文件大小:8388608
    • 提供者:zhyuhao
  1. FPGA开发全攻略(上册)

  2. FPGA开发全攻略(上册前言 2 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发流程与注意事项 29 4.2 基于FPGA
  3. 所属分类:硬件开发

    • 发布日期:2012-06-26
    • 文件大小:4194304
    • 提供者:xbjj2010
  1. 静态时序分析基础与灵活应用

  2. fpga静态时序分析的基础和进阶教程 简单易懂 深入浅出
  3. 所属分类:硬件开发

    • 发布日期:2012-09-02
    • 文件大小:909312
    • 提供者:monkeyyliu
  1. Xilinx可编程逻辑器件的高级应用与设计技巧.pdf

  2. Xilinx可编程逻辑器件的高级应用与设计技巧,fpga进阶的参考书。
  3. 所属分类:嵌入式

    • 发布日期:2012-09-07
    • 文件大小:40894464
    • 提供者:tenround
  1. Xilinx FPGA开发实用教程(第2版)配书光盘

  2. 本光盘是《Xilinx FPGA开发实用教程(第2版)》一书的配书光盘,内容包括了书中所有设计案例的完整工程文件。 解压出来后有106MB。 本书系统地论述了Xilinx FPGA开发方法、开发工具、实际案例及开发技巧,内容涵盖Xilinx器件概述、Verilog HDL开发基础与进阶、Xilinx FPGA电路原理与系统设计、基于ISE Foundation的逻辑设计、时序分析、逻辑开发专题、基于EDK的嵌入式系统设计、基于System Generator的DSP系统设计、数字信号处理专题以
  3. 所属分类:硬件开发

    • 发布日期:2012-10-16
    • 文件大小:19922944
    • 提供者:zh8507077047
  1. Xilinx 应用进阶 通用IP核详解.pdf

  2. Xilinx 应用进阶
  3. 所属分类:其它

  1. Xilinx FPGA应用进阶

  2. Xilinx FPGA应用进阶 通用IP核详解和设计开发
  3. 所属分类:嵌入式

    • 发布日期:2016-11-21
    • 文件大小:60817408
    • 提供者:u014682729
  1. Xilinx FPGA应用进阶 通用IP核详解和设计开发

  2. Xilinx FPGA应用进阶 通用IP核详解和设计开发
  3. 所属分类:其它

    • 发布日期:2017-02-25
    • 文件大小:60817408
    • 提供者:michael_liuyong
  1. Xilinx FPGA应用进阶 通用IP核详解和设计开发

  2. 详细介绍了时钟资源、Block RAM、TEMAC、LVDS、DDR3接口等结构及应用。
  3. 所属分类:硬件开发

    • 发布日期:2017-03-16
    • 文件大小:60817408
    • 提供者:qianleikuihai
  1. 《Xilinx FPGA应用进阶 通用IP核详解和设计开发》黄万伟著

  2. 详细介绍了时钟资源、Block RAM、TEMAC、LVDS、DDR3接口等结构及应用。
  3. 所属分类:硬件开发

    • 发布日期:2017-04-27
    • 文件大小:60817408
    • 提供者:qianleikuihai
  1. Xilinx FPGA应用进阶 通用IP核详解和设计开发

  2. Xilinx FPGA应用进阶 通用IP核详解和设计开发 Xilinx FPGA发展和应用 Xilinx FPGA时钟资源详述 black ram 核的功能简介和应用说明
  3. 所属分类:专业指导

    • 发布日期:2017-10-10
    • 文件大小:60817408
    • 提供者:dongdongnihao_
  1. Xilinx FPGA应用进阶 通用IP核详解和设计开发

  2. Xilinx FPGA应用进阶 通用IP核详解和设计开发Xilinx FPGA应用进阶 通用IP核详解和设计开发
  3. 所属分类:嵌入式

    • 发布日期:2018-01-15
    • 文件大小:60817408
    • 提供者:yeyazi
  1. Xilinx FPGA应用进阶 通用IP核详解和设计开发

  2. 第一章 Xilinx FPGA发展和应用 第二章 Xilinx FPGA时钟资源详述 第三章 Block RAM 核的功能简介和应用说明 第四章 TEMAC核的功能和应用介绍 第五章 LVDS技术规范及其应用 第六章 Xilinx DDR3存储器接口解决方案
  3. 所属分类:其它

    • 发布日期:2018-11-27
    • 文件大小:48234496
    • 提供者:weixin_42962785
  1. Vivado使用误区与进阶——在Vivado中实现ECO功能

  2. 关于Tcl在Vivado中的应用文章从Tcl的基本语法和在Vivado中的应用展开,继上篇《用Tcl定制Vivado设计实现流程》介绍了如何扩展甚至是定制FPGA设计实现流程后,引出了一个更细节的应用场景:如何利用Tcl在已完成布局布线的设计上对网表或是布局布线进行局部编辑,从而在最短时间内,以最小的代价完成个别的设计改动需求。     什么是ECO     ECO指的是Engineering Change Order,即工程变更指令。目的是为了在设计的后期,快速灵活地做小范围修改,从而尽可
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:482304
    • 提供者:weixin_38508821
  1. FPGA相关数据。。。。。。

  2. 三本书 : (1)Xilinx FPGA应用进阶通用IP核详解和设计 (2)Xilinx FPGA权威设计指南 (3)vivado从此开始
  3. 所属分类:硬件开发

    • 发布日期:2021-02-20
    • 文件大小:47185920
    • 提供者:m0_37641855
  1. Vivado使用误区与进阶——在Vivado中实现ECO功能

  2. 关于Tcl在Vivado中的应用文章从Tcl的基本语法和在Vivado中的应用展开,继上篇《用Tcl定制Vivado设计实现流程》介绍了如何扩展甚至是定制FPGA设计实现流程后,引出了一个更细节的应用场景:如何利用Tcl在已完成布局布线的设计上对网表或是布局布线进行局部编辑,从而在短时间内,以的代价完成个别的设计改动需求。     什么是ECO     ECO指的是Engineering Change Order,即工程变更指令。目的是为了在设计的后期,快速灵活地做小范围修改,从而尽可能的保
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:699392
    • 提供者:weixin_38682254
« 12 3 »