您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL设计FIR滤波器的文档

  2. 用FPGA设计15阶FIR低通滤波器。窗口类型为Hamming,Beta为0.5,FS为8.6kHz,FC为3.4kHz。编写Verilog HDL语言,用Modelsim进行仿真。本设计主要考虑工作速度,不必考虑芯片资源的耗用。高性能乘法器是实现高性能的FIR运算的关键。二进制数乘法的实质是部分积的移位累加。为了提高速度,我们分别使用了Booth编码,Wallace树,超前进位加法器,选择进位加法器结构。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-19
    • 文件大小:452608
    • 提供者:SimeonChan
  1. verilog HDL简明教程

  2. 学习语言的必备知识,设计练习进阶的每个详细步骤都很清楚
  3. 所属分类:专业指导

    • 发布日期:2009-06-14
    • 文件大小:830464
    • 提供者:wgl20041613
  1. Verilog HDL程序设计教程

  2. Verilog HDL程序设计教程 ,很好的FPGA教程; 第1章、EDA技术综述 2、EDA设计软件与设计流程 3、VERILOG HDL设计初步 4、VERILOG HDL语言要素 5、VERILOG HDL行为语句 6、进程、任务与函数 7、VERILOG HDL的描述风格 8、仿真 9、VERILOG HDL设计进阶 10、设计方法与设计技巧的探讨 11、VERILOG HDL综合设计实践 12、算法与复杂逻辑的实现 13、EDA软件使用指南 附录A B
  3. 所属分类:硬件开发

    • 发布日期:2009-07-20
    • 文件大小:11534336
    • 提供者:viphotman
  1. Verilog HDL设计练习进阶

  2. 先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简单的逻辑电路和系统。
  3. 所属分类:嵌入式

    • 发布日期:2009-07-27
    • 文件大小:209920
    • 提供者:hadajiahao
  1. verilog设计练习进阶

  2. 设计练习进阶 前言 在前面学习的基础上,通过本章十个阶段的练习,一定能逐步掌握Verilog HDL设计的要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法现象和掌握高级的Verilog HDL系统任务,以及与C语言模块接口的方
  3. 所属分类:嵌入式

    • 发布日期:2009-09-02
    • 文件大小:807936
    • 提供者:lbaihao
  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4194304
    • 提供者:yanlihui13579
  1. Verilog设计练习进阶

  2. 练习和讲解结合描述Verilog语言.通过十个阶段的练习,逐步掌握Verilog HDL设计的要点
  3. 所属分类:专业指导

    • 发布日期:2010-03-22
    • 文件大小:443392
    • 提供者:leonqing111
  1. verilog进阶练习

  2. 在前面学习的基础上,通过本章十个阶段的练习,一定能逐步掌握Verilog HDL设计的要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法现象和掌握高级的Verilog HDL系统任务,以及与C语言模块接口的方法(即PLI),这些
  3. 所属分类:C

    • 发布日期:2008-01-11
    • 文件大小:119808
    • 提供者:libmsn
  1. Xilinx FPGA开发全攻略—工程师创新设计宝典 (基础篇)

  2. Xilinx FPGA开发全攻略—工程师创新设计宝典 (基础篇) 前言 2 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发
  3. 所属分类:硬件开发

    • 发布日期:2010-05-31
    • 文件大小:5242880
    • 提供者:Hacker3269
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. Verilog设计进阶.pdf

  2. 在前面九章学习的基础上, 通过本章十个阶段的练习,一定能逐步掌握Verilog HDL设计的要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法现象和掌握高级的Verilog HDL系统任务,以及与C语言模块接口的方法(即PLI)
  3. 所属分类:C

    • 发布日期:2010-07-26
    • 文件大小:443392
    • 提供者:zxlong8811
  1. Writing Testbench -Functional Verification of HDL Models.pdf

  2. FPGA设计进阶, 告诉你要怎么写测试代码,以及为什么这么做
  3. 所属分类:硬件开发

    • 发布日期:2010-12-19
    • 文件大小:12582912
    • 提供者:rovingz
  1. verilog设计进阶

  2. 是关于verilog语法,模块设计,soc设计的基础,对于使用硬件描述语言的设计人员有一定的帮助
  3. 所属分类:专业指导

    • 发布日期:2011-01-15
    • 文件大小:1048576
    • 提供者:einstein0927
  1. Verilog_HDL经典教程实用手册

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2011-06-02
    • 文件大小:4194304
    • 提供者:heirfr
  1. verilog HDL设计实例

  2. 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
  3. 所属分类:专业指导

    • 发布日期:2011-06-14
    • 文件大小:158720
    • 提供者:wwe12580
  1. Verilog HDL设计设计练习进阶

  2. 我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简单的逻辑电路和系统
  3. 所属分类:嵌入式

    • 发布日期:2011-08-11
    • 文件大小:215040
    • 提供者:maocess
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4194304
    • 提供者:lzj1987
  1. Verilog HDL设计进阶

  2. Verilog HDL设计进阶
  3. 所属分类:专业指导

    • 发布日期:2013-05-05
    • 文件大小:2097152
    • 提供者:gt86095296
  1. verilog HDL 教程

  2. 提纲: 第一节 Verilog简介 第二节 HDL入门指南 第三节 Verilog语言要素 第四节 Verilog中的表达式 第五节 门级电路模型化 第六节 Verilog编码技术 第七节 设计练习进阶(10个设计例子和分析)
  3. 所属分类:嵌入式

    • 发布日期:2013-06-18
    • 文件大小:354304
    • 提供者:u010938926
  1. verilog HDL设计进阶练习

  2. 练习一.简单的组合逻辑设计 目的: 掌握基本组合逻辑电路的实现方法。 练习二. 简单时序逻辑电路的设计 目的:掌握基本时序逻辑电路的实现。 练习三. 利用条件语句实现较复杂的时序逻辑电路 目的:掌握条件语句在Verilog HDL中的使用。 练习四. 设计时序逻辑时采用阻塞赋值与非阻塞赋值的区别 目的:1.明确掌握阻塞赋值与非阻塞赋值的概念和区别; 练习五. 用always块实现较复杂的组合逻辑电路 目的: 1.掌握用always实现组合逻辑电路的方法; 练习六. 在Verilog HDL中使
  3. 所属分类:专业指导

    • 发布日期:2009-03-18
    • 文件大小:374784
    • 提供者:langque
« 12 3 »