您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 几种典型LVDS接口电路设计分析

  2. 低电压差分信号(LVDS)在对信号完整性、低抖动及共模特性要求较高的系统中得到了广泛的应用。本文针对LVDS与其他几种接口标准之间的连接,对几种典型的LVDS接口电路进行了讨论。
  3. 所属分类:专业指导

    • 发布日期:2009-10-18
    • 文件大小:291840
    • 提供者:upshang
  1. 逻辑电平设计规范及应用指南

  2. 1、逻辑电平简介 1 2、TTL器件和CMOS器件的逻辑电平 3 2.1:逻辑电平的一些概念 3 2.2:常用的逻辑电平 4 2.3:TTL和CMOS的逻辑电平关系 4 3、TTL和CMOS逻辑器件 6 3.1:TTL和CMOS器件的功能分类 6 3.2:TTL和MOS逻辑器件的工艺分类特点 7 3.3:TTL和CMOS逻辑器件的电平分类特点 7 3.4:包含特殊功能的逻辑器件 8 3.5:TTL和CMOS逻辑器件的选择 9 3.6:逻辑器件的使用指南 9 4、TTL、CMOS器件的互连 11
  3. 所属分类:C++

    • 发布日期:2010-06-25
    • 文件大小:756736
    • 提供者:wind198
  1. LVDS板级设计准侧

  2. LVDS是一个高速、低电压、低能耗、低噪声的通用I/O接口标准。这种低电压摆幅和差分电路的 输出模式有效地减小了电磁干扰(EMI)。其输出具有足以使信号通道作为传输线的快速边沿速 率。因此,超高速板和差分信号理论在包含整合了LVDS的Altera FPGAs的电路板设计中十分有用。 此外,例如差分走线、阻抗匹配、串扰和EMI等大量因素在设计一个LVDS板时也必须考虑。
  3. 所属分类:硬件开发

    • 发布日期:2011-01-16
    • 文件大小:797696
    • 提供者:yangwei20030507
  1. 低压差分信号接口系统的设计

  2. 本论文基于HJTC 0.35∥m CMOS数模混合工艺,研究工作主要包括LVDS的系统结 构、L、,DS基本模块电路的实现和L、,Ds接口系统仿真。系统结构部分主要讲述L~,DS标 准和技术参数、基本工作原理、体系结构及系统的设计,论文根据系统结构将L、,DS传送 电路分为五大模块:带隙基准、锁相环、8位串行化器、传送器和接收器。 设计完上述的模块后对L、,Ds接口系统和MOS管尺寸进行优化,并在输入信号速率 为1.OC卸s情况下应用ⅢTCO.35m CMOS混合信号工艺在CMellce Sp
  3. 所属分类:电信

    • 发布日期:2012-04-29
    • 文件大小:1048576
    • 提供者:hao1989han
  1. EMC接口电路

  2. RS232 485 CAN LVDS S_VEDIO 接口的EMC电路设计
  3. 所属分类:硬件开发

    • 发布日期:2013-09-03
    • 文件大小:470016
    • 提供者:huazileo
  1. LVDS接口电路及PCB设计(标准、手册、指导书、芯片手册)

  2. 1.LVDS接口的2个国际标准:IEEE P1596.3、TIA-EIA-644-A-2001; 2.LVDS国际用户手册(中英文版); 3.LVDS电路和PCB设计指导书(TI); 4.LVDS芯片手册(TI)
  3. 所属分类:互联网

    • 发布日期:2020-05-12
    • 文件大小:11534336
    • 提供者:qq_38601955
  1. i.MAX6硬件电路设计.rar

  2. M6708-T系列是 广州致远电子有限公司精心推出 广州致远电子有限公司精心推出 的一款 基于 Freescale公司i.MX6系列处理器 系列处理器 的工控 核心 板。标配处理器为 Cortex Cortex ™-A9 简单双核 ,主频 ,主频 800 MHzMHz ,内置 ,内置 512MB或1GB DDR 3可选内存 ,标配 4GB eMMC存储。 该产品 集成了大量外设接口,包括千兆以太网、 音频集成了大量外设接口,包括千兆以太网、 音频集成了大量外设接口,包括千兆以太网、 音频集成了大
  3. 所属分类:硬件开发

    • 发布日期:2020-03-04
    • 文件大小:63963136
    • 提供者:zxy00289501
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. LVDS的接口电路设计

  2. LVDS的接口电路设计LVDS的接口电路设计LVDS的接口电路设计
  3. 所属分类:硬件开发

    • 发布日期:2011-11-30
    • 文件大小:92160
    • 提供者:gaojie123123
  1. xDSL CAN DVI HDMI LVDS USB 等15种接口 EMC 设计 参考电路

  2. 多达15种常见接口的权威EMC参考设计电路,其中包括:485,CAN,DVI,HDMI,LVDS,RS232,S_VIDEO,USB,VGA,xDSL,以太网,音频,视频,晶振等接口
  3. 所属分类:硬件开发

    • 发布日期:2011-03-04
    • 文件大小:987136
    • 提供者:auspray
  1. 模拟技术中的LVDS的接口电路设计

  2. 摘 要: LVDS是一种小振幅差分信号技术,使用这种技术传输速率可以达到数百兆,甚至更高; LVDS具有更低的功耗、更好的噪声性能和更可靠的稳定性。简要地介绍了LVDS的原理及优势,分析了LVDS接口设计要注意的问题,着重研究了LVDS与LVPECL、CML间的接口设计;同时给出了不同耦合方式下的电路设计图。   1 引 言   对于高速电路,尤其是高速数据总线,常用的器件一般有ECL、BTL和GTL等。这些器件的工艺成熟,应用也较为广泛,但都存在一个共同的弱点,即功耗大。此外, 采用单端信
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:325632
    • 提供者:weixin_38640674
  1. 基于Camera link的图像采集系统

  2. 介绍了一种基于FPGA和Camera link协议的图像采集系统设计方案。设计中将接口信号和图像数据转换为低压差分信号(LVDS)进行传输,提高了信号的精度和传输距离。阐述了具体的硬件接口电路设计以及接口信号程序设计,并给出了实验结果。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:175104
    • 提供者:weixin_38623272
  1. 基于AD9978A双通道的CCD相机设计

  2. 基于ADI公司的双通道、14 bit串行输出图像预处理芯片(AFE)AD9978A设计了一套CCD黑白数字摄像机电路系统。系统采用Dalsa公司的1 024×1 024帧转移面阵CCD FTT1010M作为图像传感器,采用专用集成芯片DPP2010A作为时序发生器,以FPGA 为控制核心,并应用LVDS接口完成图像输出。针对CCD双通道输出时通道间存在的不均匀性问题,使用AD9978A在电路上给出了改进,并系统研究了该芯片复杂的寄存器配置问题。经验证,该系统能在不添加任何均匀性校正算法的情况下,
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:424960
    • 提供者:weixin_38691256
  1. 电子测量中的基于DP标准发射端扩频时钟发生器电路设计

  2. 引言   DP(DisplayPort)接口标准旨在寻求代替计算机的数字视频接口DVI、LCD显示器的低压差分信号LVDS(Low Voltage Differential Signal),作为设备间和设备内的工业标准,并在若干领域跃过DVI和高清晰多媒体接口HDMI这两种接口技术。DP利用目前交流耦合电压差分的PCI Express电气层,有1~戽个工作速率为217 Gb/s的数据对(Lanes),最高可获得4通道多达10.8 Gb/s的带宽。时钟不是分离的,而是内置于Lanes。传输命令和
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:285696
    • 提供者:weixin_38653687
  1. 模拟技术中的如何设计才能充分利用LVDS的优势?

  2. 低压差分信号(LVDS)是一种低压、差分信号传输方案,主要用于高速数据传输。根据 ANSI/TIA/EIA-644 规范中的定义,它是一种最为常见的差分接口。这种标准只对适合于 LVDS 应用的驱动器和接收机电气特性进行了规定。因此,它只是一种电气标准,常被一些更高级的协议标准当作其接口或物理层。   在高速模拟数字转换器(ADC)中使用该传输方案可在保持转换器高性能的同时实现高速数据输出。独立 ADC 必须能够驱动以PCB走线形式存在的容性负载、以及接收电路的输入逻辑。此处,ADC 输出级的
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:88064
    • 提供者:weixin_38728276
  1. LVDS接口电路及设计(图)

  2. 摘 要:本文介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,反映出LVDS接口在高速数据传输应用方面的优势,并结合实例指出了LVDS接口电路的设计原则。关键词:低电压差分信号;电压摆幅;接口;驱动器;接收器   概述  LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:91136
    • 提供者:weixin_38631329
  1. LVDS接口电路及设计

  2. 摘要:本文介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,反映出LVDS接口在高速数据传输应用方面的优势,并结合实例指出了LVDS接口电路的设计原则。关键词:低电压差分信号;电压摆幅;接口;驱动器;接收器概述  LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PC
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:116736
    • 提供者:weixin_38721565
  1. 基于DP标准发射端扩频时钟发生器电路设计

  2. 引言   DP(DisplayPort)接口标准旨在寻求代替计算机的数字视频接口DVI、LCD显示器的低压差分信号LVDS(Low Voltage Differential Signal),作为设备间和设备内的工业标准,并在若干领域跃过DVI和高清晰多媒体接口HDMI这两种接口技术。DP利用目前交流耦合电压差分的PCI Express电气层,有1~戽个工作速率为217 Gb/s的数据对(Lanes),可获得4通道多达10.8 Gb/s的带宽。时钟不是分离的,而是内置于Lanes。传输命令和控制
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:384000
    • 提供者:weixin_38657102
  1. 如何设计才能充分利用LVDS的优势?

  2. 低压差分信号(LVDS)是一种低压、差分信号传输方案,主要用于高速数据传输。根据 ANSI/TIA/EIA-644 规范中的定义,它是一种为常见的差分接口。这种标准只对适合于 LVDS 应用的驱动器和接收机电气特性进行了规定。因此,它只是一种电气标准,常被一些更的协议标准当作其接口或物理层。   在高速模拟数字转换器(ADC)中使用该传输方案可在保持转换器高性能的同时实现高速数据输出。独立 ADC 必须能够驱动以PCB走线形式存在的容性负载、以及接收电路的输入逻辑。此处,ADC 输出级的一个单
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:100352
    • 提供者:weixin_38659622
  1. LVDS的接口电路设计

  2. 摘 要: LVDS是一种小振幅差分信号技术,使用这种技术传输速率可以达到数百兆,甚至更高; LVDS具有更低的功耗、更好的噪声性能和更可靠的稳定性。简要地介绍了LVDS的原理及优势,分析了LVDS接口设计要注意的问题,着重研究了LVDS与LVPECL、CML间的接口设计;同时给出了不同耦合方式下的电路设计图。   1 引 言   对于高速电路,尤其是高速数据总线,常用的器件一般有ECL、BTL和GTL等。这些器件的工艺成熟,应用也较为广泛,但都存在一个共同的弱点,即功耗大。此外, 采用单端信
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:423936
    • 提供者:weixin_38637272
« 12 3 »