您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. verilog 代码

  2. 流水灯花样变化,使用Vivado编写,使用nexys4开发板验证的
  3. 所属分类:硬件开发

    • 发布日期:2015-09-24
    • 文件大小:2048
    • 提供者:qq_29014353
  1. nexys4 uart实验

  2. 实验是nexys4实验板上实现uart,帮助我们更好理解串口,使用verilog语言
  3. 所属分类:硬件开发

  1. 基于nexys4的电子琴

  2. 基于xilinx nexys4的电子琴xps工程。外接ps2键盘来实现演奏。工程包含底层硬件平台,以及sdk的软件c语言代码。可以运行。对于初学者有些参考价值。
  3. 所属分类:嵌入式

    • 发布日期:2015-12-20
    • 文件大小:6291456
    • 提供者:veruslana
  1. Nexys4 DDR开发板官方说明文档

  2. Nexys4 DDR的官方说明文档,提供开发板的介绍及各模块的说明等。
  3. 所属分类:硬件开发

    • 发布日期:2016-12-30
    • 文件大小:2097152
    • 提供者:qq_20091945
  1. Nexys4 DDR2读写例程

  2. 鄙人自行编写的DDR2的读写例程。此工程使用Vivado 2015.4在Nexys4 DDR上实现。
  3. 所属分类:硬件开发

    • 发布日期:2016-12-30
    • 文件大小:123904
    • 提供者:qq_20091945
  1. Vivado 2015.4 DDR 模板工程

  2. 针对Win8/Win8.1/Win10中,Vivado例化MIG核时报错退出的情况,笔者在此为大家提供一个DDR的模板工程。此工程目标开发板是Nexys4 DDR,并且已经包含相应的DDR2 IP核。各位可以根据实际应用需要更改参数或者例化DDR3、LPDDR2的IP核。
  3. 所属分类:硬件开发

    • 发布日期:2017-01-04
    • 文件大小:67108864
    • 提供者:qq_20091945
  1. Nexys 4 DDR开发板的DDR2 IP核引脚约束文件

  2. Nexys 4 DDR开发板的DDR2 IP核的引脚约束文件(在例化DDR2 IP核的时候需要用到)。
  3. 所属分类:硬件开发

    • 发布日期:2017-01-04
    • 文件大小:6144
    • 提供者:qq_20091945
  1. Nexys4开发板使用手册

  2. Nexys4开发板使用手册
  3. 所属分类:硬件开发

    • 发布日期:2017-05-25
    • 文件大小:1048576
    • 提供者:persistprimer
  1. 基于nexys4 ddr的数字时钟

  2. 利用nexys4开发板实现数字时钟、秒表和闹钟。利用拨码开关选择对应功能。开发环境Vivado2015.2
  3. 所属分类:硬件开发

    • 发布日期:2017-12-08
    • 文件大小:2097152
    • 提供者:teenagerold
  1. DIGILENT官方指导手册(中文)_你的Nexys 4DDR第一个入门实验

  2. Nexys4-DDR采用了Xilinx Artix-7 FPGA芯片,它是一款简单易用的数字电路开发平台,可以支持 在课堂环境中来设计一些行业应用。大规模、高容量的FPGA, 海量的外部存储, 各种USB、以太 网、以及其它接口, 这些让Nexys4-DDR 能够满足从入门级组合逻辑电路到强大的嵌入式系统的设 计。同时,板上集成的加速度、温度传感器,MEMs数字麦克风,扬声器放大器以及大量的I/O设 备,让Nexys4-DDR不需要增添额外组件而用于各种各样的设计
  3. 所属分类:硬件开发

    • 发布日期:2018-03-12
    • 文件大小:1048576
    • 提供者:module_tb
  1. 基于Nexys4 ddr开发板的VGA测试程序

  2. 使用vivado 2017.4开发环境,用到了microblaze软核微处理器。
  3. 所属分类:嵌入式

    • 发布日期:2018-05-25
    • 文件大小:103809024
    • 提供者:weixin_38403639
  1. verilog秒表计时器

  2. 设计电子表,电子表指示的时间由nexys4 DDR开发板的8个数码管显示,从左到右数码管的前两个显示小时(范围0-24),第3-4个数码管显示分(范围0-59,计数到60,向小时位进1),第5-6个数码管显示秒(范围0-59,计数到60向分位进1),第7-8个数码管显示毫秒(范围0-99,计数到100向秒位进1) 。要求实现如下功能: (1)跑表的计时范围为0.01s~59min59.99s,计时精度为10ms。 (2)具有异步清零、启动功能。 (3)计时频率为100Hz。 (4)数字跑表的分
  3. 所属分类:硬件开发

    • 发布日期:2018-06-23
    • 文件大小:943104
    • 提供者:nextpackage
  1. vrilog 流水灯

  2. 以Nexys4 DDR开发板上的晶振产生的100M的脉冲作为时钟信号,先进行分频,分频至1HZ,然后驱动十六个led显示按照设置的模式显示。五个拨码开关,SW4,SW3,SW2,SW1,SW0为五个输入信号,可以控制五种闪烁模式,结果在LED15~LED0上显示出来。要求实现如下功能: (1)从右往左依次点亮16个led。 (2)从左往右依次点亮16个led。 (3)从中间往两边依次点亮16个led。 (4)从两边往中间依次点亮16个led。 (5)16个led以1Hz的频率闪烁。
  3. 所属分类:硬件开发

    • 发布日期:2018-06-25
    • 文件大小:741376
    • 提供者:nextpackage
  1. 数电实训报告

  2. nexys4开发板相关实验实训报告,内含3个 相关实验以及源代码,运行截图
  3. 所属分类:其它

    • 发布日期:2018-07-05
    • 文件大小:4194304
    • 提供者:closejudge
  1. 数电大实验-音乐播放器-vivado

  2. 本实验要求利用 Nexys4 实现一个简单的音乐播放器,具备以下功能: 1. 可以播放 3 首以上乐曲,乐曲可以用乐谱输入调整输出频率的方式来实现。 2. 实现循环播放、随机选曲播放的功能。 3. 实现暂停与继续功能。 4. 实现录音机的功能,能够利用板载的麦克风录音 10 秒并回放。
  3. 所属分类:讲义

    • 发布日期:2018-03-06
    • 文件大小:1048576
    • 提供者:dareymj
  1. Nexys4-DDR开发板介绍

  2. Nexys4-DDR的详细介绍,包括了管脚的对应内容,各个板块的基础原理
  3. 所属分类:硬件开发

    • 发布日期:2018-11-28
    • 文件大小:2097152
    • 提供者:chdl88963923
  1. Nexys4 DDR板子模块介绍和约束文件

  2. Nexys4 DDR板子模块介绍和约束文件 Nexys4 DDR板子模块介绍和约束文件
  3. 所属分类:嵌入式

    • 发布日期:2018-12-27
    • 文件大小:3145728
    • 提供者:weixin_41445387
  1. Nexys4 DDR™ FPGA Board 参考手册

  2. Digilent FPGA开发板Nexys4 DDR 官方手册 1 Overview 2 Power Supplies 3 FPGA Configuration
  3. 所属分类:嵌入式

    • 发布日期:2020-04-06
    • 文件大小:1048576
    • 提供者:kellyzqx
  1. Nexys4-DDR简介.pdf

  2. FPGA巨头Xilinx公司在中国区的总代理迪芝伦出品Nexys4-DDR的详细简介,FPGA巨头Xilinx公司在中国区的总代理迪芝伦出品Nexys4-DDR的详细简介,亲测有用,欢迎下载,希望能帮到大家!
  3. 所属分类:其它

    • 发布日期:2020-02-21
    • 文件大小:842752
    • 提供者:bubblecll
  1. 基于Nexys4 DDR的FPGA串口模块,带缓冲FIFO

  2. FPGA串口模块,原创作者为CrazyBingo,在《FPGA案例技巧与开发实例详解》中的串口模块基础上改造,加入串口缓冲区FIFO,无须关心使能信号。已在Nexys4 DDR开发板上验证,开发环境为Vivado 2015.4
  3. 所属分类:硬件开发

    • 发布日期:2019-07-07
    • 文件大小:22020096
    • 提供者:teenagerold
« 12 »