您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. pads9.0电子设计软件

  2. PADS 9.0版产品的出现标志着下一代PADS流程技术的诞生。与以往的旧产品相比, PADS 9.0修复和改善了之前版本软件的不足和缺点,集成了许多全新的功能,拥有了更高的可扩展性和集成度,从而使设计者能够结合Mentor Graphics众多独特的创新技术,实现设计、分析、制造和多平台的协作。而且, 与PADS 9.0的可扩展定制流程策略相对应,Mentor Graphics提供了一系列预置的PADS套件,使之能够满足各种产品设计不同的技术要求,然而代价却十分低廉。LS和ES产品包就是因应
  3. 所属分类:嵌入式

    • 发布日期:2009-12-15
    • 文件大小:29696
    • 提供者:cadeda2009
  1. uboott移植实验手册及技术文档

  2. 实验三 移植U-Boot-1.3.1 实验 【实验目的】 了解 U-Boot-1.3.1 的代码结构,掌握其移植方法。 【实验环境】 1、Ubuntu 7.0.4发行版 2、u-boot-1.3.1 3、FS2410平台 4、交叉编译器 arm-softfloat-linux-gnu-gcc-3.4.5 【实验步骤】 一、建立自己的平台类型 (1)解压文件 #tar jxvf u-boot-1.3.1.tar.bz2 (2)进入 U-Boot源码目录 #cd u-boot-1.3.1 (3)创
  3. 所属分类:Flash

    • 发布日期:2010-01-28
    • 文件大小:2097152
    • 提供者:yequnanren
  1. 嵌入式系统设计师官方教程.pdf

  2. 第1章嵌入式系统基础知识 1.1嵌入式系统的定义和组成 1.1.1嵌入式系统的定义 1.1.2嵌入式系统发展概述 1.1.3嵌入式系统的组成 1.1.4实时系统 1.2嵌入式微处理器体系结构 1.2.1冯·诺依曼与哈佛结构 1.2.2 CISC与RISC 1.2.3流水线技术 1.2.4信息存储的字节顺序 1.3嵌入式系统的硬件基础 1.3.1组合逻辑电路基础 1.3.2时序逻辑电路 1.3.3总线电路及信号驱动 1.3.4电平转换电路 1.3.5可编程逻辑器件基础 1.4嵌入式系统中信息表示
  3. 所属分类:硬件开发

    • 发布日期:2010-01-29
    • 文件大小:334848
    • 提供者:jshazk1989
  1. 嵌入式系统设计师教程

  2. 目录: 第1章 嵌入式系统基础知识. 1 1.1 嵌入式系统的定义和组成 1 1.1.1 嵌入式系统的定义 1 1.1.2 嵌入式系统发展概述 2 1.1.3 嵌入式系统的组成 5 1.1.4 实时系统 12 1.2 嵌入式微处理器体系结构 17 1.2.1 冯·诺依曼与哈佛结构 17 1.2.2 CISC与RISC 18 1.2.3 流水线技术 23 1.2.4 信息存储的字节顺序 25 1.3 嵌入式系统的硬件基础 28 1.3.1 组合逻辑电路基础 28 1.3.2 时序逻辑电路 35
  3. 所属分类:硬件开发

    • 发布日期:2011-02-02
    • 文件大小:28311552
    • 提供者:wu_wenyang
  1. 高速PCB的信号完整性_电源完整性和电磁兼容性研究

  2. 随着高速数字电路和高集万成度芯片技术的飞速发展,电路中的信号完整性! 电源完整性和电磁兼容性问题日益严重"这些问题的出现给系统硬件设计带来 了更大的挑战,高速CPB的信号完整性!电源完整性和电磁兼容性设计己经成为 系统设计能否成功的主要因素"本文研究了高速PCB的信号完整性!电源完整性 和电磁兼容性问题及其解决方法" 首先,本文介绍了高速FCB设计中存在的信号完整性!电源完整性和电磁 兼容问题,并总结了国内外的研究现状" 其次,在阐述传输线理论的基础上,详细分析了高速CPB设计中的信号完 整性
  3. 所属分类:硬件开发

    • 发布日期:2013-02-19
    • 文件大小:5242880
    • 提供者:pengwangguo
  1. ADI JTAG 仿真技术参考.pdf

  2. ADI JTAG 仿真技术参考pdf,ADI JTAG 仿真技术参考ANALOG DEVICES JTAG仿真器接口设计 GND1 2EMU no pin(key)3 4GND ADI TAG仿真器与DSP的接口是一个有14个 BTMSWDDIO5 6 TMS 引脚的JIAG仿真器插头。它与JTAG仿真器接 BTCK7 8 TCK 头相连。如果它没有连着JTAG仿真器的话,也 BTRST9 10 TRST BTDI 11 12 TDI 可以通过一个可选的局部(固定在用户板上)扫描 GND 13
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:465920
    • 提供者:weixin_38743602
  1. EDA/PLD中的阻抗端接技术的仿真分析

  2. 目前,己经有很多EDA工具可对电路中信号完整性问题进行深入细致的分析,这些工具主要包括布线前和布线后的信号完整性(51)分析和系统级ST工具等。使用布线前SI分析工具可以根据设计对信号完整性与时序的要求,在布线前帮助设计者选择元器件、调整元器件布局、规划系统时钟网络,并且确定关键线网的端接策略。系统级信号完整性分析工具不仅可以对一块PCB板的信号流进行分析,而且可以对同一系统内其他组成部分(如背板、连接器、电缆及其接口)进行分析,这些仿真和分析工具可通过设计建议来帮助设计者消除潜在的信号完整性问
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:74752
    • 提供者:weixin_38618315
  1. PCB技术中的高速PCB设计中的串扰分析与控制研究

  2. 当今飞速发展的电子设计领域,高速化和小型化已经成为一种趋势,如何在缩小电子系统体积的同时,保持并提高系统的速度与性能成为摆在设计者面前的一个重要课题。EDA技术已经研发出一整套高速PCB和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设计分析的方方面面:静态时序分析、信号完整性分析、EMI/EMC设计、地弹反射分析、功率分析以及高速布线器。同时还包括信号完整性验证和Sign-Off,设计空间探测、互联规划、电气规则约束的互联综合,以及专家系统等技术方法的提出也为高效率更好地解决信号完整
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:261120
    • 提供者:weixin_38606169
  1. PCB技术中的时序电路的分析与设计

  2. 逻辑电路分为组合逻辑电路和时序逻辑电路。第四章已经学习了组合逻辑电路的分析与设计的方法,这一章我们来学习时序电路的分析与设计的方法。在学习时序逻辑电路时应注意的重点是常用时序部件的分析与设计 这一章的内容共分为两节,它们是:§6、1:同步时序电路的分析方法§6、2:同步时序电路的设计 6、1同步时序电路的分析方法 时序电路分析的目的就是对已知的时序逻辑电路,要得到它的电路特性说明即该电路逻辑功能,若电路存在问题,并提出改进方法。
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:52224
    • 提供者:weixin_38665162
  1. 高速PCB设计中的串扰分析与控制研究

  2. 当今飞速发展的电子设计领域,高速化和小型化已经成为一种趋势,如何在缩小电子系统体积的同时,保持并提高系统的速度与性能成为摆在设计者面前的一个重要课题。EDA技术已经研发出一整套高速PCB和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设计分析的方方面面:静态时序分析、信号完整性分析、EMI/EMC设计、地弹反射分析、功率分析以及高速布线器。同时还包括信号完整性验证和Sign-Off,设计空间探测、互联规划、电气规则约束的互联综合,以及系统等技术方法的提出也为高效率更好地解决信号完整性问
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:336896
    • 提供者:weixin_38578242
  1. 阻抗端接技术的仿真分析

  2. 目前,己经有很多EDA工具可对电路中信号完整性问题进行深入细致的分析,这些工具主要包括布线前和布线后的信号完整性(51)分析和系统级ST工具等。使用布线前SI分析工具可以根据设计对信号完整性与时序的要求,在布线前帮助设计者选择元器件、调整元器件布局、规划系统时钟网络,并且确定关键线网的端接策略。系统级信号完整性分析工具不仅可以对一块PCB板的信号流进行分析,而且可以对同一系统内其他组成部分(如背板、连接器、电缆及其接口)进行分析,这些仿真和分析工具可通过设计建议来帮助设计者消除潜在的信号完整性问
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:71680
    • 提供者:weixin_38502814