您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. smic0.18工艺库

  2. smic0.18工艺库
  3. 所属分类:讲义

    • 发布日期:2016-04-23
    • 文件大小:29696
    • 提供者:u011516175
  1. SMIC.18工艺库

  2. SMIC0.18是模拟集成电路设计库,载入即能使用,能够帮助大家对集成电路设计仿真之用。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-31
    • 文件大小:7168
    • 提供者:xpf12306
  1. 适用于AVS的高性能整像素运动估计硬件设计

  2. 提出了一种适用于AVS的高性能整像素运动估计的硬件设计。该设计采用了二维内置SAD加法树计算阵列结构,通过合理的安排片上存储,极大地降低了I/O带宽;运用了加1电路选择进位加法器,进一步缩小了结构面积,提高了处理速度。实验表明,使用SMIC 0.18 μm CMOS工艺库在250 MHz频率下综合,所提出的结构只需102 K门,满足对AVS高清视频实时处理的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:264192
    • 提供者:weixin_38659622
  1. EDA/PLD中的20×18位符号定点乘法器的FPGA实现

  2. 摘要:在数字信号处理中经常需要进行乘法运算,乘法器的设计对整个器件的性能有很大的影响,在此介绍20×18比特定点阵列乘法器的设计。采用基4-Booth算法和4-2压缩的方案,并采用先进的集成电路工艺,使用SMIC 0.18 μm标准单元库,提高了乘法器的速度,节省了器件。利用Xilinx FPGA(xc2vp70-6ffl517)对乘法器进行了综合仿真,完成一次乘法运算的时间为15.922 ns,在减少乘法器器件的同时,提高了乘法器的速度,降低了器件的功耗。   随着计算机和信息技术的快速发展
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:302080
    • 提供者:weixin_38689824
  1. 20×18位符号定点乘法器的FPGA实现

  2. 摘要:在数字信号处理中经常需要进行乘法运算,乘法器的设计对整个器件的性能有很大的影响,在此介绍20×18比特定点阵列乘法器的设计。采用基4-Booth算法和4-2压缩的方案,并采用先进的集成电路工艺,使用SMIC 0.18 μm标准单元库,提高了乘法器的速度,节省了器件。利用Xilinx FPGA(xc2vp70-6ffl517)对乘法器进行了综合仿真,完成乘法运算的时间为15.922 ns,在减少乘法器器件的同时,提高了乘法器的速度,降低了器件的功耗。   随着计算机和信息技术的快速发展,人
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:404480
    • 提供者:weixin_38658405