您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 中国射频识别(RFID)

  2. RFID技术最早的应用可追溯到第二次世界大战中飞机的敌我目标识别,但是由于技术和成本原因,一直没有得到广泛应用。近年来,随着大规模集成电路、网络通信、信息安全等技术的发展,RFID技术进入商业化应用阶段。由于具有高速移动物体识别、多目标识别和非接触识别等特点,RFID技术显示出巨大的发展潜力与应用空间,被认为是21世纪的最有发展前途的信息技术之一。 RFID技术涉及信息、制造、材料等诸多高技术领域,涵盖无线通信、芯片设计与制造、天线设计与制造、标签封装、系统集成、信息安全等技术。一些国家和国际
  3. 所属分类:制造

    • 发布日期:2009-05-08
    • 文件大小:88064
    • 提供者:pelasido
  1. 基于S3C2440 ARM的信号采集与传输硬件系统的研究与设计

  2. 在当前数字信息技术和网络技术高速发展的时代,嵌入式系统已经广泛渗 透到科学研究,工程设计,军事技术等领域以及人们的日常生活"随着国内外 嵌入式产品的进一步开发和推广,嵌入式技术和人们的生活结合得越来越紧密" 由于嵌入式系统已经让我们享受了许多便利的生活,而且越来越受重视, Mrr的Dav记Clark首度提出了/后PC时代0一词,指出个人计算机只是提供在 这个过渡时期的解决方案,而非最佳的方式,最终发展应用将不再停留在桌上 的个人计算机,而是从桌面上蔓延下来,进入用户的日常生活中"也就是说, 将
  3. 所属分类:硬件开发

    • 发布日期:2013-02-25
    • 文件大小:5242880
    • 提供者:pengwangguo
  1. 仪器前端专用集成电路研究与测试.pdf

  2. 本文研究与设计的仪器前端专用SoC是一个数模混合的用于数据采集和控制 处理的专用芯片,包括输入信号调理电路(衰减网络和放大器阵列)、ADC、8-b迁 CPU等模块。系统中,信号调理电路对输入的模拟信号幅度进行调整(衰减或放 大),ADC将模拟信号转换成数字信号。8-b矗CPU是系统的核心,在8-b缸CPU控 制下,数字信号能够以4字节并行方式输出给其他处理器系统,也可以保存在系 统内部存储器中,并通过8-b证CPU对其进行数字信号处理。8-b证CPU还可以控制 信号调理电路的衰减或放大倍数、A
  3. 所属分类:讲义

    • 发布日期:2017-12-19
    • 文件大小:9437184
    • 提供者:u013537521
  1. 无线传感器网络SoC芯片电源模块LDO的设计.pdf

  2. 无线传感器网络SoC芯片电源模块LDO的设计pdf,无线传感器网络SoC芯片电源模块LDO的设计口经验交流口 仪器仪表用户 △Vo Re t 12 瞬间下拉,进入系统的动态调节过程,输出电流增加 输出重新进入稳定状态点。同样,当负载电流瞬间减 3)瞬态特性 小,引起电路新的动态调节,最终进入稳定状态点。表 瞬态特性为负载电流突变时引起输出电压的最1给出LDO仿真结果。 大变化,它是输出电容C及其等效串联电阻Rs和旁 表1LDO仿真结果 路电容C的函数,其中旁路电容C的作用是提高负载 参数 典型值
  3. 所属分类:其它

    • 发布日期:2019-10-13
    • 文件大小:1048576
    • 提供者:weixin_38743481
  1. 低压低功耗全摆幅CMOS运算放大器设计与仿真.pdf

  2. 低压低功耗全摆幅CMOS运算放大器设计与仿真pdf,ABSTRACT In recent years, more and more electronic products with battery supply are widely used, which cries for adopting low voltage analog circuits to reduce power consumption, therefore low voltage, low power analog circu
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:3145728
    • 提供者:weixin_38744435
  1. 解析嵌入式指纹检索系统设计

  2. 指纹检索算法是一种应用于大容量指纹数据库的快速指纹搜索方案。本文在对传统自动指纹识别系统研究的基础上,设计了基于多维向量指纹索引因子的快速指纹检索算法,同时利用国产SOC芯片SEP6200,搭建了嵌入式应用平台,并最终将所设计的算法以应用程序的形式在嵌入式目标平台上进行映射与实现。系统经过实验测试与分析,得到了良好的性能指标,进一步论证了本设计的可行性。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:94208
    • 提供者:weixin_38717574
  1. 嵌入式系统/ARM技术中的应用龙芯一号内核的国产系统级芯片横空出世

  2. 11月17日,那是值得庆贺了日子,由广州海山公司自主研发的HS3210i芯片正式生产版面世。与先前测试样片相比,HS3210i芯片的LOGO上增加了“Powered by Loongson 龙芯”字样。     海山公司介绍,该SOC芯片采用龙芯一号CPU IP核,作为国内首个具有完全自主知识产权、并且将完整产业链建立在国内的嵌入式系统主芯片,HS3210系列SoC芯片的关键IP核、芯片设计、流片、封装、测试、芯片品牌等产业环节全部在国内实现,芯片的BSP软件配套也全部在国内开发,并可为下游产品
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:88064
    • 提供者:weixin_38535428
  1. S698P4 SoC芯片存储器控制器的设计与实现

  2. 详细分析了S698P4 SoC芯片存储器控制器的控制原理,并给出相应设计方案和仿真结果。该控制器可在32 bit位宽模式下对存储器进行读写控制。目前该处理器已实现了量产,实际硬件测试验证了S698P4 SoC芯片存储器控制器的高效性能。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:323584
    • 提供者:weixin_38723461
  1. 基于ARM Cortex-M3核的SoC架构设计及性能分析

  2. 主要研究了基于ARM Cortex-M3核的SoC设计方法及不同架构对芯片整体性能的影响。首先从Cortex-M3的结构特点尤其是总线结构特点出发,分析了基于该核的SoC架构设计的要点。然后通过EEMBC的CoreMark程序,对实际流片的一款Cortex-M3核芯片进行了性能测试,并与STM32F103 MCU的测试结果进行了对比,通过实例说明了不同芯片架构对性能的影响。最后,对影响SoC芯片性能的因素,包括芯片架构、存储器速度、工艺、主频等进行了分析和总结。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:229376
    • 提供者:weixin_38502929
  1. 体域网基带验证平台设计与实现

  2. 测试验证是SoC设计过程中的重要步骤,针对穿戴式体域网基带SoC在验证中的测试向量复杂、射频可靠性要求高、结果多样化等挑战,设计并实现了体域网基带测试验证平台。在硬件设计上,采用高集成度FPGA(Altera-Cyclone III)、射频芯片(MAX2837)和混合信号前端芯片(MAX19712),提高了系统的可靠性;在软件上,设计了体域网数据流状态机,对体域网基带自动加载多种速率的数据流,验证其对多种健康信息的服务质量(QoS)。该验证平台已经针对自主开发的IEEE802.15.6基带进行了
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:389120
    • 提供者:weixin_38656462
  1. SOC芯片的设计与测试

  2. 摘要:SOC已经成为集成电路设计的主流。SOC测试变得越来越复杂,在设计时必须考虑DFT和DFM。本文以一SOC单芯片系统为例,在其设计、测试和可制造性等方面进行研究,并详细介绍了SOC测试解决方案及设计考虑。 引言   以往的系统设计是将CPU,DSP,PLL,ADC,DAC或Memory等电路设计成IC后,再加以组合变成完整的系统,但现今的设计方式是将上述的电路直接设计在同一个IC上,或购买不同厂商的IP(intellectual property),直接加以整合,此方式称为单晶片片上
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:105472
    • 提供者:weixin_38727694
  1. 电子测量中的基于LEON开源软核的SoC平台构建与测试

  2. 引言伴随着导航系统功能日益多样化、软件算法愈加复杂和集成度要求更高的趋势,在大规模可编程器件上设计、验证和测试导航SoC芯片成为解决方案之一。导航系统SoC芯片设计的要求主要有:①安全性。芯片的所有功能模块运行正常,运行机制透明,可靠性强。②可配置性。根据应用要求对硬件进行裁减和配置,达到最佳的功能、功耗和面积比。③高运算能力。具备在特定时间内完成复杂算法的运算能力。SoC芯片的核心是实现运算和控制功能的微处理器。LEON是一款基于SPARC V8架构的开源微处理器IP软核,在VHDL源代码基础
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:226304
    • 提供者:weixin_38667920
  1. 基于IP核的芯片级测试结构研究

  2. 内容摘要 分析了芯片级测试的特点以及与传统板级测试区别,对SOC测试结构的核心部分测试访问机制(TAM)和Wrapper进行了详细的论述,分析了系统级芯片的测试结构及其优化。    1 引言 片上系统已经发展成为当今的一种主流技术。为了有效地利用设计资源,加快上市时间,这种基于核的设计将IC设计界分成核供应商与系统集成商,系统集成商通过购买不同厂商的IP,直接加以整合复用来降低设计与制造成本。但这种设计给测试带来了新的特点与挑战:①由于各个IP核的测试开发是由不同的IP厂商提供的,
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:89088
    • 提供者:weixin_38636577
  1. SOC芯片设计与测试

  2. SOC已经成为集成电路设计的主流。SOC测试变得越来越复杂,在设计时必须考虑DFT和DFM。        本文以一SOC单芯片系统为例,在其设计、测试和可制造性等方面进行研究,并详细介绍了SOC测试解决方案及设计考虑。                引言         以往的系统设计是将CPU,DSP,PLL,ADC,DAC或Memory等电路设计成IC后,再加以组合变成完整的系统,但现今的设计方式是将上述的电路直接设计在同一个IC上,或购买不同厂商的IP(intellectual
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:182272
    • 提供者:weixin_38592847
  1. 通信与网络中的基于OpenVera构建以太网MAC芯片验证平台

  2. 引言    当芯片的设计规模越来越大,朝向SoC发展时,RTL级功能仿真时间还可以忍受,但门级仿真己经成为不可能继续广泛使用的技术了。对设计进行完备性验证要求有足够的测试向量,随着设计规模的增大,需要的仿真向量也急剧增加。近十年来,芯片的设计规模增大了100倍,仿真向量增加了近10000倍。二者的共同作用使门级仿真所需的时间飞速增长。要找到如此庞大的能够保证验证完备性的仿真向量集也变得不太可能。    另一方面,芯片设计又面临着上市时间的巨大压力,验证的不足直接导致芯片不能通过测试,由此可能造成
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:101376
    • 提供者:weixin_38674616
  1. 验证:一种通过WebSocket与HDL仿真通信的协议-源码

  2. 验证 通过WebSocket与HDL模拟通信的协议 背景 所有芯片设计不可避免地都有某种输入和输出到被测设备之外的世界。 可以以不同的方式为不同的目的对该I / O进行建模。 对于回归测试,这通常采取预定义刺激的形式发送到设备中,并监视输出以确保设备完成了预期的工作。 但是,在其他情况下,则需要与仿真设计进行交互通信。 例如,这可以是运行用户程序的SoC的仿真,其中用户希望通过仿真的UART连接发送命令,并通过观察设备输出的变化来查看程序的行为是否符合预期。 这对模拟设计增加了更多要求,尤其是在
  3. 所属分类:其它

    • 发布日期:2021-02-28
    • 文件大小:2048
    • 提供者:weixin_42178688
  1. SOC芯片设计与测试

  2. 摘要:SOC已经成为集成电路设计的主流。SOC测试变得越来越复杂,在设计时必须考虑DFT和DFM。本文以一SOC单芯片系统为例,在其设计、测试和可制造性等方面进行研究,并详细介绍了SOC测试解决方案及设计考虑。关键词:单芯片系统;面向测试设计;面向制造设计;位失效图;自动测试设备   引言   以往的系统设计是将CPU,DSP,PLL,ADC,DAC或Memory等电路设计成IC后,再加以组合变成完整的系统,但现今的设计方式是将上述的电路直接设计在同一个IC上,或购买不同厂商的IP(intell
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:217088
    • 提供者:weixin_38595606
  1.  用于齿轮检测的集成式测量头电路设计

  2. 为了降低测量头噪音,提高测量精度,增强其使用灵活性,进行了扫描式电感测量头的集成化研究。采用了传感器与信号处理电路均集成在测量头中,并使其具备显示功能与标准串行通讯接口的设计方案,讨论了相关电路的设计与开发。信号调理电路使用了差动电感信号调理单芯片解决方案AD698,而后续处理电路则基于内部集成有高速、高精度A/D转换器以及其他功能模块的SOC型单片机C8051F060 进行构建。对所开发电路进行了测试和实验,实验结果达到了预期要求。
  3. 所属分类:其它

    • 发布日期:2021-01-29
    • 文件大小:923648
    • 提供者:weixin_38703823
  1. 电力通信片上系统并行模拟测试结构研究

  2. 电力通信系统中广泛应用了数模混合片上系统SoC芯片。数模混合SoC高昂的测试成本成为制约其进一步应用的瓶颈。本文基于片上虚数字化的思想,提出了并行模拟结构设计,用数字ATE设备和测试访问机制完成对各个模拟芯核的并行测试。在此基础上,本文提出了两种与模拟测试外壳组(WCS)相适应的测试访问机制(TAM),并对两种TAM的构建方法和适用性进行了分析。本文对SHATI设计进行了版图级实现,验证了其对不同频率测试激励的适应性,实验证明,试用SHATI设计对于测试结构面积开销的优化在90%以上。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:1048576
    • 提供者:weixin_38637272
  1. 基于SoC芯片的1553B总线仿真平台设计与实现

  2. 为满足机载总线网络课程实践教学的需求,使学员有效掌握1553B总线通信原理和通信控制机制,基于1553B专用SoC协议芯片设计了1553B总线仿真平台。该仿真平台基于HKS1553 BCRT芯片,结合FLASH存储电路、GPIO扩展接口、串行接口电路和外部中断输入电路等,可进行1553B总线通信过程演示、1553B总线组件及终端测试和1553B总线多终端综合通信实验。实际教学使用表明,该仿真平台功能完备,较好地支撑了1553B总线各项通信实验,同时为学员开展毕业设计和工程实践提供了设备基础。
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:2097152
    • 提供者:weixin_38629206
« 12 3 »