您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SOPC基于MATLAB与DSP Builder设计技术.pdf

  2. 杭州康芯电子有限公司 SOPC基于MATLAB与DSP Builder设计技术实验使用说明 一、部分IP核使用介绍 1、数控振荡器NCO IP核 2、数字滤波器FIR IP核 3、FFT IP核 4、CSC IP核 5、嵌入式锁相环PLL IP核 6、PCI IP核 7、嵌入式逻辑分析仪SignalTapII核 二、IP核应用示例 正交幅度调制信号发生器 FIR核与NCO核应用 三、利用MATLAB和DSP Builder进行自定制设计实验 1.扫频硬件模块仿真设计 2.直接数字综合器DDS设
  3. 所属分类:硬件开发

    • 发布日期:2009-09-09
    • 文件大小:3145728
    • 提供者:lzx20088
  1. SOPC培训班PPT.ppt

  2. SOPC 培训 嵌入式SOPC技术 一、FPGA的仿真和SignalTapII实验。 二、SOPC的基础实验。 三、SOPC的自定义外设设计。 四、SOPC的软硬件结合设计。 五、NiosII定时器中断实验 六、基于SOPC的uC/OSII 嵌入式操作系统实验。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-20
    • 文件大小:609280
    • 提供者:zwf252
  1. FPGA和SOPC平台硬件讲解

  2. 一、FPGA的仿真和SignalTapII实验。 二、SOPC的基础实验。 三、SOPC的自定义外设设计。 四、SOPC的软硬件结合设计。 五、NiosII定时器中断实验 六、基于SOPC的uC/OSII 嵌入式操作系统实验。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-20
    • 文件大小:1048576
    • 提供者:zwf252
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. 如何使用SignalTapII调试FPGA中AD采样控制逻辑

  2. 使用SignalTapII调试FPGA中AD采样控制逻辑 精简易懂
  3. 所属分类:专业指导

    • 发布日期:2011-04-28
    • 文件大小:655360
    • 提供者:ylpj2011
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. ADS1271 VHDL

  2. ADS1271的VHDL代码,可以使用SignalTapII在电脑上观察波形。 已经通过实际测试。
  3. 所属分类:嵌入式

    • 发布日期:2013-07-23
    • 文件大小:2048
    • 提供者:u011487670
  1. Altera SignalTap II逻辑分析仪.zip

  2. SignalTap II.ppt SignalTap Ⅱ嵌入式逻辑分析仪的使用.doc SignalTap_在Nios_系统调试中的应用.kdh sopc_Builder系统signaltap范例.zip 使用SignalTap II逻辑分析仪调试FPGA.doc
  3. 所属分类:硬件开发

    • 发布日期:2013-07-27
    • 文件大小:2097152
    • 提供者:originator
  1. SignalTapII教程

  2. 调试FPGA是一个比较艰巨的任务,设计越是复杂,则在验证设计上所花的时间和金钱就越多。与硬件逻辑分析仪相比,SignalTapII具有成本低廉,使用方便,灵活性大等特点。
  3. 所属分类:硬件开发

    • 发布日期:2014-04-11
    • 文件大小:2097152
    • 提供者:u014662439
  1. altera_fifo问题集锦和signaltapII故障分析问题集锦 by 赤松子耶

  2. altera_fifo问题集锦和signaltapII故障分析问题集锦
  3. 所属分类:硬件开发

    • 发布日期:2014-10-09
    • 文件大小:1048576
    • 提供者:zbtc2007
  1. ADS828verilog驱动程序

  2. ADS828FPGAverilog驱动程序,可以用signaltapII直接采波形
  3. 所属分类:其它

    • 发布日期:2018-07-15
    • 文件大小:6291456
    • 提供者:qq_35987300
  1. SignalTapII的应用解析

  2. 详细介绍了Quartus中SignalTapII的使用和时序约束详解。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-17
    • 文件大小:8388608
    • 提供者:qaz2622736
  1. FPGA DDS波形发生器的原理与设计.pdf

  2. 本文介绍了基于FPGA技术的DDS波形发生器的原理与设计,并利用SignalTapII嵌入式逻辑分析仪对正弦波、三角波、方波、锯齿波进行仿
  3. 所属分类:其它

    • 发布日期:2019-09-05
    • 文件大小:421888
    • 提供者:weixin_38744207
  1. SignalTap II逻辑分析仪的使用

  2. SignalTap II逻辑分析仪的使用~
  3. 所属分类:电子商务

    • 发布日期:2019-03-02
    • 文件大小:917504
    • 提供者:qq_40436870
  1. AD9883A基于FPGA的I2C初始化模块设计

  2. 述I2C总线的原理;介绍几种I2C接口芯片的初始化方法;以AD9883A的初始化为例,重点说明基于FPGA的I2C配置模块,在QuartusII 软件中进行了I2C 总线主从模式下的仿真,并用其内嵌逻辑软分析仪SignalTapII 完成了硬件调试。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:86016
    • 提供者:weixin_38696590
  1. 基于DDS技术的波形发生器设计与仿真

  2. 本文介绍了DDS的基本原理,同时针对DDS波形发生器的FPGA实现进行了简要介绍,利用SignalTapII嵌入式逻辑分析仪对正弦波、三角波、方波、锯齿波进行仿真验证。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:198656
    • 提供者:weixin_38695293
  1. 利用SignalTap II逻辑分析仪调试FPGA

  2. 随着FPGA容量的增大,FPGA的设计日益复杂,设计调试成为一个很繁重的任务。为了使得设计尽快投入市场,设计人员需要一种简易有效的测试工具,以尽可能的缩短测试时间。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:290816
    • 提供者:weixin_38624519
  1. EDA/PLD中的SignalTapII ELA的FPGA在线调试技术

  2. 在设计基于FPGA的电子系统时,一般需要用示波器、逻辑分析仪等外部测试设备进行输入输出信号的测试,借助测试探头把信号送到测试设备上进行观察分析。当然,前提是需要保留足够多的引脚,以便能选择信号来驱动I/O进行测试。但是外部的测试设备在测试FPGA系统时,常会遇到这样的情况:FPGA的I/O引脚数量不够丰富,PCB布线和封装丁艺复杂导致I/O引脚引出困难,外部测试探头有影响FPGA信号时序和完整性的可能。   如果能在FPGA内部嵌入具有外部测试设备功能的逻辑测试模块,那么以上问题就可以一一解决
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:184320
    • 提供者:weixin_38567956
  1. SignalTapII ELA的FPGA在线调试技术

  2. 在设计基于FPGA的电子系统时,一般需要用示波器、逻辑分析仪等外部测试设备进行输入输出信号的测试,借助测试探头把信号送到测试设备上进行观察分析。当然,前提是需要保留足够多的引脚,以便能选择信号来驱动I/O进行测试。但是外部的测试设备在测试FPGA系统时,常会遇到这样的情况:FPGA的I/O引脚数量不够丰富,PCB布线和封装丁艺复杂导致I/O引脚引出困难,外部测试探头有影响FPGA信号时序和完整性的可能。   如果能在FPGA内部嵌入具有外部测试设备功能的逻辑测试模块,那么以上问题就可以一一解决
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:232448
    • 提供者:weixin_38673812
« 12 »