您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. vhdl教程 挺好的资源

  2. vhdl学习资料,大家喜欢就看看吧VHDL培训教程 第一讲、VHDL简介及其结构 第二讲、VHDL中的对象、操作符、数据类型 第三讲、VHDL中的控制语句及模块 第四讲、状态机的设计VHDL培训教程 欢迎参加VHDL培训 浙江大学电子信息技术研究所 电子设计自动化(EDA)培训中心 编写:王勇 TEL:7951949或7951712 EMAIL:wangy@isee.zju.edu.cn第一讲、VHDL简介及其结构 • 通过本课的学习您可以了解以下几点 1、VHDL 的基本概念 2、VHDL的
  3. 所属分类:C

    • 发布日期:2008-10-27
    • 文件大小:490496
    • 提供者:ylw51100
  1. EDA/PLD中的Verilog HDL 主要功能list

  2. y 基本逻辑门,例如and 、or 和nand 等都内置在语言中。y 开关级基本结构模型,例如pmos 和nmos 等也被内置在语言中。y 可采用三种不同方式或混合方式对设计建模。这些方式包括:行为描述方式—使用过程化 结构建模;数据流方式—使用连续赋值语句方式建模;结构化方式—使用门和模块实例语句描述建模。y Verilog HDL 中有两类数据类型:线网数据类型和寄存器数据类型。线网类型表示构件间的物理连线,而寄存器类型表示抽象的数据存储元件。y 能够描述层次设计,可使用模块实例结构描述任何
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:47104
    • 提供者:weixin_38744778
  1. 通信与网络中的Verilog HDL 中三种建模方式

  2. 3.3 三种建模方式在HDL的建模中,主要有结构化描述方式、数据流描述方式和行为描述方式,下面分别举例说明三者之间的区别。 3.3.1 结构化描述方式结构化的建模方式就是通过对电路结构的描述来建模,即通过对器件的调用(HDL概念称为例化),并使用线网来连接各器件的描述方式。这里的器件包括Verilog HDL 的内置门如与门and ,异或门xor等,也可以是用户的一个设计。结构化的描述方式反映了一个设计的层次结构。例[1]:一位全加器 图4 一位全加器的结构图 代码: module FA_str
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:66560
    • 提供者:weixin_38645335
  1. Verilog HDL主要能力

  2. 下面列出的是Verilog硬件描述语言的主要能力:* 基本逻辑门,例如and、or和nand等都内置在语言中。* 用户定义原语(UDP)创建的灵活性。用户定义的原语既可以是组合逻辑原语,也可以是时序逻辑原语。* 开关级基本结构模型,例如pmos 和nmos等也被内置在语言中。* 提供显式语言结构指定设计中的端口到端口的时延及路径时延和设计的时序检查。* 可采用三种不同方式或混合方式对设计建模。这些方式包括:行为描述方式—使用过程化结构建模;数据流方式—使用连续赋值语句方式建模;结构化方式—使用门
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:53248
    • 提供者:weixin_38571104
  1. VerilogHDL三种描述方式

  2. 在组合逻辑电路中,数据不会存储,因此输入信号经过电路变为输出信号类似于数据流动。可以通过连续赋值语句这种特性进行建模,这种建模方式通常被称为数据流建模。连续赋值语句只能用来对连线型变量进行驱动,它可以采取显式连续赋值语句和隐式连续赋值语句两种赋值方式。1.显式连续赋值语句由两条语句构成:格式:;//对连线型变量进行类型说明assign#=赋值语句;//对这个连线型变量进行连续赋值的赋值语句2.隐式连续赋值语句格式:#=赋值语句;注意:a.连续型变量类型默认为wire;b.位宽默认1
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:338944
    • 提供者:weixin_38655990
  1. VerilogHDL三种描述方式

  2. 在组合逻辑电路中,数据不会存储,因此输入信号经过电路变为输出信号类似于数据流动。可以通过连续赋值语句这种特性进行建模,这种建模方式通常被称为数据流建模。连续赋值语句只能用来对连线型变量进行驱动,它可以采取显式连续赋值语句和隐式连续赋值语句两种赋值方式。1.显式连续赋值语句 由两条语句构成:格式: ;//对连线型变量进行类型说明assign#=赋值语句;//对
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:330752
    • 提供者:weixin_38714761
  1. (Verilog HDL数字系统设计)第7章门电路设计与实现

  2. 7.1基?本?门?电?路基本门电路包括与门或门非门表7.1是二输入与门或门和非门的真值表采用VerilogHDL实现数字电路时可以采用结构化数据流和行为描述三种方式代码7.1中的basic_gate1
  3. 所属分类:其它

    • 发布日期:2021-01-21
    • 文件大小:2097152
    • 提供者:weixin_38621082