您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 8086存储器时序图

  2. 微机 8086 时序图。,在8086系统中,CPU是怎样提供相应的时序来完成存储器读操作和写操作的
  3. 所属分类:专业指导

    • 发布日期:2009-06-11
    • 文件大小:44032
    • 提供者:njnjerry
  1. CPU系统 计算机原理

  2. 计算机原理 CPU系统 开发平台:QuartusⅡ功能:1:计算机整机系统模型机总体结构的设计 2:设计出模型机的数据通路、控制信号(微命令) 3:完成该机的指令系统的设计 4:拟定各条机器指令的指令流程及相应微操作命令 5:在相应时序系统的配合下,组成能够产生使机器自动运行的控制信号(微操作命令)的控制部件 6:设计出的模型机在机器加电、产生频率稳定的主振信号后,能够自动地、连续地执行存储在主存(RAM)中的程序 7:查验程序运行时所保存的每条指令的运行结果波形图文件中的内容,验证机器设计的
  3. 所属分类:专业指导

    • 发布日期:2010-05-10
    • 文件大小:1037312
    • 提供者:Betty_yue
  1. SPI总线协议及SPI时序图详解【转】

  2. SPI总线是Motorola公司推出的三线同步接口,同步串行3线方式进行通信:一条时钟线SCK,一条数据输入线MOSI,一条数据输出线MISO;用于 CPU与各种外围器件进行全双工、同步串行通讯。SPI主要特点有:可以同时发出和接收串行数据;可以当作主机或从机工作;提供频率可编程时钟;发送结束中断标志;写冲突保护;总线竞争保护等。
  3. 所属分类:专业指导

    • 发布日期:2010-05-15
    • 文件大小:276480
    • 提供者:qyanwu
  1. API串行外设接口协议

  2. SPI接口简介    SPI(Serial Peripheral Interface--串行外设接口)总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。外围设置FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCK)、主机输入/从机输出数据线MISO、主机输出/从机输入数据线MOSI和低电平有效的从机选择线SS(有的SPI接口芯片带有中
  3. 所属分类:C

    • 发布日期:2010-06-14
    • 文件大小:40960
    • 提供者:taotao1969
  1. 温子祺_划时代-51单片机C语言全新教程

  2. 划时代-51单片机C语言全新教程(480多页) 目录 前 言 8 绪 论 10 第一章 8051简介 14 1.1 8051系列单片机的特点 14 1.2 8051系列单片机内部结构 15 1.2.1 微处理器 16 1.2.2 振荡器与CPU时序 18 1.2.3 存储器 18 1.2.4 并行接口 21 1.3 8051系列单片机内部资源 21 第二章 STC89C52RC 处理器 23 2.1 主要特性 23 2.2 型号 23 2.3 结构框图 24 2.4 管脚 26 2.5 特殊功
  3. 所属分类:C

    • 发布日期:2010-07-01
    • 文件大小:6291456
    • 提供者:k125008301
  1. cpu模型机课程设计.zip

  2. 台模型计算机的设计 一、教学目的、任务与实验设备 1. 教学目的 (1)融会贯通本课程各章节的内容,通过知识的综合运用,加深对计算机系统各模块的工作原理及相互联系的认识,加深计算机工作中“时间—空间”概念的理解,从而清晰地建立计算机的整机概念。 (2)学习设计和调试计算机的基本步骤和方法,提高使用软件仿真工具和集成电路的基本技能。 (3)培养科学研究的独立工作能力,取得工程设计与组装调试的实践和经验。 2.设计与调试任务 (1)按给定的数据格式和指令系统,在所提供的器件范围内,设计一台微程序控
  3. 所属分类:嵌入式

    • 发布日期:2010-12-07
    • 文件大小:1048576
    • 提供者:for_you
  1. 划时代-51单片机C语言全新教程

  2. 划时代-51单片机C语言全新教程(480多页) 目录 前 言 8 绪 论 10 第一章 8051简介 14 1.1 8051系列单片机的特点 14 1.2 8051系列单片机内部结构 15 1.2.1 微处理器 16 1.2.2 振荡器与CPU时序 18 1.2.3 存储器 18 1.2.4 并行接口 21 1.3 8051系列单片机内部资源 21 第二章 STC89C52RC 处理器 23 2.1 主要特性 23 2.2 型号 23 2.3 结构框图 24 2.4 管脚 26 2.5 特殊功
  3. 所属分类:C

    • 发布日期:2011-03-02
    • 文件大小:6291456
    • 提供者:ahgywxx
  1. dwr结合amcharts做的一个动态时序图示例

  2. 一个利用amcharts 和DWR技术做的一个动态时序图。里面有详尽的注释。我原本用这个做了一个类似于Windows任务管理器里面的CPU使用记录的图形展示。但这个只是示例,所以没有去真正采集CPU数据。建议有需求的人去下载。
  3. 所属分类:Web开发

    • 发布日期:2011-03-11
    • 文件大小:428032
    • 提供者:zcwsinosoft
  1. 代码优化:有效使用内存.part3

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:4194304
    • 提供者:eureky
  1. 代码优化:有效使用内存.part1

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14680064
    • 提供者:eureky
  1. 代码优化:有效使用内存.part2

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14680064
    • 提供者:eureky
  1. 单片机基本知识学习,有内部结构和功能的介绍等很不错

  2. 简要精炼的介绍了单片机的内部结构和主要功能,引脚结构功能的说明等
  3. 所属分类:专业指导

    • 发布日期:2011-05-08
    • 文件大小:1048576
    • 提供者:aszlongfeixiang
  1. 划时代-51单片机C语言全新教程

  2. 前言..................................................................................................................................................... 8 绪论.............................................................................................
  3. 所属分类:C/C++

    • 发布日期:2011-05-10
    • 文件大小:6291456
    • 提供者:tzw407503929
  1. 51单片机与12232液晶接口时序代码

  2. SED1520资料、12232液晶原理图(PROTEL格式)、接口时序代码 功能:12232液晶驱动(驱动芯片SED1520及其兼容芯片) CPU: STC12C5A32S2 IDE: KEIL uVission2 V2.4a 本程序说明 本程序已经调试通过并已开始使用,确保时序无误。 如果不能调试通过,请确保硬件电路正确。
  3. 所属分类:嵌入式

    • 发布日期:2011-06-09
    • 文件大小:109568
    • 提供者:loceanus
  1. 计算机组织与体系结构性能设计(第6版)

  2. 计算机组织与体系结构性能设计(第6版) 第1章 导论   1.1 计算机组织与体系结构   1.2 结构和功能   1.3 为什么要研究计算机组织与体系结构   1.4 本书概要   1.5 网络资源   第2章 计算机的演变和性能   2.1 计算机简史   2.2 性能设计   2.3 Pentium和PowerPC的演变   2.4 参考文献和Web站点   2.5 关键词、复习题和习题   第二部分 计算机系统   第3章 计算机功能和互连的总视图   3.1 计算机的组成   3.2
  3. 所属分类:3G/移动开发

    • 发布日期:2012-10-27
    • 文件大小:286720
    • 提供者:user0837
  1. 代码优化:有效使用内存英文版(chm版)

  2. 现在网上流行较多的是中文版,pdf的,不过很不清晰, 所以好不容易找了个英文版的,原汁原味. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码,即有关所谓程序剖分技术,以及典型剖分工具的实用知识。第2、3章分别全面介绍RAM子系统与高速缓存子系统的代码优化知识。第4章主要介绍机器代码优化技术。各章在讨论基本原理的同时,详细给出了典型的代码实例,并对优化性能进行了定量的分析。   该书特别适合于作为应用程序员及系统程序员的学习与开发
  3. 所属分类:硬件开发

    • 发布日期:2008-09-21
    • 文件大小:10485760
    • 提供者:likefermat
  1. 计算机组成总线特性实验

  2. 总线特性1.机械特性   机械特性是指总线在机械方式上的一些性能,如插头与插座使用的标准,它们的几何尺寸、形状、引脚的个数以及排列的顺序,接头处的可靠接触等等。   2.电气特性   电气特性是指总线的每一根传输线上信号的传递方向和有效的电平范围。通常规定由CPU发出的信号叫输出信号,送入CPU的信号叫输入信号。总线的电平定义与TTL相符。如RS-232C(串行总线接口标准),其电气特性规定低电平表示逻辑“1”,并要求电平低于-3V;用高电平表示逻辑“0”,还要求高电平需高于+3V,额定信号电
  3. 所属分类:C

    • 发布日期:2008-12-04
    • 文件大小:269312
    • 提供者:jkmshen
  1. Proteus仿真—40个单片机初学程序.

  2. 1. 闪烁灯 1.  实验任务 如图4.1.1所示:在P1.0端口上接一个发光二极管L1,使L1在不停地一亮一灭,一亮一灭的时间间隔为0.2秒。 2.  电路原理图 图4.1.1 3.  系统板上硬件连线 把“单片机系统”区域中的P1.0端口用导线连接到“八路发光二极管指示模块”区域中的L1端口上。 4.  程序设计内容 (1). 延时程序的设计方法 作为单片机的指令的执行的时间是很短,数量大微秒级,因此,我们要求的闪烁时间间隔为0.2秒,相对于微秒来说,相差太大,所以我们在执行某一指令时,插
  3. 所属分类:硬件开发

    • 发布日期:2009-04-13
    • 文件大小:5242880
    • 提供者:q123456qpf
  1. 显示/光电技术中的LCD读写时序

  2. 点阵LCD控制的主要作用是为液晶显示器提供时序信号和显示数据,以及ARM与液晶显示系统之间的接口。这里根据需求选择的ARM内置控制驱动器对应的图形液晶显示模块,LCD液晶显示芯片型号为HY12864。   HY12864读、写数据指令每执行完一次读、写操作,列地址就自动增1。必须注意的是,进行读操作之前,必须有一次空读操作,紧接着再读才会读出所要读的单元中的数据。其写数据、读数据时的状态位如表所示。   表 读写数据状态位   HY12864的列驱动HD61202写时序如图1所示,首先
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:108544
    • 提供者:weixin_38707240
  1. 使用Verilog设计一个冯诺依曼结构的CPU

  2. 使用Verilog设计一个冯诺依曼结构的CPU,实现以下4条指令: (1)addi: (rd) <- (rs) + imm (2)lw: (rd) <- memory((rs) + imm) (3)sw: memory((rd) + imm) <- (rs) (4)add: (rd) <- (rd) +(rs) CPU包含以下模块: (1)存储器Memory (2)时序信号产生模块CLOCK (3)取指令模块IFU (4)通用寄存器GR (5)ALU (6)控制器c
  3. 所属分类:硬件开发

    • 发布日期:2021-03-14
    • 文件大小:4194304
    • 提供者:weixin_45161294
« 12 3 4 »