点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - fpga的dsp设计方法
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
Xlinx ISE 9.X FPGA_CPLD设计指南
Xilinx ISE 9.x FPGA/CPLD设计指南 目录 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virtex-5 LX/LXT平台简介 12 1.2.3 Virtex-5核心技术 15
所属分类:
硬件开发
发布日期:2009-11-27
文件大小:45088768
提供者:
jiemizhe000
Xlinx ISE 9.X FPGA_CPLD设计指南
Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第1页到76页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virtex-
所属分类:
硬件开发
发布日期:2009-11-27
文件大小:18874368
提供者:
jiemizhe000
Xlinx ISE 9.X FPGA_CPLD设计指南
Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第77页到140页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virte
所属分类:
硬件开发
发布日期:2009-11-27
文件大小:19922944
提供者:
jiemizhe000
基于DSP+FPGA的高清图像跟踪系统研制.pdf
目标识别与跟踪技术是目前图像处理研究的重点方向,在军事和民用领域中 具有广泛的应用价值,如精确制导武器、导弹飞机预警等军事领域,如交通管理、 刑事侦查等民用领域。其中,如何在复杂的背景中,提取、识别与跟踪特定目标 更是急需解决的问题。本文介绍了国内外图像跟踪系统的研究现状与发展趋势、 图像跟踪系统的基本组成与工作原理、详细功能和性能要求,设计了基于 DSP+FPGA的图像跟踪系统并进行了实验验证,主要工作包括: 1)本文设计的图像跟踪系统主要由图像跟踪电路、通讯控制电路和视频接口
所属分类:
硬件开发
发布日期:2020-01-27
文件大小:7340032
提供者:
drjiachen
DSP和FPGA的双核并行通信方法设计与应用
为解决雷达信号处理系统双核通信问题,设计了两种DSP和FPGA之间的并行通信方法,分别通过DSP的外部接口XINTF访问FPGA内部FIFO和双口RAM,利用DSP的读写使能信号作为FIFO和RAM的读写时钟信号。通过对两种并行通信方法进行对比分析,指出雷达信号处理系统中双核通信应该采用DSP和FPGA内部FIFO的方法。
所属分类:
其它
发布日期:2020-07-23
文件大小:93184
提供者:
weixin_38675506
基于DSP+FPGA的多相变频控制器设计
本文提出了一种基于DSP和FPGA的多相PWM信号实现方法,并设计实现了多相变频控制器。
所属分类:
其它
发布日期:2020-07-30
文件大小:193536
提供者:
weixin_38651445
基于FPGA和DSP技术的飞机总线通讯软件设计方案
本文介绍了一种基于FPGA和DSP对某型飞机总线系统通讯软件设计与实现的方法。在实际的运用中,较好的实现了总线系统通讯功能,对1553B总线研究具有一定的使用和参考价值。
所属分类:
其它
发布日期:2020-08-10
文件大小:256000
提供者:
weixin_38674124
基于DSP和FPGA的高精度数据采集卡设计
传统设计方法是应用MCU或DSP通过软件控制数据采集的A/D转换,这样必将频繁中断系统的运行,数据采集的速度也将受到限制。本文采用DSP+FPGA的方案,由硬件控制A/D转换和数据存储,最大限度地提高系统的信号采集和处理能力。
所属分类:
其它
发布日期:2020-08-09
文件大小:122880
提供者:
weixin_38569515
基于FPGA的DSP设计方法
当第一种实现DSP的FPGA出现时,DSP设计者开始利用这种器件来支援处理器的能力。本文介绍的这种方法中,FPGA通过加速DSP算法的关键部分(这对性能至关重要),可以补充处理器的不足。
所属分类:
其它
发布日期:2020-08-09
文件大小:149504
提供者:
weixin_38547887
DSP中的基于DSP和LBT的遥感图像数据压缩系统设计方法
目前的卫星遥感图像压缩系统硬件方案大多基于高性能可编程逻辑器件FPGA[2-4]。但这种方案整系统成本居高不下,且FPGA存在单粒子翻转效应。因此,笔者提出一种多DSP+FPGA的硬件设计结构,使用DSP取代FPGA完成核心算法,而仅用一个FPGA进行管理和控制。该硬件设计成本较低。 数据压缩系统是卫星数传分系统的前端模块,接收并压缩星载CCD相机的图像数据。压缩后的码流通过固存设备传输给卫星发射机进行发射,进入数传信道。某卫星星载多个线阵CCD相机,相机时钟频率为50MHz,帧周期为0.7
所属分类:
其它
发布日期:2020-10-23
文件大小:194560
提供者:
weixin_38663973
基于FPGA的DSP设计方法
当第一种实现DSP的FPGA出现时,DSP设计者开始利用这种器件来支援处理器的能力。在这种方法中,FPGA通过加速DSP算法的关键部分(这对性能至关重要),可以补充处理器的不足。
所属分类:
其它
发布日期:2020-10-19
文件大小:148480
提供者:
weixin_38632146
基于SPI总线的DSP与音频编解码芯片的接口设计
语音信号处理系统中,DSP与音频编解码芯片存在数据格式与速度不匹配的问题,使接口成为设计的关键。针对该问题提出了一种基于SPI总线的DSP与音频编解码芯片的接口设计方法,介绍了接口的关键组成部分。此方法在FPGA上进行了实现,已应用于SuperV DSP处理器的音频处理系统中。
所属分类:
其它
发布日期:2020-10-17
文件大小:384000
提供者:
weixin_38638596
FPGA的DSP性能分析
FPGA在高性能数字信号处理领域越来越受关注,如无线基站。在这些应用中,FPGAs通常被用来和DSP处理器并行工作。有更多的选择当然是好的,但这也意味着系统设计师需要一个确切的FPGAs及高端DSP信号处理器性能参数图。不幸的是,常用的参数图在这种情况下都是不可靠的。例如,由于数字信号处理应用程序主要依赖于乘法累加器(MAC)操作,DSP处理器供应商和FPGA供应商通常将MACs每秒最高运转速度作为数字信号处理器性能好坏最简单的评判方式。但仅仅通过MAC吞吐量来预测数字信号处理性能是有失公平的,
所属分类:
其它
发布日期:2020-10-25
文件大小:109568
提供者:
weixin_38587924
基于多DSP+FPGA的卫星遥感图像压缩系统设计
目前的卫星遥感图像压缩系统硬件方案大多基于高性能可编程逻辑器件FPGA[2-4]。但这种方案整系统成本居高不下,且FPGA存在单粒子翻转效应。因此,笔者提出一种多DSP+FPGA的硬件设计结构,使用DSP取代FPGA完成核心算法,而仅用一个FPGA进行管理和控制。该硬件设计成本较低。1基于双正交叠式变换的低复杂度图像压缩方法1.1双正交重叠变换的快速整数实现在有损压缩中,通常先对图像矩阵进行正交/双正交变换,使能量分布集中,表示更为稀疏。离散余弦变换(DCT)由于具有良好的去相关效果,并且存在相
所属分类:
其它
发布日期:2020-10-25
文件大小:161792
提供者:
weixin_38727453
模拟技术中的数字下变频的一种新型设计方法
摘要: 阐述了雷达中频正交采样的原理, 研究了使用 System Generator实现数字下变频的一种自顶向下的新型设计方法。在 Simulink中进行了功能仿真验证, 生成了 HDL代码, 并在 X ili nx FPGA中进行了 RTL的时序仿真分析。 数字下变频的硬件设计主要采用专用 DSP芯片或 FPGA 实现。与基于软件处理的 DSP 芯片相比,FPGA的集成度高、逻辑实现能力强、设计灵活性更好。数字下变频采用 FPGA实现逐渐成为一种趋势。 但是, 由于 VHDL、Ve
所属分类:
其它
发布日期:2020-11-04
文件大小:428032
提供者:
weixin_38723699
单片机与DSP中的音频信号采集与AGC算法的DSP设计方案
过去,对大音频信号采用限幅方式,即对大信号进行限幅输出,小信号不予处理。这样,仍然存在音频信号过小时,用户自行调节音量,也会影响用户的收听效果。随着电子技术,计算机技术和通信技术的迅猛发展,数字信号处理技术已广泛地深入到人们生活等各个领域。其中语音处理是数字信号处理最活跃的研究方向之一,在IP电话和多媒体通信中得到广泛应用。 语音处理可采用通用数字信号处理器DSP和现场可编程门阵列(FPGA) 实现,其中DSP实现方法具有实现简便、程序可移植行强、处理速度快等优点,特别是TI公司TMS32
所属分类:
其它
发布日期:2020-11-06
文件大小:147456
提供者:
weixin_38550834
EDA/PLD中的低电压PLD/FPGA的供电设计
由于半导体制造工艺的原因,低电压器件的成本比传统5V器件更低,性能更优,加上多数器件的I/O脚可以兼容5v/3.3v TTL电平,可以直接使用在原有系统中,所以各大半导体公司都将3.3v,2.5v等低电压集成电路作为推广重点,如高端的DSP,PLD/FPGA产品已广泛采用3.3v,2.5v甚至1.8v,1.5v供电。 面对低电压芯片的广泛使用,我们不得不重新改造我们的电源系统。 世界大规模集成电路供电发展趋势 那么如何得到3.3v,2.5v等低电压呢? 通常我们可以采用三种方法: 1. 采
所属分类:
其它
发布日期:2020-12-09
文件大小:58368
提供者:
weixin_38631049
fpga的dsp设计方法
在这里,整理发布了fpga的dsp设计方法,只为方便大家用于学习、参考,喜欢fpga的dsp设计方法的...该文档为fpga的dsp设计方法,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
所属分类:
其它
发布日期:2020-12-13
文件大小:7168
提供者:
weixin_38746918
DSP与FPGA异步数据传输方法
国内GPS卫星信号模拟源大多基于“DSP+FPGA”架构进行开发研制,DSP与FPGA是两个独立的时钟域系统,存在异步数据交互的问题。基于解决DSP计算所得导航电文以及载波控制字、伪码控制字向FPGA传输时发生数据丢失问题得目的,提出采用异步FIFO来缓存大量导航电文数据还有同步器来同步所传输的载波控制字和伪码控制字的方法。通过采用Altera公司的FIFO内核来进行外围接口信号和控制逻辑设计以及两级触发器级联来实现同步器的试验设计方法,得到所设计的缓存导航电文的异步FIFO输出的数据结果正确以
所属分类:
其它
发布日期:2021-01-28
文件大小:1048576
提供者:
weixin_38582793
数字下变频的一种新型设计方法
摘要: 阐述了雷达中频正交采样的原理, 研究了使用 System Generator实现数字下变频的一种自顶向下的新型设计方法。在 Simulink中进行了功能仿真验证, 生成了 HDL代码, 并在 X ili nx FPGA中进行了 RTL的时序仿真分析。 数字下变频的硬件设计主要采用专用 DSP芯片或 FPGA 实现。与基于软件处理的 DSP 芯片相比,FPGA的集成度高、逻辑实现能力强、设计灵活性更好。数字下变频采用 FPGA实现逐渐成为一种趋势。 但是, 由于 VHDL、Ve
所属分类:
其它
发布日期:2021-01-20
文件大小:659456
提供者:
weixin_38626192
«
1
2
3
4
5
6
7
8
9
10
...
20
»