您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. (重要)AIX command 使用总结.txt

  2. AIX常用命令://查看机器序列号,IBM的基本信息都可以通过该命令查询得到 #prtconf #oslevel -r == uname -a //操作系统版本 #oslevel //查看操作系统版本ex :5.1.0.0 #oslevel -r //ex:5100-04 == oslevel -q //双机软件版本号 # lslpp -l|grep cluster //显示graphic display # lsdisp //查看CPU的个数 # bindprocessor -q //查看C
  3. 所属分类:Unix

    • 发布日期:2011-12-25
    • 文件大小:63488
    • 提供者:liulei830829
  1. lvs源码分析 ipvs源码分析

  2. lvs源码分析,介绍的很详细。均衡调度算法,IPVS 的连接管理,IPVS 的协议管理,IPVS 的数据包发送,IPVS 的应用管理
  3. 所属分类:Linux

    • 发布日期:2012-07-28
    • 文件大小:592896
    • 提供者:zhangjianwei37
  1. 循序渐进Linux基础知识、服务器搭建、系统管理、性能调优、集群应用

  2. 第一部分 基础知识篇 第1章 Linux学习方法论 3 1.1 选择适合自己的Linux发行版 4 1.1.1 初学者入门首选——Red Hat系列 4 1.1.2 企业级应用首选——SuSE Linux 5 1.1.3 游戏娱乐首选——Ubuntu Linux 6 1.1.4 Linux作为服务器是发展趋势 6 1.2 养成良好的Linux操作习惯 6 1.2.1 一定要习惯命令行方式 7 1.2.2 理论结合实践 7 1.2.3 学会使用Linux联机帮助 7 1.2.4 学会独立思考问题
  3. 所属分类:Linux

    • 发布日期:2014-01-17
    • 文件大小:81788928
    • 提供者:jsntghf
  1. IPVS源码分析

  2. 学习负载平衡和源码学习例子,可以好好学习
  3. 所属分类:群集服务

    • 发布日期:2014-09-30
    • 文件大小:873472
    • 提供者:czx32296429
  1. VSD-physical-design-using-open-source-EDA-tools-源码

  2. VSD-使用开源EDA工具的物理设计 内容: 研究和审查基于RISC-V的picoSoC的各种组件 芯片规划策略和代工厂库单元介绍 使用Magic Layout工具和ngspice设计和表征一个库单元 布局前时序分析和好的时钟树的重要性 RTL2GDS的最终步骤 本次研讨会涉及的开源工具如下 Yosys –用于综合,Graywolf –用于布局,Qrouter –用于路由,Netgen –用于LVS,Magic –用于布局和布局,Qflow – RTL2GDS集成,OpenSTA和Openti
  3. 所属分类:其它

    • 发布日期:2021-03-16
    • 文件大小:4096
    • 提供者:weixin_42165490
  1. Learn-VLSI:物理设计-源码

  2. 具有开源EDA工具的Learn-VLSI(PD) 这个为期5天的研讨会资料库可用于帮助初学者使用如下所示的开放源代码工具,以了解VLSI物理设计的基本实践思想, Yosys –用于合成灰狼–放置Qrouter –用于路由Netgen –用于LVS 魔术–用于布局和布局Qflow – RTL2GDS集成OpenSTA和Opentimer-布局前和布局后静态时序分析 工作坊内容 第-1天:研究和回顾基于RISC-V的PicoSoC的各个组件第-2天:芯片规划策略和代工厂库单元简介第-3天:使用魔
  3. 所属分类:其它

    • 发布日期:2021-03-10
    • 文件大小:2048
    • 提供者:weixin_42150341
  1. VLSI-SoC-Physical-design-using-open-source-EDA-Tools-源码

  2. 使用开源EDA工具的VLSI SoC /物理设计 涵盖的主题 第一天 IC设计组件术语 基于RISC-V的SOC设计 开源EDA工具 第2天 平面布置图 放置 单元设计流程 时序特性参数 第三天 CMOS反相器Spice仿真 欧拉路径与简笔图 布局后仿真 CMOS制造Craft.io 第四天 使用延迟表进行时序建模 理想时钟的时序分析 时钟树综合和信号完整性 使用真实时钟进行时序分析 第5天 RTL到GDSII的流程 合成 平面布置图 电源规划 放置 时钟树综合 静态时序分析 路由 布局 实验室
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:2048
    • 提供者:weixin_42117485
  1. VSD_PD_using_OSET-源码

  2. VSD_PD_Using_OSET 该存储库的目的是提供有关使用开源EDA工具进行的VLSI SoC /物理设计研讨会的完整思路。研讨会的主要目标受众是 一个想学习SoC规划的人 一个想从规格到布局学习芯片设计的人 一位好奇的人,在综合,物理设计和STA之前会发生什么。 本次研讨会涉及的开源工具如下 Yosys –用于合成 灰狼–放置 Qrouter –用于路由 Netgen –用于LVS 魔术–用于布局和布局 Qflow – RTL2GDS集成 OpenSTA和Opentimer-布局前
  3. 所属分类:其它

    • 发布日期:2021-03-06
    • 文件大小:9437184
    • 提供者:weixin_42127369
  1. Physical-Design-源码

  2. 使用开源EDA工具的VLSI SoC /物理设计 涵盖的主题 第一天 IC设计组件术语 基于RISC-V的SOC设计 开源EDA工具 第2天 平面布置图 放置 单元设计流程 时序特性参数 第三天 CMOS反相器Spice仿真 欧拉路径与简笔图 布局后仿真 CMOS制造Craft.io 第四天 使用延迟表进行时序建模 理想时钟的时序分析 时钟树综合和信号完整性 使用真实时钟进行时序分析 第5天 RTL到GDSII的流程 合成 平面布置图 电源规划 放置 时钟树综合 静态时序分析 路由 布局 实验室
  3. 所属分类:其它

    • 发布日期:2021-03-06
    • 文件大小:2097152
    • 提供者:weixin_42110362