您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 可编程IC指南(英文的)

  2. The purpose of this tutorial is to describe the integration of Cadence design tools with the Synplicity synthesis tool and the place-and-route tools provided by Xilinx, Altera, and Actel. This tutorial provides a descr iption of the Programmable IC
  3. 所属分类:硬件开发

    • 发布日期:2009-05-10
    • 文件大小:3145728
    • 提供者:tbocd
  1. NC-Verilog simulator tutorial

  2. 这个手册将向你介绍使用NC-Verilog simulator和SimVision
  3. 所属分类:专业指导

    • 发布日期:2009-07-15
    • 文件大小:1047552
    • 提供者:jacke_jacke
  1. FPGA, Verilog 中的FSM 设计指导

  2. The Fundamentals of Efficent Synthesizable Finite State Machine Design using NC-Verilog and BuildGates FSM 类型 FSM 设计思路 FSM 设计要点 编码风格
  3. 所属分类:硬件开发

    • 发布日期:2010-03-03
    • 文件大小:711680
    • 提供者:blueking2003
  1. NC-verilog使用中文文档

  2. 介绍了NC-Verilog的使用,中文的
  3. 所属分类:专业指导

    • 发布日期:2010-07-25
    • 文件大小:991232
    • 提供者:jearome
  1. nc-verilog 实例学习

  2. 这个手册将向你介绍使用 NC-Verilog simulator 和 SimVision。 本文使用的是一个用 Veilog 硬件编程语言编写的一个饮料分配机,通过这个例 子你将学会nc-verilog的基本使用方法
  3. 所属分类:专业指导

    • 发布日期:2010-09-10
    • 文件大小:1048576
    • 提供者:xujin1985
  1. 一个商用的成熟Slave_I2C模块

  2. 一个商用的成熟Slave_I2C模块。支持Single Write、Page Write、Current Address Read、Random Read、Sequential Read。包含可综合代码、测试向量。在NC-Verilog下仿真通过。
  3. 所属分类:C

    • 发布日期:2010-11-04
    • 文件大小:98304
    • 提供者:sgtykt
  1. NC-verilog 仿真教程和实验实例

  2. NC-verilog 仿真教程和实验实例 NC-verilog 仿真教程和实验实例 NC-verilog 仿真教程和实验实例
  3. 所属分类:嵌入式

    • 发布日期:2011-02-10
    • 文件大小:2097152
    • 提供者:duanhuei
  1. NC-verilog中文资料

  2. 很好的NC-verilog的资料,一定要看一下了,很详细的
  3. 所属分类:其它

    • 发布日期:2011-03-18
    • 文件大小:1047552
    • 提供者:FPGAallen
  1. NCverilog学习资料

  2. Nc verilog简介,常用仿真工具的介绍和比较,简单易懂
  3. 所属分类:硬件开发

    • 发布日期:2012-03-01
    • 文件大小:208896
    • 提供者:zxnxjt
  1. NC-verilog安装教程

  2. cadence ius最后一个XP系统下运行的版本
  3. 所属分类:嵌入式

    • 发布日期:2012-03-28
    • 文件大小:461824
    • 提供者:wang_yidan
  1. NC verilog ug

  2. nc verilog users' guide
  3. 所属分类:嵌入式

    • 发布日期:2012-04-01
    • 文件大小:802816
    • 提供者:qdfantasy
  1. NC-Verilog 中文教程

  2. NC-Verilog 中文教程 48页的入门教程ppt 共48页 含附图
  3. 所属分类:硬件开发

    • 发布日期:2012-06-05
    • 文件大小:3145728
    • 提供者:luoweixi
  1. 北大Verilog课件

  2. 介绍VerilogHDL, 内容包括: –Verilog应用 –Verilog语言的构成元素 –结构级描述及仿真 –行为级描述及仿真 –延时的特点及说明 –介绍Verilogtestbench •激励和控制和描述 •结果的产生及验证 –任务task及函数function –用户定义的基本单元(primitive) –可综合的Verilog描述风格 介绍Cadence Verilog仿真器, 内容包括: –设计的编译及仿真 –源库(source libraries)的使用 –用Verilog-X
  3. 所属分类:硬件开发

    • 发布日期:2015-02-08
    • 文件大小:2097152
    • 提供者:baidu_23207383
  1. 如何保证RTL 设计与综合后网表的一致性

  2. :在超大规模数字集成电路的设计中,我们使用逻辑综合工具来完成从RTL设计到门级网表的转化。我们希望它综合出的门级网表与我们的RTL设计在逻辑和时序上完全一致。但是某些书写风格和设计思路却会造成两者不一致的情况,降低我们的工作效率。本文列举了三种RTL设计与综合后网表不一致的情况,并给出了解决方法.我们以Design Compiler为例,来说明设计RTL时应该注意的问题。在仿真和调试时,我们使用了NC-Verilog和Debussy。
  3. 所属分类:嵌入式

    • 发布日期:2008-11-11
    • 文件大小:66560
    • 提供者:rainet
  1. NC-Verilog Help

  2. NC-Verilog Help
  3. 所属分类:其它

    • 发布日期:2016-07-26
    • 文件大小:11534336
    • 提供者:shuwang3456
  1. SOCVerilog源文件

  2. 基于MIPS指令集的32位五级流水线的CPU设计与Verilog实现。该CPU可以实现28条基本指令。基于SMIC 0.25μm工艺库,使用Design Compile与NC Verilog对设计分别进行逻辑综合和后仿,根据面积、时序等信息对设计进行了优化。最后,为该CPU添加了共享总线,以及UART与GPIO接口,实现了一个简单的SoC,并编写了测试代码,在Modelsim上完成了功能仿真和时序仿真。
  3. 所属分类:专业指导

    • 发布日期:2017-12-05
    • 文件大小:64512
    • 提供者:qq_36484453
  1. NC-Verilog教程

  2. NC-Verilog快速入门的详细图文教程,适合于初学者学习
  3. 所属分类:硬件开发

    • 发布日期:2018-09-09
    • 文件大小:954368
    • 提供者:wosmund
  1. NCverilog教程.ppt

  2. 简单明了的NCverilog教程,比较容易上手. Cadence的仿真工具NC-Verilog simulator,在NC-Launch上进行设计仿真,在SimVision分析环境下对设计中的问题进行调试。
  3. 所属分类:嵌入式

    • 发布日期:2020-04-14
    • 文件大小:692224
    • 提供者:qq_24429227
  1. HDMI前端设计与实现

  2. 随着高清影音时代的到来,新的高清多媒体接口技术也渐趋成熟。本文研究了高清多媒体接口的编码和解码功能,并采用硬件描述语言实现高清多媒体接口规范定义的编解码功能。首先对高清多媒体接口的整体信道传输过程进行了分析和分解,并阐述了三个数据周期传输时间及其解码方式的不同。在此基础上对编解码功能进行了模块划分,采用分层及模块复用至顶向下的设计方法。最后通过NC—Verilog仿真工具仿真验证代码功能的正确性。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:111616
    • 提供者:weixin_38663193
  1. Verilog的信号强度学习

  2. 现在在cadence中用NC仿真数字电路的时候,遇到了信号强度的问题,就研究了以下。原来verilog中是可以将多个输出接在一起的,但是要为输出指定信号的强度。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:139264
    • 提供者:weixin_38672800
« 12 »