您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 三位数字电容表说明书

  2. 课 程 设 计 任 务 书 课程设计题目 三位数电容表 功能 技术指标 设计一个电路简洁、精度高及测量范围宽的电容表,将待测电容的电容值显示到数码管,可显示 三位数字 工作量 适中 工作计划 3月8日 查资料,分析原理 3月9日 画原理图,列元器件表 3月11日 购买元器件 3月12日 安装电路 3月14日 电路调试 3月19日 结题验收 3月20日 撰写说明书 3月25日 交说明书并准备答辩 3月26日 答辩 指导教师评语 指导教师: 2010年3月 23日 目录 第1章 绪论 1 1.1设
  3. 所属分类:C

    • 发布日期:2010-04-13
    • 文件大小:563200
    • 提供者:shijincan
  1. 布线规则.txt

  2. 3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
  3. 所属分类:硬件开发

    • 发布日期:2019-05-23
    • 文件大小:14336
    • 提供者:qq_33237941
  1. 旁路电容的深度探讨.pdf

  2. 旁路电容的深度探讨pdf,旁路电容对于测试电路影响acka〔e valve ESL fc 图3:旁路电容的阻抗。 David:我们在实验室中所发现的问题在于,各和封装均是关似的。我们所采用的大多数陶瓷电容均为面积 是0805或0603的电容。我测试发现,把06030.1uF电容挨着0603100pF电容安装,效果上不如仅仅采 用两个06030.1pF的电容。 Tamara:那是完全有可能。我猜测,你所处的频率范围就是06030.1F电容被最优化的频率范围。 0,1F 0b3 loOp d603
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38744375
  1. 元器件应用中的电容在电路中可以起到哪些作用?

  2. 电容是电子设计中最常用的元器件之一,那电容到底在电路中起到什么作用呢?     1. 旁路电容     用于旁路电路中的电容叫做旁路电容,用于向本地器件提供能量,使稳压器输出均匀化,降低负载的需求,尽量减少阻抗,滤除输入信号的干扰。     2. 去耦电容     用于去耦电路中的电容叫做去耦电容,多用于多级放大器的直流电压供给电路中,以消除每级放大器间的耦合干扰,滤除输出信号的干扰。如下图所示。     3. 中和     用于中和电路中的电容叫做中和电容,多用于收音机中高频放大器
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:47104
    • 提供者:weixin_38706951
  1. 元器件应用中的【E问E答】电容在电路中可以起到哪些作用

  2. 电容是电子设计中最常用的元器件之一,那电容到底在电路中起到什么作用呢?     1. 旁路电容     用于旁路电路中的电容叫做旁路电容,用于向本地器件提供能量,使稳压器输出均匀化,降低负载的需求,尽量减少阻抗,滤除输入信号的干扰。     2. 去耦电容     用于去耦电路中的电容叫做去耦电容,多用于多级放大器的直流电压供给电路中,以消除每级放大器间的耦合干扰,滤除输出信号的干扰。如下图所示。     3. 中和     用于中和电路中的电容叫做中和电容,多用于收音机中高频放大器
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:45056
    • 提供者:weixin_38604653
  1. 元器件应用中的本地去耦电容

  2. 实际的工程设计中,所有高速逻辑器件都要求安装本地去耦电容来满足器件开关时所需要的瞬时电流变化。安装本地去耦电容可以减少电源供给结构的感性阻抗,阻止器件工作电源电压的瞬间电压突变,以保证逻辑器件正常工作。   一般在尽可能靠近并联器件的电源和接地引脚处安装0.001μF的电容,其位置尽可能地靠近并联在器件的电源和接地引脚。根据上文的分析,往往采用一个值比较大的电容和一个值比较小的电容(比如0.1μF不口0.001μF的电容)并联,作为一个去耦旁路电容。但新的问题又来了,引线会带来电感。不过工程上
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:44032
    • 提供者:weixin_38627769
  1. 元器件应用中的去耦电容对ΔI噪声电流的抑制作用

  2. 在电子线路设计中,经常采用去耦技术阻止能量从一个电路传输到另一个电路。在电路中,当CMOS逻辑器件的众多信号引脚同时发生“0”和“1”翻转时,无论是否接有容性负载,都会产生很大的ΔI噪声电流,使得器件外部的电源电压发生突变,上文已经有详细地分析。常用的解决方案是采用去耦技术来保证直流工作电压的稳定性,以确保各逻辑器件正常工作。一般是选择安装去耦电容来提供一个电流源,以补偿逻辑器件工作时所产生的ΔI噪声电流,从而造成电源电压的波动。从另外一个角度来说,由于电路中电源线和地线结构表现为一个感性阻抗,
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:34816
    • 提供者:weixin_38726712