您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 传感器150例

  2. 传惑器基本应用电路51—1 电桥电路————. 51—1—1 直流电桥……“ 懒—1—2交流电桥…….51—2 放大器——…——. 51—2—1 反相比例放大器 9l—2—2 同相比例放大器51—2—3 电压服随器51—2—4差动放大器51’2“5交流放大器51’2“6 反相加法器们—2—7积分器….51—2—8微分器….‘5l—2—9 比较器….“
  3. 所属分类:专业指导

    • 发布日期:2007-11-20
    • 文件大小:3145728
    • 提供者:GOOD602
  1. ewb multisim 仿真实例电路图全集

  2. 多年收集的ewb和multisim电子电路仿真实例文件,压缩后有50多兆。 文件列表 ├─仿真实验 │ 555.ms10 │ Circuit1.ms10 │ Circuit2.ms10 │ CLOCK.ms10 │ FileList.txt │ 实验2.ms10 │ 实验3-一阶有源低通滤电路.ms10 │ 实验3-减法运算电路.ms10 │ 实验3-反相加法运算电路.ms10 │ 实验3-反相比例运算电路.ms10 │ 实验3-反相积分运算电路.ms10 │ 实验3-微分运算电路.ms10
  3. 所属分类:专业指导

    • 发布日期:2015-10-21
    • 文件大小:55574528
    • 提供者:freedom366
  1. Ewb5.12电子电路仿真软件中文版含200实例及中文教程

  2. Ewb5.12电子电路仿真软件中文版含200实例及中文教程 文件 列表 │ 100进制递减计数器.ewb │ 14计数器子电路.ewb │ 16计算器.ewb │ 24或12进制加法计数.ewb │ 24或12进制加法计数子电路.ewb │ 2d限幅.ewb │ 2m振荡电路.ewb │ 4位加法器.ewb │ 50hz陷波器.ewb │ 555-1多谐振荡器.ewb │ 555fm电路.ewb │ 555单稳态电路.ewb │ 555多谐振荡电路.ewb │ 555定时报警器.ewb │ 5
  3. 所属分类:专业指导

    • 发布日期:2015-10-21
    • 文件大小:9437184
    • 提供者:freedom366
  1. 经典电路仿真实例——基于Multisim14版

  2. 常用经典电路仿真实例,Multisim14版实测可用,14版以前版本未测慎入,Multisim初学者适用,快速入门。包括: 1 3D元器件 2 同相加法器 3 门电路基本用法 4 仪表放大器 5 有源滤波器
  3. 所属分类:硬件开发

    • 发布日期:2018-10-08
    • 文件大小:1048576
    • 提供者:leymon
  1. 信号的产生、分解设计报告

  2. 此次设计采用了MAX038产生方波,能输出产生波形稳定,失真较小的30KHz的方波,并且设计了分频、滤波得到正弦信号,通过移相电路,将不同频率的信号进行超前(滞后)的相移,再基于同相加法器实现信号相加,合成出近似方波信号和近似三角波信号,信号输出比较稳定,最后利用STC公司AT89S52单片机和检波电路实现各个正弦信号的幅度测量和LCD1604的数值显示。
  3. 所属分类:嵌入式

    • 发布日期:2019-01-31
    • 文件大小:2097152
    • 提供者:weixin_43729860
  1. 计算机组成原理复习资料.pdf

  2. 计算机组成原理的复习资料by中大,这个里边总结的东西非常独到Computer Organization and design the hardware/Software Interface Fifth editic 性能度量公式:CPU性能公式:cPU时间=指令数*cP时钟周期时间 或 cPU时间=指令数CP时钟频率 指令数:执行某程序所需的指令数量;CPl:执行某个程序段时每条指令所需的时钟周 期数;时钟周期时间:时钟频率的倒数 功耗墙:功耗( Power),功率的损耗,在单位吋间中所消耗的能
  3. 所属分类:讲义

    • 发布日期:2019-07-04
    • 文件大小:1048576
    • 提供者:weixin_38889708
  1. 雷达的数字波束形成 文献

  2. 雷达的数字波束形成第卷增刊1 邱文杰译:雷达的数字波束形成 在数字处理器中,加权运算的精确和可预测的性质最终可以最佳和最快地控制天线波束 形状 13接收机校准方便 在任何系统中,至少有一部分波束形成过程是在多个接收机之后进行的,系统在接收机 各通道以及天线中的增益和相位误差是敏感的。这些误差的范围将直接影响波束形状的“质 量’,所以必须将它们或保持在可接受的低电平上,或用某些方式来补偿。正如后面第14节 中指出的,数字波束形成法允许选择后一方案,从而避免了要求接收机通道内有非常严格的 绝对公差或
  3. 所属分类:电信

    • 发布日期:2019-03-16
    • 文件大小:1048576
    • 提供者:yanchuan23
  1. 同相加法器电路原理与同相加法器计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:21504
    • 提供者:weixin_38710524
  1. 同相加法器电路原理与计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。常用作计算机算术逻辑部件,执行逻辑操......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:22528
    • 提供者:weixin_38614952
  1. Design1.ms14

  2. 2011年电赛复测题-----首先通过电阻电容分压电路,将+12V 单电源转换成±6V 双电源给 LM324 供电,然后使用一个运放输出方波,方波经 RC 充电电路从反相端输出三 角波 Uo1,再使用同相加法器电路将三角波与正弦波相加,得到 Ui2,再使其通 过 SK 型低通滤波器,滤除信号中频率为 2kHZ 三角波的信号得到 Uo2,最后通过 滞回比较器将 Uo2 与 Uo1 进行比较产生所要求的方波信号。
  3. 所属分类:电信

    • 发布日期:2020-08-18
    • 文件大小:827392
    • 提供者:qq_45416203
  1. 同相加法器电路原理与同相加法器计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。常用作计算机算术逻辑部件,执行逻辑操作、移位与指令调用。   对于加法器为什么大家都选用反相加法器,而不用同相加法器呢?   基本原因是:   同相加法器输入阻抗高,输出阻抗低 反相加法器输入阻抗低,输出阻抗高   当选用同相加法器时,如A输入信号时
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:110592
    • 提供者:weixin_38557095
  1. 元器件应用中的用RC振荡器产生线性三角波

  2. 本设计实例可以避免产生标准张驰振荡器的RC充电波形,代之以线性的上升/下降三角波。实例中使用正反馈来增加每半个周期的充电速率,并使曲线变直。   该振荡器由施密特触发比较器U1和同相加法器U2组成。振荡是由与驱动张驰振荡器相同的驱动原理实现的,当电容电压达到滞后阈值时翻转比较器输出。这个滞后电压HsV取决于比较器的正反馈环路中的R1和R2值。   滞环设定了C1上三角波的幅度。   比较器输出是一种三角波,其幅度取决于U1的输出级信
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:197632
    • 提供者:weixin_38672815
  1. 电源技术中的接地负载的U/I变换器

  2. 1.由两个运放构成的U/I变换器  如图所示为由两个运放构成的U/I变换器。图中,A1为同相加法器,A2为跟随器。下面分析此U/I变换器的工作原理。  应注意,因为此电路为正反馈,所以必须分析其稳定性,为保证至少有10dB的稳定储备,应选择R5>2RL。  2.由一个运放构成的U/I变换器  如图所示为由一个运放构成的U/I变换器。下面分析此U/I变换器的工作原理。         由两个运放构成的U/I变换器  因为此电路同时具有正反馈,应该再分析电路是否能稳定工作。分析时,先求出F ̄
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:174080
    • 提供者:weixin_38609913
  1. 单精度浮点数加法器FPGA实现——(异号相加)

  2. 在上一篇博客单精度浮点数加法器FPGA实现——(同号相加)中笔者介绍了单精度浮点数同号相加的FPGA逻辑实现,本次笔者将继续介绍异号相加的逻辑,下面给出verilog代码: module FP_ADD_diff_oper //不同符号的浮点数据相加 ( input wire MAIN_CLK, input wire [31:0] a, input wire [31:0] b, output wire [31:0] ab ); reg [7:0] pow_a
  3. 所属分类:其它

    • 发布日期:2021-01-07
    • 文件大小:40960
    • 提供者:weixin_38626080
  1. 同相加法器电路原理与同相加法器计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。常用作计算机算术逻辑部件,执行逻辑操作、移位与指令调用。   对于加法器为什么大家都选用反相加法器,而不用同相加法器呢?   基本原因是:   同相加法器输入阻抗高,输出阻抗低 反相加法器输入阻抗低,输出阻抗高   当选用同相加法器时,如A输入信号时
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:125952
    • 提供者:weixin_38621441
  1. 用RC振荡器产生线性三角波

  2. 本设计实例可以避免产生标准张驰振荡器的RC充电波形,代之以线性的上升/下降三角波。实例中使用正反馈来增加每半个周期的充电速率,并使曲线变直。   该振荡器由施密特触发比较器U1和同相加法器U2组成。振荡是由与驱动张驰振荡器相同的驱动原理实现的,当电容电压达到滞后阈值时翻转比较器输出。这个滞后电压HsV取决于比较器的正反馈环路中的R1和R2值。   滞环设定了C1上三角波的幅度。   比较器输出是一种三角波,其幅度取决于U1的输出级信
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:259072
    • 提供者:weixin_38595473