您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 如何做FPGA验证.pdf

  2. 本文主要介绍了涉及 FPGA 验证的基本知识,包括了 SystemVerilog 语言、 UVM(通用验证方法学)、 Questasim 软件以及批处理脚本共四部分内容,文章中 对各个知识点讲解都比较泛,很多知识点仅仅是点到为止,需要查阅其他资料进 行更进一步的学习。本文章主要是面向初次学习 PFGA 和 IC 验证的同学,通过 本文章的阅读,能够对 SV 的基础知识、 UVM 的基本框架、 Questasim 的基本应 用以及验证项目的基本流程有个大概的了解,结合网络上其他资料,能够快速入
  3. 所属分类:硬件开发

    • 发布日期:2015-03-18
    • 文件大小:1048576
    • 提供者:guolehaohao
  1. Zedboard板基于SOC的Adau1761测试项目

  2. Zedboard板基于SOC的Adau1761测试项目 郑郁正(百度) 项目模板来自:Lab4 1、 在vivado下执行TCL脚本可以生成SOC模型。 2、 直接创建SDK项目。 3、 将Line In输入的音频处理后送Line Out。 4、 通过SW0可以选择是否滤波处理音频,还是直通。 主要问题是提供的TCL脚本与vivado2015.2不兼容,按网上“ vivado + zedboard之audio驱动”的步骤运行TCL失败。其二是adau1761.h adau1761.c、iic.
  3. 所属分类:硬件开发

    • 发布日期:2016-04-27
    • 文件大小:24117248
    • 提供者:zyzcuit
  1. 基于FPGA的数字图像处理原理及应用代码.zip

  2. 本书首先介绍FPGA程序设计和图像与视频处理的关键基础理论,然后通过实例代码详细讲解了如何利用FPGA实现直方图操作中的直方图统计/均衡化/线性拉伸/规定化、线性滤波器操作中的均值滤波器、Sobel算子(滤波、求模、求角度)、非线性滤波器操作中的排序类算法/形态学滤波、图像分割算法中的局部自适应分割/Canny算子等。本书在仿真测试部分设计了一种完善的通用测试系统,并利用此测试系统在每一章的仿真测试环节对所设计算法进行严格的测试和验证。在书中有大量关于如何利用FPGA实现图像处理算法的实例及代
  3. 所属分类:硬件开发

    • 发布日期:2019-05-28
    • 文件大小:82944
    • 提供者:qq_23094611
  1. 旁路电容的深度探讨.pdf

  2. 旁路电容的深度探讨pdf,旁路电容对于测试电路影响acka〔e valve ESL fc 图3:旁路电容的阻抗。 David:我们在实验室中所发现的问题在于,各和封装均是关似的。我们所采用的大多数陶瓷电容均为面积 是0805或0603的电容。我测试发现,把06030.1uF电容挨着0603100pF电容安装,效果上不如仅仅采 用两个06030.1pF的电容。 Tamara:那是完全有可能。我猜测,你所处的频率范围就是06030.1F电容被最优化的频率范围。 0,1F 0b3 loOp d603
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38744375
  1. 如何做FPGA验证

  2. 自己是从去年7月份开始做关于FPGA的验证工作,写这个文档的目的是主要是对过去一年的学习做一个总结,另外秉着互联网“我为人人 人人为我”的精神,将自己学习过程中的收获写出来和需要的人共享。 本文主要介绍了涉及FPGA验证的基本知识,包括了SystemVerilog语言、UVM(通用验证方法学)、Questasim软件以及批处理脚本四部分内容,第五部分给出了工程实例,文章中对各个知识点讲解都比较泛,很多知识点仅仅是点到为止,需要查阅其他资料进行更进一步的学习。本文章主要是面向初次涉及PFGA验证和
  3. 所属分类:硬件开发

    • 发布日期:2014-06-13
    • 文件大小:625664
    • 提供者:guolehaohao
  1. 基于FPGA的SoC原型验证的设计与实现

  2. 本文主要论述了FPGA基原型验证的实现方法,并且针对ARM1136为内核的SoC,如何快速而有效地搭建一个原型验证平台做了详细的论述,最后还以UART为例来说明一种简单、可重用性好、灵活性强的测试程序架构。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:344064
    • 提供者:weixin_38606897
  1. Vivado使用误区与进阶——在Vivado中实现ECO功能

  2. 关于Tcl在Vivado中的应用文章从Tcl的基本语法和在Vivado中的应用展开,继上篇《用Tcl定制Vivado设计实现流程》介绍了如何扩展甚至是定制FPGA设计实现流程后,引出了一个更细节的应用场景:如何利用Tcl在已完成布局布线的设计上对网表或是布局布线进行局部编辑,从而在最短时间内,以最小的代价完成个别的设计改动需求。     什么是ECO     ECO指的是Engineering Change Order,即工程变更指令。目的是为了在设计的后期,快速灵活地做小范围修改,从而尽可
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:482304
    • 提供者:weixin_38508821
  1. 基于Spark的异构分布式深度学习平台

  2. 导读:本文介绍百度基于Spark的异构分布式深度学习系统,把Spark与深度学习平台PADDLE结合起来解决PADDLE与业务逻辑间的数据通路问题,在此基础上使用GPU与FPGA异构计算提升每台机器的数据处理能力,使用YARN对异构资源做分配,支持Multi-Tenancy,让资源的使用更有效。深层神经网络技术最近几年取得了巨大的突破,特别在语音和图像识别应用上有质的飞跃,已经被验证能够使用到许多业务上。如何大规模分布式地执行深度学习程序,使其更好地支持不同的业务线成为当务之急。在过去两年,百度
  3. 所属分类:其它

    • 发布日期:2021-02-26
    • 文件大小:358400
    • 提供者:weixin_38734200
  1. 基于Spark的异构分布式深度学习平台

  2. 导读:本文介绍百度基于Spark的异构分布式深度学习系统,把Spark与深度学习平台PADDLE结合起来解决PADDLE与业务逻辑间的数据通路问题,在此基础上使用GPU与FPGA异构计算提升每台机器的数据处理能力,使用YARN对异构资源做分配,支持Multi-Tenancy,让资源的使用更有效。深层神经网络技术最近几年取得了巨大的突破,特别在语音和图像识别应用上有质的飞跃,已经被验证能够使用到许多业务上。如何大规模分布式地执行深度学习程序,使其更好地支持不同的业务线成为当务之急。在过去两年,百度
  3. 所属分类:其它

    • 发布日期:2021-02-20
    • 文件大小:358400
    • 提供者:weixin_38706747
  1. Vivado使用误区与进阶——在Vivado中实现ECO功能

  2. 关于Tcl在Vivado中的应用文章从Tcl的基本语法和在Vivado中的应用展开,继上篇《用Tcl定制Vivado设计实现流程》介绍了如何扩展甚至是定制FPGA设计实现流程后,引出了一个更细节的应用场景:如何利用Tcl在已完成布局布线的设计上对网表或是布局布线进行局部编辑,从而在短时间内,以的代价完成个别的设计改动需求。     什么是ECO     ECO指的是Engineering Change Order,即工程变更指令。目的是为了在设计的后期,快速灵活地做小范围修改,从而尽可能的保
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:699392
    • 提供者:weixin_38682254