您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字通信同步技术的MTALAB与FPGA实现》PPT版

  2. ppt是书的辅助 书上目录 第1章 同步技术的概念及FPGA基础 1 1.1 数字通信中的同步技术 2 1.2 同步技术的实现方法 4 1.2.1 两种不同的实现原理 4 1.2.2 常用的工程实现途径 5 1.3 FPGA概念及其在信号处理中的应用 6 1.3.1 基本概念及发展历程 6 1.3.2 FPGA的结构和工作原理 8 1.3.3 FPGA在数字信号处理中的应用 14 1.4 Xilinx器件简介 15 1.4.1 Xilinx器件概况 15 1.4.2 Spartan系列器件 1
  3. 所属分类:讲义

    • 发布日期:2015-02-12
    • 文件大小:14680064
    • 提供者:dai891011
  1. 研究论文-基于FPGA的数字式GPS接收机载波环设计与实现.pdf

  2. 同步系统工作的好坏,在很大程度上决定了通信系统的质量。GPS接收机将天线接收到的卫星信号经射频前端处理后变成了数字中频信号,接收机对GPS卫星的信号处理过程,可依次分为捕获、跟踪、位同步和帧同步4个阶段。针对GPS信号的BPSK调制和强度微弱等特点,模拟GPS接收机基带数字信号处理过程,首先介绍了科斯塔斯(Costas)接收机的工作原理,分析研究了基于现场可编程门阵列(field-programmable gate array, FPGA)的软件无线电载波同步技术的实现方法,并采用Costas
  3. 所属分类:其它

    • 发布日期:2019-08-07
    • 文件大小:1048576
    • 提供者:weixin_39841365
  1. 研究论文-基于FPGA的全景图像处理系统SDRAM控制器设计与实现.pdf

  2. 在对高分辨率折反射全景图像的快速采集处理中,同步动态随机存储器(SDRAM)作为重要的数据缓存器件,对于其正确的控制关系到整个系统能否正常工作. 在分析了SDRAM各项参数及其工作原理的基础上,设计了基于FPGA的双SDRAM控制器,在乒乓缓存模式下轮流采集图像,完成了分辨率2048 dpi×2048 dpi、每秒15帧的Camera Link接口的全景图像的实时采集、缓存解算,以及以1024 dpi×768 dpi的分辨率进行实时显示.
  3. 所属分类:其它

    • 发布日期:2019-08-07
    • 文件大小:2097152
    • 提供者:weixin_39840650
  1. 加扰 论文 .rar

  2. 8b_10b架构SerDes芯片的设计与实现_王伟涛.caj 100G以太网自同步并行扰码算法实现_张立鹏.pdf 采用并行8b_10b编码的JESD204B接口发送端电路设计_李长庆.pdf 含错扰码序列的快速恢复_伍文君.pdf 基于8B_10B编解码2.5Gp_省略_高速SerDes电路关键技术研究_林美东.caj 基于8b_10b编码技术的SerDes接口电路设计_李永乾.caj 基于构造代价函数求解的自同步扰码盲识别方法_韩树楠.pdf 基于空域对称加扰和安全极化编码的无协商密钥生成方
  3. 所属分类:教育

    • 发布日期:2020-04-20
    • 文件大小:50331648
    • 提供者:weixin_44035342
  1. 基于FPGA的PCM-FM遥测中频接收机设计与实现

  2. 本文设计实现了一款基于FPGA的PCM-FM遥测中频接收机,在FPGA中实现遥测信号解调、位同步、帧同步等功能,系统码速率、帧长、帧同步码可灵活设置。接收机硬件结构简单,主要包括FPGA、ADC、电源转换芯片、USB接口芯片等常用器件,可单板实现,达到低成本、小型化设计要求。性能测试表明,中频接收机满足设计指标要求,目前该接收机已服务于多个项目。
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:219136
    • 提供者:weixin_38570278
  1. 基于FPGA的数字式GPS接收机载波环设计与实现

  2. 同步系统工作的好坏,在很大程度上决定了通信系统的质量。GPS接收机将天线接收到的卫星信号经射频前端处理后变成了数字中频信号,接收机对GPS卫星的信号处理过程,可依次分为捕获、跟踪、位同步和帧同步四个阶段。针对GPS信号的BPSK调制和强度微弱等特点,模拟GPS 接收机基带数字信号处理过程,首先介绍了科斯塔斯(Costas)接收机的工作原理,分析研究了基于FPGA的软件无线电载波同步技术的实现方法,并采用Costas 环实现了载波同步,性能测试验证了设计的正确性和可行性。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:368640
    • 提供者:weixin_38719578
  1. 高帧频视觉实时目标检测系统

  2. 为了实现高速场景下的智能实时目标检测,设计了一种基于ZYNQ7000系列FPGA的高速相机平台,并利用该平台进行目标检测算法实现,形成了一套高帧频实时目标检测系统样机。该系统将高速CMOS图像信号直接接入FPGA,在本地FPGA中进行数据处理,实现目标检测算法,最终实时输出目标位置序列。FPGA设计采用流水线结构,对高速视频流图像逐级进行背景差分、二值化、质心解算的流水操作,实现了图像获取与目标检测同步进行。测试结果表明,该系统在560×480分辨率下可以实现大于1 100 f/s的实时目标检测
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:299008
    • 提供者:weixin_38701725
  1. 一种多路同步数据采集系统的设计

  2. 继电保护或者测控装置都需要同步采集多路的电压或者电流信号,现在一般的实现方式都是用多路逐次逼近型ADC(譬如AD7656或者ADS8-556)实现多路同步数据的采集,这种方案采样速度高、控制简单,但是每一通道都需要基于运算放大器的抗混叠滤波器,所以实现起来成本高、占用PCB面积大。本文提出一种使用CS5451A模数转换芯片实现多路同步数据采集的实现方案,这种实现方式电路简单、成本低。在本方案中,处理器选用的是飞思卡尔MPC8313处理器,主频333 MHz。CS5451A如果用CPU直接控制,由
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:451584
    • 提供者:weixin_38698860
  1. 嵌入式系统/ARM技术中的TMS320DM6437的McBSP与EDMA实现串口通信

  2. TMS320DM6437的性能很高,但是开发的费用却很廉价,这样就可以面向更多的市场,主频600 MHz,32位定点,采用达芬奇(DaVinci(TM))技术。该器件采用TI第3代超长指令集结构(VelociTI.3)的TMS320C64x+DSP内核,主频可达600 MHz,支持8个8位或4个16位并行MAC运算,峰值处理能力高达4 800MIPS。   1 硬件接口电路设计   DSP的McBSP接口可由内部时钟发生器或外部器件提供收/发时钟信号(CLKR/CLKX)及收/发帧同步信号(FS
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:152576
    • 提供者:weixin_38641896
  1. EDA/PLD中的帧同步系统的FPGA设计与实现

  2. 1 引言   数字通信时,一般以一定数目的码元组成一个个“字”或“句”,即组成一个个“帧”进行传输,因此帧同步信号的频率很容易由位同步信号经分频得出,但每个帧的开头和末尾时刻却无法由分频器的输出决定。为此,帧同步的任务就是要给出这个“开头”和“末尾”的时刻。通常提取帧同步信号有两种方法:一类是在信息流中插入一些特殊的码组作为每帧的头尾标记。另一类则不需要加入码组,而是利用数据码组本身之间彼此不同的特性实现同步。这里采取第一种方法——连贯式插人法实现帧同步。所谓连贯式插入法就是在每帧开头插入帧同
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:279552
    • 提供者:weixin_38668225
  1. EDA/PLD中的基于FPGA的数字复接系统帧同步器设计与实现

  2. 摘要:介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。 关键词:数字复接;帧同步器;FPGA在数字通信网中,为了提高传输效率,常常需要将若干路低速数字信号合并成一路高速数字信号,以便通过高速信道进行传输。实现此功能的设备称为数字复接系统。数字复接系统包括发送端和接收端两部分,通常称为复接器和分接器。为了使分接器的帧状态相对于复接器的帧状态获得并保持相位关系,以便正确地实施分接,数字复接系统在发送端把低速数字信号合并为
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:75776
    • 提供者:weixin_38702931
  1. 通信与网络中的一种基于二次扩频的帧同步提取的FPGA实现

  2. 摘 要:本文介绍了一种利用扩频技术实现帧同步的方案,重点介绍了用补码配对相减匹配滤波法实现同步提取的原理及其FPGA设计实现,并在同步提取的基础上简要叙述了帧同步信号的抵消。关键词:相关峰;帧同步;补码配对相减匹配滤波法引言在时分复用通信系统中,实现帧同步的传统方法是在复用帧中插入一个帧同步时隙,帧同步码是一组特殊码型的码组,接收端利用帧同步码的相关性实现帧同步。帧同步码是具有良好自相关性和互相关性的独特码,当和本地码完全同步时的相关峰最大,其他任何时候的相关峰很小。帧同步码在复帧中占用时
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:87040
    • 提供者:weixin_38559727
  1. EDA/PLD中的一种基于FPGA的帧同步提取方法的研究(EP20K400EBC652-1X)

  2. 在可靠的通信系统中,要保证接收端能正确解调出信息,必须要有一个同步系统,以实现发送端和接收端的同步,因此同步提取在通信系统中是至关重要的。一个简单的接收系统框图如图1所示。 本文介绍一种基于现场可编程门阵列(FPGA)的同步方案。FPGA是与传统PLD不同的一类可编程ASIC,它是将门阵列的通用结构与PLD的现场可编程特性结合于一体的新型器件,最早由美国Xilinx公司于1985年推出。FPGA具有集成度高、通用性好、设计灵活、开发周期短、编程方便、产品上市快捷等特点,它的
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:146432
    • 提供者:weixin_38546622
  1. EDA/PLD中的一种基于FPGA的帧同步提取方法的研究

  2. 在可靠的通信系统中,要保证接收端能正确解调出信息,必须要有一个同步系统,以实现发送端和接收端的同步,因此同步提取在通信系统中是至关重要的。一个简单的接收系统框图如图1所示。 本文介绍一种基于现场可编程门阵列(FPGA)的同步方案。FPGA是与传统PLD不同的一类可编程ASIC,它是将门阵列的通用结构与PLD的现场可编程特性结合于一体的新型器件,最早由美国Xilinx公司于1985年推出。FPGA具有集成度高、通用性好、设计灵活、开发周期短、编程方便、产品上市快捷等特点,它的
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:144384
    • 提供者:weixin_38729108
  1. 通信与网络中的一种并行帧同步设计方案的提出设计与应用

  2. 摘要:针对设计某高速卫星数据通信帧同步系统中所遇到的问题,提出了一种新的并行帧同步设计方案,解决了同步字码组不能稳定提取、同步状态判断时间过短等问题,实现了高速卫星数据通信系统的帧同步并得到了验证。对于速度更高的数据通信系统,给出了一种多路并行帧同步的设计方法。      关键词:帧同步 汉明距 FPGA 同步[3]是通信系统的一个重要环节,通常包括载波同步、位同步和帧同步。帧同步系统的基本设计思想[1]是在系统发送端数据帧中适当的位置处插入同步字码组,在接收端设计一个大的数据缓冲区,能够
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:91136
    • 提供者:weixin_38538312
  1.  基于FPGA的跳频系统快速同步算法设计与实现

  2. 同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:1048576
    • 提供者:weixin_38652058
  1. 工业物联网中的缓冲内存管理设计与实现

  2. 针对工业物联网高速通信中出现流量堵塞如何高效存储的问题,引入了内存管理的方法。在研究同步动态随机存储器(SDRAM)存储原理的基础上,设计了一种基于现场可编程逻辑门阵列(FPGA)的SDRAM分区内存管理系统。采用FPGA作为主控制器,将SDRAM分成索引区和数据区两部分,为了方便内存管理,进一步将SDRAM数据区分成若干个1 kB大小相同的内存块,实现通过索引读写数据的目的。仿真结果表明,该内存管理系统配合FIFO(first input first output)的使用,可以有效解决在高速通
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:1048576
    • 提供者:weixin_38530211
  1. 基于FPGA的视频图像处理系统的设计

  2. 通过研究视频图像处理和视频图像帧格式以及FIF0缓存技术,提出了基于FPGA的视频图像处理系统设计。该设计运用帧间差分法、同步FIF0缓存设计,有效避免了图像处理系统设计中亚稳态和异步信号处理等时序性难题,实现了视频图像序列的动态目标检测系统设计。chipscope在线逻辑分析结果表明,所设计的系统具有实时的视频图像处理性能,与基于外接存储器缓存的系统设计相比较,稳定性更高,实时性更好,功耗更低。近年来,基于FPGA硬件技术的视频图像处理系统被广泛地应用于视频智能监控、智能交通系统、视频采集、跟
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:199680
    • 提供者:weixin_38605144
  1. 帧同步系统的FPGA设计与实现

  2. 1 引言   数字通信时,一般以一定数目的码元组成一个个“字”或“句”,即组成一个个“帧”进行传输,因此帧同步信号的频率很容易由位同步信号经分频得出,但每个帧的开头和末尾时刻却无法由分频器的输出决定。为此,帧同步的任务就是要给出这个“开头”和“末尾”的时刻。通常提取帧同步信号有两种方法:一类是在信息流中插入一些特殊的码组作为每帧的头尾标记。另一类则不需要加入码组,而是利用数据码组本身之间彼此不同的特性实现同步。这里采取种方法——连贯式插人法实现帧同步。所谓连贯式插入法就是在每帧开头插入帧同步码
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:390144
    • 提供者:weixin_38644097
  1. 基于FPGA的GPS接收机位同步帧同步设计与实现

  2. 为了能在GPS接收端获取正确导航电文,研究了GPS接收机位同步、帧同步的基本原理和实现方式。提出一种采用FPGA来实现位同步、帧同步系统的设计方案。使用Xilinx开发软件,通过Verilog代码完成对位同步、帧同步的设计并在硬件平台上进行调试。通过Chip Scope和逻辑分析仪进行验证,结果表明该设计方案正确可靠,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:1048576
    • 提供者:weixin_38657139
« 12 »