点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字频率计VHDL程序
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字频率计的VHDL语言程序
是用VHDL语言将数字频率计的各个部分功能实现了很好嗷!!
所属分类:
专业指导
发布日期:2009-07-22
文件大小:199680
提供者:
xiwangwei1
数字频率计的VHDL程序设计,设计报告
数字频率计的VHDL程序设计.rar数字频率计的VHDL程序设计.rar
所属分类:
专业指导
发布日期:2009-10-08
文件大小:35840
提供者:
yuhai9269
eda数字频率计设计
eda 学生学习vhdl语言的基础设计程序和原理图
所属分类:
专业指导
发布日期:2009-12-14
文件大小:225280
提供者:
lijing198997
简易数字频率计vhdl(自动档)
用quartus2编译和仿真的,就三个模块,vhdl的程序,很简单,有三个档:1档为Hz级的,2档为KHz级的,3档为MHz级的。fen模块要注意,使用的3MHz的分频频率是可以改变的,不固定。绝对让你满意
所属分类:
嵌入式
发布日期:2010-05-03
文件大小:343040
提供者:
hai314615910
eda实验指导程序 实例 等下载
eda实验指导程序实验一 1位全加器设计•••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••23 实验二 两位十进制计数器设计••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••32 实验三 8位串入并出寄存器设计•••••••••••••••••••••••••••••••
所属分类:
专业指导
发布日期:2010-05-15
文件大小:3145728
提供者:
zzyal
EDA—EDA技术实用教程(pdf影印)
学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
所属分类:
硬件开发
发布日期:2010-06-07
文件大小:8388608
提供者:
zt839486421
数字频率计VHDL程序
a 数字频率计VHDL程序
所属分类:
专业指导
发布日期:2010-06-18
文件大小:5120
提供者:
daijiaershao
ISP07大作业及参考答案
一 简答题(32分,每题8分) 101.什么是FPGA?它有哪些优点? 102.什么是MAX+plus2?它的设计流程是怎样的? 103.Quartus 2有什么特点? 104.ISE5.2的IP核复用输入方法的操作过程是什么? 二 说明题(32分,每题16分) 201.以一个JK触发器为例,说明Modelsim的仿真步骤与方法。 202.说明 ISE5.2的配置步骤。 三 综合题(36分,每题18分) 301登录www.xilin.com网站,查找全局时钟网络VHDL和Verilog编程模板
所属分类:
网络基础
发布日期:2010-07-02
文件大小:424960
提供者:
qq642481029
VHDL实用教程,硬件描述语言
第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
所属分类:
硬件开发
发布日期:2010-07-14
文件大小:4194304
提供者:
angus36
数字频率计 VHDL
以前学FPGA时用MAX+PLUS2是写的频率计小程序,ALTERA的片子 vhdl
所属分类:
硬件开发
发布日期:2010-12-02
文件大小:45056
提供者:
wy915
数字系统设 计实验指导书.doc
第一章 MAX+PLUS II开发软件简介 ................................3 1.1 MAX+PLUS 软件的功能................................................ 3 1.1.1 MAX+PLUS II的组成 ................................................. 3 1.1.2 MAX+PLUS II的VHDL设计资源 ........................
所属分类:
嵌入式
发布日期:2011-02-24
文件大小:1048576
提供者:
bhanzdan
FPGA电子课件(共8章,很全面包括altera和xilinx,附带程序) 8
FPGA电子课件(共8章,很全面包括altera和xilinx,附带程序) Xilinx AlteraFPGA最小系统板设计 多功能波形发生器的系统设计 8.2 FPGA对LED显示器的.ppt 8.3 FPGA对LCD显示器的.ppt 8.5 TLC5510接口电路及程序设计.ppt 8.19自动升降电梯控制器设计.ppt 8.16 采用测频原理的数字频率计.ppt 8.15数字基带信号传输码型发生器设计.ppt 8.11二进制相位键控(PSK)调制器与解调器设计.ppt 8.24 步进电机
所属分类:
3G/移动开发
发布日期:2011-07-05
文件大小:2097152
提供者:
wxm002
数字频率计VHDL程序与仿真
数字频率计VHDL程序与仿真,有源程序。。
所属分类:
嵌入式
发布日期:2011-07-21
文件大小:150528
提供者:
lee3330
数字频率计vhdl程序
数字频率计的vhdl程序,显示有四个档,通过不同的档可以显示不同频率的信号!
所属分类:
硬件开发
发布日期:2011-11-02
文件大小:293888
提供者:
isshole
VHDL 应用教程
学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
所属分类:
专业指导
发布日期:2013-02-25
文件大小:4194304
提供者:
trondai
北邮数字逻辑课程设计实验报告(附代码 调试日志)
用VHDL编写的三个程序:简易频率计 电子钟显示 药片瓶装系统 附代码和调试日志。验收通过
所属分类:
数据库
发布日期:2013-11-06
文件大小:142336
提供者:
elani
CPLD频率计(电子方舟)
采用EDA模块化设计的方法设计了一种简易数字频率计。首先将数字频率计划分为一个时序控制电路、四个十进制计数电路和四个锁存译码电路九个模块,其中相同模块可以重复使用,所以采用VHDL语言对三个功能模块单独进行设计、仿真和例化,最后将九个单元模块组合在一起进行仿真,仿真结果表明,采用CPLD所设计的时序和逻辑电路能够满足数字频率计的要求。将CPLD的程序下载到MAXII EPM240T100C5 芯片,并与四个七段数码管结合在一起,构成一个完整的数字频率计。采用方波信号发生器进行测试,测试结果表明
所属分类:
C
发布日期:2014-03-11
文件大小:2097152
提供者:
u014030942
VHDL入门·解惑·经典实例·经验总结
本书分4部分对VHDL进行了系统的介绍。第1部分为入门篇,介绍了VHDL的常用语法及利用VHDL实现系统层次化设计的方法;第2部分为解惑篇,详细解答了VHDL初学者常见的一些问题;第3部分为实例篇,包括多个常用单元电路的VHDL程序和包括数字频率计在内的多个经典入门题目的参考程序,并给出了2002年北京市大学生电子设计竞赛(EDA专项)的参考设计;第4部分为经验篇,对一些VHDL语句的可综合性进行探讨,并给出了6种可综合的进程语句的模板。 本书内容详实,语言通俗、易懂,附带大量经典入门练习题及
所属分类:
硬件开发
发布日期:2017-07-13
文件大小:34603008
提供者:
joxon
基于VHDL语言数字频率计的设计.pdf
本报告介绍了一种以大规模可编程逻辑芯片为设计载体,由顶到底分层设计,多功能数字频率计的设计方法。该频率计采用 VHDL语言程序与原理图相结合的方法,极大地减少了硬件资源占用。该数字频率计测量范围为 0 到 9999HZ,基准频率为 1HZ,结果用 4 只 7 段数码管显示十进制结果。中间用到了设置控制电路、计数电路、锁存电路和译码电路等模块。仿真结果表明,该数字频率计性能优异,设计语言灵活,硬件更简单,速度更快 。
所属分类:
嵌入式
发布日期:2020-05-17
文件大小:1048576
提供者:
dozo_shen
基于EDA技术设计数字频率计
现代EDA技术的基本特征是采用高级语言描述,具有系统级仿真和综合能力.而VHDL语言有强大的行为描述能力和多层次的仿真模拟,程序结构规范,设计效率较高,利用VHDL语言和CPLD器件设计数字频率计,具有硬件电路简捷,体积小,设计灵活,性能稳定的优点。
所属分类:
其它
发布日期:2020-08-08
文件大小:242688
提供者:
weixin_38621553
«
1
2
»