您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. msp430书稿开发板

  2. 第一章 超低功耗单片MSP430B - 11 - 1.1 单片机概述 - 11 - 1.1.1 MSP430系列单片机的特点 - 11 - 1.1.2 MSP430操作简介 - 11 - 1.1.3 MSP430系列单片机在系统中的应用 - 12 - 1.2 片内主要模块介绍 - 12 - 1.2.1时钟模块 - 13 - 1.2.1.1 MSP430F449的三个时钟源可以提供四种时钟信号 - 13 - 1.2.1.2 MSP430F449时钟模块寄存器 - 14 - 1.2.1.3 FLL
  3. 所属分类:电信

    • 发布日期:2011-03-17
    • 文件大小:12582912
    • 提供者:lantingele
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2097152
    • 提供者:fanpeng314
  1. 雷达的数字波束形成 文献

  2. 雷达的数字波束形成第卷增刊1 邱文杰译:雷达的数字波束形成 在数字处理器中,加权运算的精确和可预测的性质最终可以最佳和最快地控制天线波束 形状 13接收机校准方便 在任何系统中,至少有一部分波束形成过程是在多个接收机之后进行的,系统在接收机 各通道以及天线中的增益和相位误差是敏感的。这些误差的范围将直接影响波束形状的“质 量’,所以必须将它们或保持在可接受的低电平上,或用某些方式来补偿。正如后面第14节 中指出的,数字波束形成法允许选择后一方案,从而避免了要求接收机通道内有非常严格的 绝对公差或
  3. 所属分类:电信

    • 发布日期:2019-03-16
    • 文件大小:1048576
    • 提供者:yanchuan23
  1. 阻抗设计常用模型电路公司

  2. 硬件电路阻抗设计常用模型电路设计,关于PCB板设计的细节问题,需要注意的内容第四章六层板设计 27 40.六层板叠层设计方案 41.六层板常见阻抗设计与叠层结构. 28 410. SGSSGS|5055|190100|1.0mm 28 4.11. SGSSGS|150||90100|1.0mm 29 412. SGSSGS‖50|90100||1.6mm. 30 413.5 GSGGS|50|190100||1.6mm 4.14. SGSGGS|50||90100|1.6mm 32 415. S
  3. 所属分类:硬件开发

    • 发布日期:2019-03-03
    • 文件大小:724992
    • 提供者:wanjietiam
  1. 模拟电路中关于阻抗匹配问题

  2. 本文主要简单介绍了模拟电路中阻抗匹配问题
  3. 所属分类:其它

    • 发布日期:2020-08-20
    • 文件大小:53248
    • 提供者:weixin_38734269