您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 移动通信系统中的天线研究

  2. 1.由矩量矩阵出发,采用电压源馈电模型,提出矩量法中关于本征激励模型的新 定义:即阵列中一个单元激励,而其它单元均短路。此外还采用本征激励法把 其它基于阵因子的综合方法得出的阵列口径电流激励系数转化为电压激励系 数,该系数可以作为电压系数直接作用于有祸合的直线阵列,并在有祸合的阵 列上形成与理想阵列一致的方向图。该方法可用于复杂阵列的优化中,因为在 优化过程中可以大大减少精确的电磁场分析次数,因此可减少复杂阵列综合的 时间。最后给出的算例验证了思路的正确性。 2.研究了蜂窝移动通信中基站天线的
  3. 所属分类:网络基础

    • 发布日期:2010-04-01
    • 文件大小:5242880
    • 提供者:mybug0877
  1. 高速PCB的信号完整性_电源完整性和电磁兼容性研究

  2. 随着高速数字电路和高集万成度芯片技术的飞速发展,电路中的信号完整性! 电源完整性和电磁兼容性问题日益严重"这些问题的出现给系统硬件设计带来 了更大的挑战,高速CPB的信号完整性!电源完整性和电磁兼容性设计己经成为 系统设计能否成功的主要因素"本文研究了高速PCB的信号完整性!电源完整性 和电磁兼容性问题及其解决方法" 首先,本文介绍了高速FCB设计中存在的信号完整性!电源完整性和电磁 兼容问题,并总结了国内外的研究现状" 其次,在阐述传输线理论的基础上,详细分析了高速CPB设计中的信号完 整性
  3. 所属分类:硬件开发

    • 发布日期:2013-02-19
    • 文件大小:5242880
    • 提供者:pengwangguo
  1. 高速数字PCB互连设计信号完整性研究

  2. 随着数字系统时钟频率越来越高,信号跳变时间越来越短,高速数字PCB的互连设 计对整个系统电气性能的影响也越来越大"高速系统中,高速信号经过互连线时会产生一系列的信号完整性(Signalhitegrity,简称sI)问题"因此,如何处理由高速互连引起sI问题,己成为高速数字系统设计成功与否的关键问题之一" 本文主要研究由高速无源互连单元所引起的延时!反射!串扰!不连续性等SI问题" 首先分析了反射和串扰发生的机理,并给出了通过端接技术减小反射的仿真波形和通过改变传输线参数对串扰影响的仿真波形,得
  3. 所属分类:硬件开发

    • 发布日期:2013-02-19
    • 文件大小:9437184
    • 提供者:pengwangguo
  1. ADI JTAG 仿真技术参考.pdf

  2. ADI JTAG 仿真技术参考pdf,ADI JTAG 仿真技术参考ANALOG DEVICES JTAG仿真器接口设计 GND1 2EMU no pin(key)3 4GND ADI TAG仿真器与DSP的接口是一个有14个 BTMSWDDIO5 6 TMS 引脚的JIAG仿真器插头。它与JTAG仿真器接 BTCK7 8 TCK 头相连。如果它没有连着JTAG仿真器的话,也 BTRST9 10 TRST BTDI 11 12 TDI 可以通过一个可选的局部(固定在用户板上)扫描 GND 13
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:465920
    • 提供者:weixin_38743602
  1. CST STUDIO SUITE - Cable Simulation.pdf_英中对照.pdf

  2. CST STUDIO SUITE - Cable Simulation.pdf_英中对照第2章一概述… ·····:4:···:··············44···:·············4:·*····.··············:··: .8用户界 面 Main frame .·········· ···:···:···············:4·:4·4···············4········· ·······4··········· 8 Interface to CST
  3. 所属分类:制造

    • 发布日期:2019-10-14
    • 文件大小:7340032
    • 提供者:mortonyang
  1. 模电 数电 单片机笔试及面试问题.pdf

  2. 该文档包括数电、模电、单片机、计算机原理等笔试问题,还讲解了关于面试的问题该如何解答,对大家有一定的帮助电流放大就是只考虑输岀电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动 一些仪器进行识别(如生物电子),就需要做电流放大 功率放大就是考虑输出功率和输入功率的关系。 其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只 是重点突出电路的作用而已。 15.推挽结构的实质是什么? 般是指两个三极管分别受两互补信号的控制,总是在一个三极
  3. 所属分类:嵌入式

    • 发布日期:2019-10-12
    • 文件大小:664576
    • 提供者:fromnewword
  1. 模拟电路和数字电路笔试知识和面试知识.pdf

  2. 每次面试都被问到模电和数电,因此想给大家分享一份关于模拟电子技术的面试题,希望有所帮助电流放大就是只考虑输出电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动 些仪器进行识别(如生物电子),就需要做电流放大。 功率放大就是老虑输出功率和输入功率的关系。 其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只 是重点突出电路的作用而已 15.推挽结构的实质是什么? 般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截
  3. 所属分类:讲义

    • 发布日期:2019-08-18
    • 文件大小:628736
    • 提供者:maosheng007
  1. tms320f28335(中文版).pdf

  2. 网上搜索的28335芯片的中文资料,对28335进行了中文介绍,应该是翻译的,感觉还有点用lEXAS INSTRUMENTS 寄存器 校准 多通道缓冲串行端口 模块 增强型控制器局域网 模块 和 串行通信接口 模块 串行外设接口模块 内部集成电路 外部接 器件支持 器件和开发支持工具命名规则 文档支持 社区资源 电气规范 最大绝对额定值 建议的运行条件 电气特性 流耗 减少流耗 流耗图 散热设计考虑 在没有针对的信号缓冲的情况下,仿真器连接 时序参数符号安排 定时参数的通用注释 测试负载电路 器
  3. 所属分类:讲义

    • 发布日期:2019-07-20
    • 文件大小:2097152
    • 提供者:ade3050
  1. EDA/PLD中的阻抗端接技术的仿真分析

  2. 目前,己经有很多EDA工具可对电路中信号完整性问题进行深入细致的分析,这些工具主要包括布线前和布线后的信号完整性(51)分析和系统级ST工具等。使用布线前SI分析工具可以根据设计对信号完整性与时序的要求,在布线前帮助设计者选择元器件、调整元器件布局、规划系统时钟网络,并且确定关键线网的端接策略。系统级信号完整性分析工具不仅可以对一块PCB板的信号流进行分析,而且可以对同一系统内其他组成部分(如背板、连接器、电缆及其接口)进行分析,这些仿真和分析工具可通过设计建议来帮助设计者消除潜在的信号完整性问
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:74752
    • 提供者:weixin_38618315
  1. PCB技术中的端接的仿真分析

  2. 如图1所示为一个点对点网络,元件U1和U2通过特性阻抗50Ω、时延为Ins的传输线相连。U1的输出缓冲器高电平输出阻抗为6Ω,低电平输出阻抗为4Ω,上升、下降边沿速率均为300 ps,输出幅度为0~5V、频率为100 MHz、占空比为50%的信号。HyperlynxLineSim电路原理图如图2所示。    图2 Hyperlynx LineSim电路原理图   下面通过仿真来观察一下各种端接方式的效果。对此电路实施端接是必须的,如图3所示为未进行端接时的驱动端和接收端电压波形,信号过冲、振
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:160768
    • 提供者:weixin_38719635
  1. 阻抗端接技术的仿真分析

  2. 目前,己经有很多EDA工具可对电路中信号完整性问题进行深入细致的分析,这些工具主要包括布线前和布线后的信号完整性(51)分析和系统级ST工具等。使用布线前SI分析工具可以根据设计对信号完整性与时序的要求,在布线前帮助设计者选择元器件、调整元器件布局、规划系统时钟网络,并且确定关键线网的端接策略。系统级信号完整性分析工具不仅可以对一块PCB板的信号流进行分析,而且可以对同一系统内其他组成部分(如背板、连接器、电缆及其接口)进行分析,这些仿真和分析工具可通过设计建议来帮助设计者消除潜在的信号完整性问
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:71680
    • 提供者:weixin_38502814