您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. Garefowl GF-201An_User_Guide(用户指南).pdf

  2. Garefowl GF-201An_User_Guide(用户指南)pdf,Garefowl GF-201An_User_Guide(用户指南)Garefowl 用户指南 序 本文档包含 的广指南和常问题 解答,它可以第助用户快速的了解产品,并快速应用到客户系统 中。在以下的个绍和说明中我们部用 米代表 无线调制解调器。 版本说明 主版本号 软件版本号 硬件版本号 描述 参考文档 产品接口描述 声明 GE SERIES是北京嘉复欣科技有限公司的注册商标 此文档的版权属于北京嘉复欣科技有限公司,任
  3. 所属分类:其它

    • 发布日期:2019-10-31
    • 文件大小:284672
    • 提供者:weixin_38743481
  1. 模电 数电 单片机笔试及面试问题.pdf

  2. 该文档包括数电、模电、单片机、计算机原理等笔试问题,还讲解了关于面试的问题该如何解答,对大家有一定的帮助电流放大就是只考虑输岀电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动 一些仪器进行识别(如生物电子),就需要做电流放大 功率放大就是考虑输出功率和输入功率的关系。 其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只 是重点突出电路的作用而已。 15.推挽结构的实质是什么? 般是指两个三极管分别受两互补信号的控制,总是在一个三极
  3. 所属分类:嵌入式

    • 发布日期:2019-10-12
    • 文件大小:664576
    • 提供者:fromnewword
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 最畅销的上海博通蓝牙 bLE芯片 BK3432介绍-DS-MS1793S_v1.2.pdf

  2. 最畅销的上海博通蓝牙 bLE芯片 BK3432介绍-DS-MS1793S_v1.2.pdfMacro Giga Electronics Ltd. Co 6.4RF接收机特性 6.5绝对最大额定值. 88 6.6绝对最大额定值工作条件 19 6.6.1通用工作条件 19 6.6.2上电和掉电时的工作条件 20 6.6.3内嵌复位和电源控制模块特性. 20 6.6.4供电电流特性. 21 6.6.5外部时钟源特性(NA) ·····:···: 23 6.6.6内部时钟源特性. 23 6.6.7存储器
  3. 所属分类:其它

    • 发布日期:2019-09-03
    • 文件大小:2097152
    • 提供者:weixin_38743506
  1. 基于USB2.0和FPGA的图像采集、存储系统研究

  2. 图像信号的采集和处理在科学研究、工农业生产、医疗卫生、公共安全等领域得到了越来越广泛的应用,而这些工作都需要一套高速的图像系统来完成。同时图像采集也是进行图像处理、图像压缩、图像识别的基础,所以图像采集系统的研制有着重要的现实意义和价值。要对图像进行采集就需要一种高速的,能进行长时间、大吞吐量数据传送的计算机接口。USB 2.0接口就是一种符合图像采集要求的计算机接口。同时USB接口还具有支持热插拔、占用系统资源少、易于扩展、使用方便等优点。当前,计算机的许多外围设备都采用了USB接口来实现与计
  3. 所属分类:硬件开发

    • 发布日期:2010-08-16
    • 文件大小:3145728
    • 提供者:jzd19851102
  1. PCI总线的信号采集

  2. 为实现行波监测及其早期故障的在线诊断,根据行波特性设计了一种基于PCI总线、以现场可编程逻辑器件FPGA为核心控制单元的数据采集系统。系统充分利用了PC机高性能的总线资源和大容量的存储深度,采用"乒乓"缓存技术保证了高速数据持续读写传输;用DLL文件二次封装API库函数,防止编译中程序的假死现象,方便上层软件LabVIEW调用。实验表明,系统实现了数据转换、数据传输、数据存储等基本功能,能够在行波采集与故障诊断系统中应用。
  3. 所属分类:其它

    • 发布日期:2020-06-26
    • 文件大小:697344
    • 提供者:weixin_38667920
  1. 单片机与DSP中的基于AD9430的数据采集系统设计

  2. 摘 要:本文介绍了高速ADC AD9430的功能,详细说明了使用高速FPGA来控制AD9430构成高速(140MSPS)、高精度(12位)数据采集系统的设计方法,并给出了具体实现的系统框图和测试结果。关键词:数据采集;FPGA;AD9430 引言结合实际任务的要求,本文提出了一种基于AD9430的高速数据采集系统,主要用于采集雷达回波。在这个系统中,选用高速逻辑器件控制A/D转换和FIFO存储,同时通过FPDP(Front Panel Data Port)总线将采集的数据发送出去。由于系统
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:95232
    • 提供者:weixin_38698863
  1. 嵌入式系统/ARM技术中的基于PCI总线的高速实时数据采集系统

  2. 摘 要:本文介绍了一种基于PCI总线的高速实时数据采集系统的设计与实现方法,主要讨论了高速数据采集的存储与传输的硬件解决方案,以及该系统的控制逻辑的实现,最后给出了控制逻辑仿真波形。关键词:PCI总线;CPCI总线;高速实时数据采集;FIFO;CPLD 引言目前的大多数雷达信号处理机都是采用自定义总线,不具有通用性,每进行一些系统功能的改变就需要大量的硬件改动。而CPCI总线作为一种新兴的工业总线,其采用了PCI总线的电气特性以及VME总线的物理特性,兼具了二者的优点,正在不断的推广应用。
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:87040
    • 提供者:weixin_38731145
  1. 高速数据采集系统中的存储与传输控制逻辑设计

  2. 随着信息科学的飞速发展,数据采集和存储技术广泛应用于雷达、通信、遥测遥感等领域。在高速数据采集系统中,由adc转换后的数据需要存储在存储器中,再进行相应的处理,保证快速准确的数据传输处理是实现高速数据采集的一个关键。由于高速adc的转换率很高,而大容量ram相对adc输出速度较慢,保持高速数据存储过程的可靠性、实时性是一个比较棘手的问题。对于数据采集系统中的大容量高速度数据存储、传输,本文提出一种基于fpga的多片ram实现高速数据的存储和传输的方案,并应用于1gs/s数据采集系统中,实现了以低
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:74752
    • 提供者:weixin_38641366