您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. PCB设计规范2010最新版-很清晰!

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2011-01-06
    • 文件大小:906240
    • 提供者:allankevinliu
  1. PCB设计规范2010最新版

  2. PCB设计规范2010最新版 目录 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB 设计 第四篇 电磁兼容性和 PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号 PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏
  3. 所属分类:硬件开发

    • 发布日期:2011-12-16
    • 文件大小:906240
    • 提供者:davidzzu
  1. PCB设计规范

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2012-08-17
    • 文件大小:906240
    • 提供者:b13470019405
  1. 布线规则.txt

  2. 3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
  3. 所属分类:硬件开发

    • 发布日期:2019-05-23
    • 文件大小:14336
    • 提供者:qq_33237941
  1. 罗克韦尔自动化-NX70高速计数器模块(NX70-HSC4)用户手册.pdf

  2. 罗克韦尔自动化-NX70高速计数器模块(NX70-HSC4)用户手册pdf,目录 1.高速计数器单元(4通道)规格 性能规格 l/O触点 992 共享存储器区域……… 2.高速计数器单元(4通道)功能.21 高速计数器单元(4通道)功能 21 高速计数器单元的功能 高速计数器单元的配置和限制 25 部件与功能 ..26 接线 28 3.单元的配置与设计验证 31 插槽号和ⅣO编号分配验证∴ 31 嵌入式计数器 4.常规o功能∴41 常规O功能.… 41 5.输入时间常数功能∴.…..43 输入时
  3. 所属分类:其它

    • 发布日期:2019-09-19
    • 文件大小:3145728
    • 提供者:weixin_38744435
  1. Protel DXP 教程_604790.pdf

  2. Protel DXP 教程_604790第1章 Protel DXP介 使用 下对 protel DXP的原理图设计系统和印制电路板设计系统的特点作一下简要介纽。 12.1原理图设计系统 Protel Dxp的原理图编辑器为用户提共高速、智能的原理图编辑于段,在 Protel dxp 的原理图编辑器内,可以输出设计κB板所必耑的网络表文件,可以设定B板设计的电 气法则,丕可以根据用户的要求,锎出令用户满意的原埋饜设计图纸。 Protel DXp提供了丰宫的元件阵,在它的元侶阵甲,用户可以找到所怼
  3. 所属分类:嵌入式

    • 发布日期:2019-09-04
    • 文件大小:56623104
    • 提供者:y1016354741
  1. 华为EMC资料.PDF

  2. 华为的关于EMC设计的总结和推广,供一些硬件工程师做设计时参考。内部公开 斗为不PCB的EMC设计指的 EMCPCBOOO1 修订记录 日期 修订版本描述 作者 2000/09/01100 初稿完成 EMC特别工作小组 2000-09-0)1 版权所有,侵权必究 第2页,共94页 内部公开 斗为不PCB的EMC设计指的 EMCPCBOOO1 目录 前言 8 第一部分布局 10 1,层的设置 0 1.1合理的层数 10 1.1.1Vcc、GND的层数 .,,,,,,,,,10 1.1.2信号层数
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:2097152
    • 提供者:zmmcoco
  1. 经验之举---高速PCB设计中的屏蔽方法解说

  2. 高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏感性增加,同时它们的能量越来越弱,此时的布线系统就越容易受干扰。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:52224
    • 提供者:weixin_38727453
  1. 经验之举——高速PCB设计中的屏蔽方法解说

  2. 高速PCB设计中的屏蔽方法解说。
  3. 所属分类:其它

    • 发布日期:2020-07-26
    • 文件大小:52224
    • 提供者:weixin_38659527
  1. 高速PCB设计中屏蔽方法

  2. 高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏感性增加,同时它们的能量越来越弱,此时的布线系统就越容易受干扰。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:51200
    • 提供者:weixin_38545517
  1. 高速PCB设计中的屏蔽方法

  2. 高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏感性增加,同时它们的能量越来越弱
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:51200
    • 提供者:weixin_38608873
  1. 高速PCB设计指南---PCB的可靠性设计

  2. 目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明,即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制板两条细平行线靠得很近,则会形成信号波形的延迟,在传输线的终端形成反射噪声。因此,在设计印制电路板的时候,应注意采用正确的方法。  一、 地线设计  在电子设备中,接地是控制干扰的重要方法。如能将接地和屏蔽正确结合起来使用,可解决大部分干扰问题。电子设备中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等。在地线
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:132096
    • 提供者:weixin_38687539
  1. PCB设计中信号完整性问题解析

  2. 柔性和刚性-柔性板上的超高速是不可避免的,因为这些板在   电子产品中越来越多地得到使用。这些系统还需要接地层以进行隔离,并为无线协议分离RF和数字参考。高速和高频率带来了信号完整性问题的可能性,其中许多问题与PCB中接地层的位置和几何形状有关。  在挠性和刚性-挠性板上提供一致的0 V参考的常见方法是在挠性色带上使用阴影线或网格状接地平面。这提供了大的导体,该导体仍然可以在较宽的频率范围内提供屏蔽,同时仍允许柔性带弯曲和折叠而不会产生过多的刚性。但是,信号完整性问题出现在两个领域:  确保一致
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:74752
    • 提供者:weixin_38610717