您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP接口电路设计与编程

  2. 内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:10485760
    • 提供者:menglimin
  1. DXP example(多目录含源码)

  2. 1. Example Example文件夹下共有12个子文件夹,分别存放了第2、3、5、6、7和8章的实例文件。将Example文件夹拷贝到硬盘的“D:\”目录下, 使用Protel DXP打开每个子文件夹下的“*.PrjPCB”文件即可。每个子文件夹为一个工程,其名称和书中正文所提到的名称相同。 下面以第6~8章为例进行说明。 第6章 第6章共有4个实例,实例文件分别存放在Exa601、Exa602、Exa603和Exa604文件夹中。 文件夹:Exa601 这 个文件夹中有两个文件,是演示
  3. 所属分类:嵌入式

    • 发布日期:2009-11-11
    • 文件大小:642048
    • 提供者:watson243671
  1. DXP教程 PCB实例

  2. 光盘使用方法: 1. Example Example文件夹下共有12个子文件夹,分别存放了第2、3、5、6、7和8章的实例文件。将Example文件夹拷贝到硬盘的“D:\”目录下, 使用Protel DXP打开每个子文件夹下的“*.PrjPCB”文件即可。每个子文件夹为一个工程,其名称和书中正文所提到的名称相同。 下面以第6~8章为例进行说明。 第6章 第6章共有4个实例,实例文件分别存放在Exa601、Exa602、Exa603和Exa604文件夹中。 文件夹:Exa601 这个文件夹中有两
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:427008
    • 提供者:lihaijinhappy
  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4194304
    • 提供者:yanlihui13579
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. Verilog-HDL实践与应用系统设计

  2. Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:14680064
    • 提供者:zhlyz2003
  1. 超大规模集成电路与系统导论

  2. 本书介绍了CMOS数字大规模集成电路与系统设计的基础。全书分为三部分,第1部分介绍集成电路的逻辑与物理层设计,其中包括CMOS静态门的逻辑设计与信号控制、芯片生产与制造工艺、版图设计与CAD工具。第2部分讨论CMOS电子电路,介绍MOSFET的特性和开关模型、各类逻辑电路包括高速CMOS逻辑电路,同时介绍分析逻辑链延时的经典方法和新方法。第3部分为VLSI的系统设计,介绍Verilog® HDL 高层次描述语言,分析数字系统单元库部件以及加法器和乘法器的设计,并研究物理设计中应当考虑的问题包括
  3. 所属分类:制造

    • 发布日期:2011-02-24
    • 文件大小:17825792
    • 提供者:ai1013547
  1. Verilog_HDL经典教程实用手册

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2011-06-02
    • 文件大小:4194304
    • 提供者:heirfr
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4194304
    • 提供者:lzj1987
  1. mfc程序实践

  2. (1)模态对话框 1.创建一个mfc111工程,添加一个新的Dialog,同时为该Dialog创建一个类。 2.Button添加command消息调用DoModal()。 (2)非模态对话框 1.声明该类的指针调用Create()函数,为按键设置COMMAND消息,其中调用DestroyWindow()函数。 (3)加法器 1.在对话框中加入3个edit空件。为3个edit控件分别添加整型变量m_num1,m_num2,m_num3. 2.为OK控件添加COMMAND消息。在void CTES
  3. 所属分类:C/C++

    • 发布日期:2013-03-16
    • 文件大小:205824
    • 提供者:rainbow1155
  1. Protel+DXP常用元件库

  2. dxp元件。光盘使用方法: 1. Example Example文件夹下共有12个子文件夹,分别存放了第2、3、5、6、7和8章的实例文件。将Example文件夹拷贝到硬盘的“D:\”目录下, 使用Protel DXP打开每个子文件夹下的“*.PrjPCB”文件即可。每个子文件夹为一个工程,其名称和书中正文所提到的名称相同。 下面以第6~8章为例进行说明。 第6章 第6章共有4个实例,实例文件分别存放在Exa601、Exa602、Exa603和Exa604文件夹中。 文件夹:Exa601 这个
  3. 所属分类:Informix

    • 发布日期:2013-04-02
    • 文件大小:5242880
    • 提供者:u010132693
  1. (熟读专家系列)《ModelSim电子系统分析及仿真》

  2. 《ModelSim电子系统分析及仿真》主要内容简介:ModelSim是优秀的HDL仿真软件之一,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。《ModelSim电子系统分析及仿真》以ModelSim 6.1f版软件为例,由浅入深、循序渐进地
  3. 所属分类:硬件开发

    • 发布日期:2013-08-15
    • 文件大小:48234496
    • 提供者:u011708448
  1. 数字通信同步技术的MTALAB与FPGA实现》PPT版

  2. ppt是书的辅助 书上目录 第1章 同步技术的概念及FPGA基础 1 1.1 数字通信中的同步技术 2 1.2 同步技术的实现方法 4 1.2.1 两种不同的实现原理 4 1.2.2 常用的工程实现途径 5 1.3 FPGA概念及其在信号处理中的应用 6 1.3.1 基本概念及发展历程 6 1.3.2 FPGA的结构和工作原理 8 1.3.3 FPGA在数字信号处理中的应用 14 1.4 Xilinx器件简介 15 1.4.1 Xilinx器件概况 15 1.4.2 Spartan系列器件 1
  3. 所属分类:讲义

    • 发布日期:2015-02-12
    • 文件大小:14680064
    • 提供者:dai891011
  1. 数字电路加减法器

  2. 1. 实验目的: (1) 学习二进制加/减法器运算器的原理和设计方法 (2) 掌握灵活运用Verilog HDL语言进行各种描述与建模的技巧和方法 2. 实验要求: (1) 使用结构建模方法来实现加减法器. (2) 课前任务:在Xilink ISE上完成创建工程、编辑程序源代码、编译、综合、仿真、验证,确保逻辑正确性. (3) 撰写实验报告:含程序源代码、激励代码及其仿真波形、综合得到的电路图、实验结果分析以及对本实验的”思考与探索”部分所作的思考与探索.
  3. 所属分类:硬件开发

    • 发布日期:2018-12-16
    • 文件大小:289792
    • 提供者:bernicechl
  1. 雷达的数字波束形成 文献

  2. 雷达的数字波束形成第卷增刊1 邱文杰译:雷达的数字波束形成 在数字处理器中,加权运算的精确和可预测的性质最终可以最佳和最快地控制天线波束 形状 13接收机校准方便 在任何系统中,至少有一部分波束形成过程是在多个接收机之后进行的,系统在接收机 各通道以及天线中的增益和相位误差是敏感的。这些误差的范围将直接影响波束形状的“质 量’,所以必须将它们或保持在可接受的低电平上,或用某些方式来补偿。正如后面第14节 中指出的,数字波束形成法允许选择后一方案,从而避免了要求接收机通道内有非常严格的 绝对公差或
  3. 所属分类:电信

    • 发布日期:2019-03-16
    • 文件大小:1048576
    • 提供者:yanchuan23
  1. 2.3.加法器工程 加法器工程

  2. 2.3.加法器工程
  3. 所属分类:C/C++

    • 发布日期:2021-02-24
    • 文件大小:77594624
    • 提供者:youqingyike