您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于DSP Builder的格型FIR滤波器的设计与实现

  2. 基于DSP Builder的格型FIR滤波器的设计与实现
  3. 所属分类:硬件开发

    • 发布日期:2009-06-09
    • 文件大小:264192
    • 提供者:cxl801
  1. 基于 的的设计与实现

  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:硬件开发

    • 发布日期:2009-10-20
    • 文件大小:91136
    • 提供者:pinkcheng
  1. 用DSP Builder实现FIR滤波器

  2. 用DSP Builder实现FIR滤波器,有波形截图
  3. 所属分类:硬件开发

    • 发布日期:2010-04-28
    • 文件大小:198656
    • 提供者:wuyingcs
  1. 基于DSP Builder 的16 阶FIR 滤波器实现

  2. 现场可编程门阵列( FPGA) 器件广泛用于数字信号处理领域, 而使用VH DL 或Verilo gH DL 语言进行设计的难 度较大。
  3. 所属分类:其它

  1. Altera DSP Builder开发资料

  2. Builder设计初步.pdf Builder设计深入.pdf DSP Builder7.2 Release Notes and Errata (PDF).pdf DSP Builder7.2 参考手册 (PDF).pdf DSP Builder7.2 用户指南(PDF).pdf DSP Builder经验.doc DSP Builder设计论文// Matlab_simulink在FPGA设计中的应用.kdh 从Simulink模型自动生成VHDL代码_省略_基于DSPBuilder的FP.
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:35651584
    • 提供者:originator
  1. 基于DSP Builder的格型FIR滤波器的设计与实现

  2. 基于DSP Builder的格型FIR滤波器的设计与实现是比较实用的技术文章
  3. 所属分类:硬件开发

    • 发布日期:2014-10-21
    • 文件大小:331776
    • 提供者:qianxuewen
  1. 基于 DSP Builder的FIR滤波器设计与实现

  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:87040
    • 提供者:weixin_38706294
  1. 基于DSP Builder的16阶FIR滤波器实现

  2. 本文中采用一种基于DSP Builder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:551936
    • 提供者:weixin_38710566
  1. FIR数字滤波器设计及其FPGA实现

  2. 以FPGA为硬件平台,利用FPGA的DSP开发工具DSP Builder对数字滤波器进行建模设计及系统模型仿真,生成VHDL工程文件,编制相应顶层文件,使其符合滤波器硬件系统。利用QuartusⅡ对项目进行综合、编译和调试,生成原理图模块和RTL电路图。通过对5 kHz方波信号进行仿真滤波,并将VHDL下载到硬件系统中进行硬件实现,有效地提取到5 kHz的正弦信号。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:208896
    • 提供者:weixin_38703866
  1. 使用FPGA构建的数字滤波器设计方案

  2. 本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:372736
    • 提供者:weixin_38581777
  1. 基于FPGA的FIR数字滤波器设计与实现

  2. 要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。在Mat lab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型...
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:681984
    • 提供者:weixin_38732425
  1. 基于FPGA的可调节FIR滤波器的设计与实现

  2. 基于灵活自适应的空口波形技术FOFDM(Filtered OFDM)是现代通信技术的研究热点,设计并实现可调FIR滤波器是实现该技术的核心工作之一。本文设计的基于FPGA的可调节FIR滤波器系数的自适应调整是通过控制算法对信道中的信号进行快速检测,然后将结果和滤波器的输出结果进行差值计算进行反馈调节。利用Quartus II和DSP Builder设计基于FPGA的16阶系数可调FIR滤波器,给出核心模块的设计电路图和仿真结果。仿真结果表明:基于灵活自适应空口波形技术可以在FPGA上实现,而且
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:620544
    • 提供者:weixin_38538264
  1. 基于FPGA的数字滤波器的设计与实现

  2. 本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通的16阶FIR滤波器的实现为例,通过生成的滤波器顶层模块文件与A/D模块文件设计,在联星科技的NC-EDA-2000C实验箱上验证了利用该方法设计的数字滤波器电路工作正确可靠,能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:227328
    • 提供者:weixin_38730389
  1. 单片机与DSP中的基于FPGA 的FIR 数字滤波器设计方案

  2. 摘要:本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。   在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型转换成VHDL语言加入到FPGA的硬件设计中,从QuartusⅡ软件中的虚拟逻辑分析工具S
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:343040
    • 提供者:weixin_38571603
  1. 基于DSP Builder的16阶FIR滤波器实现

  2. 在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时。由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要向Al-tera公司购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:551936
    • 提供者:weixin_38556541
  1. FIR数字滤波器设计及其FPGA实现

  2. 以FPGA为硬件平台,利用FPGA的DSP开发工具DSP Builder对数字滤波器进行建模设计及系统模型仿真,生成VHDL工程文件,编制相应顶层文件,使其符合滤波器硬件系统。利用QuartusⅡ对项目进行综合、编译和调试,生成原理图模块和RTL电路图。通过对5 kHz方波信号进行仿真滤波,并将VHDL下载到硬件系统中进行硬件实现,有效地提取到5 kHz的正弦信号。实验结果表明,该设计很好地达到了FIR滤波器的性能,为数字滤波器的设计与实现提供了新的途径和方法。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:209920
    • 提供者:weixin_38665944
  1. 单片机与DSP中的FIR带通滤波器的FPGA实现

  2. 引 言   在FPGA应用中,比较广泛而基础的就是数字滤波器。根据其单位冲激响应函数的时域特性可分为无限冲击响应(Infinite Impulse Response,IIR)滤波器和有限冲击响应(Finite Impulse Response,FIR)滤波器。DSP Builder集成了Altera和Matlab/Simulink基于FPGA的信号处理的建模和设计。该工具可以将数字信号处理算法(DSP)系统表示成为一个高度抽象的模块,在不降低硬件性能的前提下,自动将系统映射为一个基于FPGA的
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:243712
    • 提供者:weixin_38550459
  1. 单片机与DSP中的基于DSP Builder的16阶FIR滤波器实现

  2. 0 引 言   FIR数字滤波器在数字信号处理的各种应用中发挥着十分重要的作用,它能够提供理想的线性相位响应,在整个频带上获得常数群时延,从而得到零失真输出信号,同时它可以采用十分简单的算法予以实现。这些优点使FIR滤波器成为设计工程师的首选。在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时。由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要向Al-tera公司购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:230400
    • 提供者:weixin_38692122
  1. 单片机与DSP中的基于FPGA的数字滤波器的设计与实现

  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,常用的数字滤波器有无限长单位脉冲响应(IIR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1]。对于应用设计者,由于开发速度和效率的要求很高,短期内不可能全面了解数字滤波器相关的优化技术,需要花费很大的精力才能使设计出的滤波器在速度、资源利用、性能上趋于较优。而采用调试好的IP核需要向Altera公司购买。本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:142336
    • 提供者:weixin_38712279
  1. 单片机与DSP中的基于 DSP Builder的FIR滤波器的设计与实现

  2. 1 引言   在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHD
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:95232
    • 提供者:weixin_38688969
« 12 »