您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. CMOS工艺技术 最新cmos

  2. CMOS工艺技术,个人觉得还是不错的,比较完整
  3. 所属分类:专业指导

    • 发布日期:2010-08-29
    • 文件大小:336896
    • 提供者:simong19861986
  1. CMOS工艺基础

  2. CMOS工艺基础vvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvv
  3. 所属分类:电信

    • 发布日期:2015-08-10
    • 文件大小:7340032
    • 提供者:qq_30487419
  1. 一种基于CMOS工艺的电荷泵锁相环芯片的设计

  2. 本文介绍了一种基于CMOS工艺的电荷泵锁相环芯片的设计
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:77824
    • 提供者:weixin_38556541
  1. CMOS工艺基本流程.rar

  2. CMOS工艺基本流程,揭露了从晶圆到制作CMOS门的全过程,对于了解计算机的底层结构有着很大的帮助。对于了解计算机的底层元件有着很大的帮助
  3. 所属分类:讲义

    • 发布日期:2020-10-05
    • 文件大小:3145728
    • 提供者:qq_39021670
  1. 基于CMOS工艺的RF集成电路设计

  2. 近年来,有关将CMOS工艺在射频(RF)技术中应用的可能性的研究大量增多。深亚微米技术允许CMOS电路的工作频率超过1GHz,这无疑推动了集成CMOS射频电路的发展。目前,几个研究组已利用标准的CMOS工艺开发出高性能的下变频器、低相位噪声压控振荡器(VCO)和双模数预分频器。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:200704
    • 提供者:weixin_38706045
  1. 通信与网络中的基于0.13微米CMOS工艺制造的单芯片UMTS W-CDMA多频段收发器

  2. 前言     随着通用移动通信系统(UMTS)网络在日本和欧洲实现商用,市场对多频段宽带码分多址(W-CDMA)收发器芯片的要求更加苛刻——除了缩小芯片面积和主板占用空间、减少组件数量、降低材料成本外,还要求芯片具备足够的灵活性,不仅要支持工作频段I,还要支持其他多个频段。考虑到UMTS的全双工性质,再加上支持所有频段要求在面积更小的芯片上集成多个发射和接收通道,如何最大限度降低这些通道之间的串扰,就成为一个非常具有挑战性的任务。第一颗采用0.13微米CMOS工艺制造的单芯片直接转换收发器于20
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:240640
    • 提供者:weixin_38745891
  1. 基于0.13微米CMOS工艺下平台式FPGA中可重构RAM模块的一种设计方法

  2. 本文介绍了基于0.13微米CMOS工艺下平台式FPGA中可重构RAM模块的一种设计方法。该RAM模块是一个16Kb的高速低功耗可重构模块,通过不同的配置信息,可以实现多种功能。重点介绍了一种用于可重构静态存储器的全新的存储器单元电路结构以及实现该静态存储器各种重构功能的电路结构。仿真结果表明我们设计的该存储器模块能够很好的实现各种重构功能,而且速度高,功耗较低。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:156672
    • 提供者:weixin_38514660
  1. 基于CMOS工艺的锂聚合物电池保护电路设计

  2. 本论文基于标准CMOS工艺,设计了一种全功能电池保护电路。通过过放电检测输出端、过充电检测输出端的CMOS输出电平控制外接的两个N沟道场效应开关晶体管的关断,从而达到对电池实施保护的目的。基于全功能电池保护电路原理,针对过放电、过充电、放电过电流、负载短路等异常状态设置了相应的保护机制。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:398336
    • 提供者:weixin_38503496
  1. 元器件应用中的标准CMOS工艺集成肖特基二极管设计与实现

  2. 摘要:随着射频无线通讯事业的发展,高性能低成本的射频设计方案越来越受到人们的亲睐。肖特基势垒二极管在射频电路中是重要的元件组成,属于一种多数载流子器件,高频性能非常优越。本文主要介绍一种在标准CMOS工艺的基础上,提出的集成肖特基二极管设计方法,并且该方法在charted 0.35μm工艺中以MPW的方式得以实现。       为了使串联电阻有效的降低,特别在肖特基版图中采用交织的方法。通过对实测所设计的肖特基二极管,以所测得的C-V、I-V及S参数对肖特基二极管的势垒电压、饱和电流及反向击穿
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:279552
    • 提供者:weixin_38658086
  1. 采用0.13微米CMOS工艺制造的单芯片UMTS W-CDMA多频段收发器

  2. 本文介绍了一种适用于频分复用(FDD)网络的低功耗、多频段、全集成化单芯片UMTS W-CDMA/HSDPA直接转换型收发器。它采用 0.13微米CMOS工艺制造而成。该设计包括三条零中频接收(RX)通道,三条直接转换型发射(TX)通道,两个分数型频率合成器。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:326656
    • 提供者:weixin_38710578
  1. 模拟技术中的基于CMOS工艺的锯齿波振荡电路的设计

  2. 本文以比较器为基本电路,采用恒流源充放电技术,设计了一种基于1.0μm CMOS工艺的锯齿波振荡电路,并对其各单元组成电路的设计进行了阐述。同时利用Cadence Hspice仿真工具对电路进行了仿真模拟,结果表明,锯齿波信号的线性度较好,同时电源电压在5.0 V左右时,信号振荡频率变化很小;在适当的电源电压和温度变化范围内,振荡电路的性能较好,可广泛应用在PWM等各种电子电路中。   1 电压比较器   在以往的比较器电路中,存在单级增益不高,并以牺牲输出电压范围来提高增益,进而不能达到满
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:197632
    • 提供者:weixin_38675970
  1. 模拟技术中的基于CMOS工艺的高阻抗并行A/D芯片TLC5510

  2. 1 概述   TLC5510是美国TI公司生产的新型模数转换器件(ADC),它是一种采用CMOS工艺制造的8位高阻抗并行A/D芯片,能提供的最小采样率为20MSPS。由于TLC5510采用了半闪速结构及CMOS工艺,因而大大减少了器件中比较器的数量,而且在高速转换的同时能够保持较低的功耗。在推荐工作条件下,TLC5510的功耗仅为130mW。由于TLC5510不仅具有高速的A/D转换功能,而且还带有内部采样保持电路,从而大大简化了外围电路的设计;同时,由于其内部带有了标准分压电阻,因而可以从+
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:326656
    • 提供者:weixin_38640830
  1. 元器件应用中的CMOS工艺单片集成光电接收器

  2. 和利用双极工艺中隐埋层集电极实现探测器和接收器集成相比,利用CMOS工艺集成探测器接收器所需的额外工艺 步骤要少得多。利用自备低掺杂衬底,在双阱工艺基础上只需一层额外掩模版以掩蔽二极管区调整栅开启电压的 掺杂过程。为了得到较宽的耗尽区宽度以提高探测器速度和响应度,较低的外延层掺杂浓度是必需的。双极工艺中改变掺杂浓度会由于Kirk效应引起 电流增益和晶体管频率的下降,而在CMOS工艺中,由于N沟和P沟器件分别制作在阱中,因此外延层掺杂浓度的减 小对晶体管特性的影响较小。   图1是单电源工作的探
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:123904
    • 提供者:weixin_38714162
  1. 单阱CMOS工艺PN型光电二极管

  2. 最简单的制作CMOS OEIC的方法,就是利用CMOS工艺中能够很容易实现的pn结来作光电二极管,这其中包括源/漏-衬底pn结、源/漏-阱pn结,以及阱-衬底pn结。然而,这些pn结光电二极管通常位于没有电场分布的区域,在这些区域里,光生载流子的缓慢扩散运动限制了这些光电二极管的频率特性。已经报道的这种简单结构的CMOS OEIC的3 dB带宽都要小于15MHzH[49~51]。   CMOS工艺中源/漏-衬底和源/漏-阱pn结形成的光电二极管比较适合探测波长凡<600 nm的入射光,而阱-衬
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:68608
    • 提供者:weixin_38560039
  1. 显示/光电技术中的基于硅基CMOS工艺的集成光电探测器

  2. CM0S工艺是最为重要的微电子制造技术,具有廉价、可批量制造、成品率高等优点。早期的CMOS工艺通常采用单阱工艺,单阱工艺只含一个阱(N阱或者P阱)。若为P型衬底则将NMOS直接制作在衬底上,而将PMOS寺刂作在N阱中;若为N型衬底则将NM0S制作在P阱中,而将PMOS直接制作在衬底上。为了减少闩锁效应(latch-up)及独立优化N沟和P沟器件,人们采用双阱工艺。图1所示为双阱CMOS,包含N阱、P阱、局部氧化硅(LOCal Oxidation of Silicon,Locos)隔离、N+多晶
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:75776
    • 提供者:weixin_38535812
  1. 元器件应用中的austriamicro推出CMOS工艺DFM参考设计流程..

  2. austriamicro公司Full Service Foundry部门近日宣布,推出0.35微米高压CMOS工艺的可制造性设计(DFM)参考设计流程。该参考设计流程利用了特殊的模拟高压DFM工具,如电路设计及画板的性能检测、良率优化、寄生仿真(parasitic simulation)及安全操作区检查,同时还将提供完整的设计支持,包括向制造商客户提供可供选择的模拟高压DFM指导方针和DFM设计评价。      这种高压CMOS工艺(H35)采用模拟/混合信号技术,是最新一代的先进HV MOS装
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:50176
    • 提供者:weixin_38744962
  1. austriamicro推出CMOS工艺DFM参考设计流程

  2. austriamicro公司Full Service Foundry部门近日宣布,推出0.35微米高压CMOS工艺的可制造性设计(DFM)参考设计流程。该参考设计流程利用了特殊的模拟高压DFM工具,如电路设计及画板的性能检测、良率优化、寄生仿真(parasitic simulation)及安全操作区检查,同时还将提供完整的设计支持,包括向制造商客户提供可供选择的模拟高压DFM指导方针和DFM设计评价。      这种高压CMOS工艺(H35)采用模拟/混合信号技术,是最新一代的先进HV MOS装
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:50176
    • 提供者:weixin_38534352
  1. 传感技术中的CMOS工艺程的温度传感器大幅提升精准度

  2. 一家模拟与混合信号器件供供商Andigilog已开发出一种采用CMOS工艺的模拟温度传感器,该公司声称,这颗编号为aSC7511的器件采用了其独特的温度感测技术,能监控近端及远程的系统温度并进行热管理,从而为基于英特尔奔腾4与AMD速龙、毒龙处理器的PC与笔记本电脑降低功耗。      “aSC7511的精准度可达±1℃,而传统的模拟温度传感器则仅能达到6℃,”Andigilog营销总监Mark Gordon表示。另外,Gordon也指出,在Pentium处理器问世后,目前的电源密度已突破100
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:57344
    • 提供者:weixin_38639872
  1. 通信与网络中的CMOS工艺复接器模块中选择器的设计

  2. CMOS工艺复接器模块中选择器的设计 窦建华、陈守府、许良凤 (合肥工业大学 计算机与信息学院 安徽 合肥 230009) 1 引言 众所周知,组织通信的一个缺点是他需要的信道带宽比较大,而光纤中数据传输比特率理论上可以达到Tb/S(1015b/s)数量级,光纤传输系统的产生极大地满足了数字时代大量信息高速传输的需要。自1962年激光二极管的研制成功和1970年低损耗光纤问世以来,光纤通信技术得到了
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:83968
    • 提供者:weixin_38685876
  1. PCB技术中的标准CMOS工艺在高速模拟电路和数模混合电路中的应用展望

  2. 崔增文1,何山虎1 ,陈弘达2,毛陆虹2,高建玉 1 (1.兰州大学微电子研究所,甘肃 兰州 730000 ;2.中国科学院半导体研究所集成光电子学国家重点实验室,北京 100083) 摘要:从速度、集成度、功耗和成本等几个方面深入的分析了利用标准CMOS工艺来设计开发高速模拟器件和混合处理芯片的现状及发展潜力。 关键词:CMOS工艺;特征频率 fT; 单片系统SoC;短距离并行光传输系统VSR;多项目晶圆MPW 中图分类号:TN432 文献标识码:A 文章编号:1003-
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:136192
    • 提供者:weixin_38712908
« 12 3 4 5 6 7 8 9 10 ... 50 »