您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于FPGA的大动态数控AGC系统设计

  2. 随着软件无线电技术和FPGA、DSP、AD 等技术的高速发展,数字接收机的应用日益广泛。为了扩大数字接收机的ADC 动态范围,广泛采用了自动增益控制(AGC) ,使接收机的增益随着信号的强弱进行调整,其性能的好坏直接影响着接收机能否高质量稳定接收。传统的AGC 电路大都采用模拟电路,但由于模拟AGC 缺乏智能性,难以实现复杂的控制算法,且精度不高,调试复杂。这里介绍了一种基于FPGA 和数控VGA 芯片AD8370 的数字自动增益控制的实现方法,实时地调整中频接收机的增益,大大增强了系统的动态范
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:218112
    • 提供者:weixin_38637878
  1. EDA/PLD中的基于CPLD和MT8880的远程控制及播音系统设计

  2. 摘要: 介绍了一种基于CPLD和MT8880的远程控制及语音通信的解决方案。给出了系统的原理框图和关键电路, 并对关键电路的工作原理进行了说明; 最后给出了系统主机控制器中关键模块的QUARTUS II设计图及基于VHDL语言的MT8880收发程序源代码。   0 引言   DTMF传输具有很强的抗干扰能力, 故可广泛用于电话通信系统, 也可以在数据通信系统中用来实现各种数据流和语音等信息的远程传输。   本文介绍的广播、对讲系统就是基于DTMF的原理设计, 可在主机端通过MIC与相应的部
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:434176
    • 提供者:weixin_38502292
  1. EDA/PLD中的基于前馈仿真设计

  2. 摘 要:从前馈技术的基本原理出发,针对多载波系统对放大器提出较高的交调抑制要求,利用MWO微波仿真软件按照器件参数进行了初步的前馈仿真设计,并分析了应用中误差放大对消不理想的主要原因,对主、辅放大器可能存在的增益相位漂移等而导致的误差信号抵消失效等问题,给出了可用于实际设计的前馈框图,对多载波情况下的设计实践工作具有一定的帮助。   0 引 言   随着现代通讯技术的快速发展,高效率的频谱调制技术(QPSK或QAM)需要在放大过程中也保持高线性。然而,几乎所有的放大器都具有非线性特性,因此,
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:249856
    • 提供者:weixin_38672731
  1. EDA/PLD中的基于在系统可编程模拟电路的声发射前置电路设计

  2. 摘 要:介绍ispPAC在系统可编程模拟电路的技术特征、工作原理和应用,分析了声发射检测系统对前置电路的要求,并在ispPAC技术的基础上,实现了声发射前置电路设计。   1声发射检测系统   声发射技术是根据结构内部发出的应力波,判断结构内部损伤程度的一种有效的动态无损检测技术。   从对车辆悬挂系统进行动态无损检测的要求出发,为了节约成本,我们自行研制了一套声发射检测系统。系统框图如图1所示。   声发射传感器输出的信号为电荷信号,一般低至微伏数量级,这样微弱的信号,若经过长
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:151552
    • 提供者:weixin_38615783
  1. EDA/PLD中的低频数字相位(频率)测量的CPLD实现

  2. 在电子测量技术中,测频测相是最基本的测量之一。相位测量仪是电子领域的常用仪器,当前测频测相主要是运用等精度测频、PLL锁相环测相的方法。研究发现,等精度测频法具有在整个测频范围内保持恒定的高精度的特点,但是该原理不能用于测量相位。PLL锁相环测相可以实现等精度测相,但电路调试较复杂。因此,选择直接测相法作为低频测相仪的测试方法。   设计的低频测相仪,满足以下的技术指标:a .频率20-20KHz;b .输入阻抗≥100KΩ;c.相位测量绝对误差≤1度; d.具有频率测量和数字显示功能;e.显
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:122880
    • 提供者:weixin_38746293
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现功能描述

  2. I2C总线是一个通用的串行总线,仅有两个信号线,分别是SCL(时钟)和SDA(数据)。每一个连接到总线上的设备,无论是主设备还是从设备,均可以通过软件寻址。而且对于每一个设备,这个地址是惟一的。   本设计在Coo1Runner-Ⅱ中实现,包含一个异步的微控制器接口(uC)和一个I2C接口,I2C可以被配置为方或从。此I2C控制器可以与系统中的微控制或微处理器互连,其原理框图如图所示。 如图 I2C总线控制器原理框图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:72704
    • 提供者:weixin_38527978
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现设计范例和实现CPLD的原理图

  2. CPLD的原理框图如图所示。   如图 CPLD的原理框图  行扫描线由移位寄存器输出驱动,在时钟ck的驱动下移位寄存器工作,同一时间只有一位行线为“0”。列线全部接有内部上拉,在没有键按下的情况下,列线全为“1”。同时与门输出也为“1”,移位寄存器继续工作;当有键按下时,与门输出为低。禁止移位寄存器操作,直到按键被释放。   行列编码电路的输出组成键盘的编码输出,输入到处理器。  此参考设计包括Verilog源代码、Verilog测试文件和.ucf文件。.ucf文件中有关于内部上拉电阻的
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:115712
    • 提供者:weixin_38558054
  1. EDA/PLD中的EDA的原理框图

  2. 原理框图就是通过一个设计实体内部各个组成部件的互连来描述系统的内部组成及其相互之间的关系的一种图形表示模型。根据其描述的抽象层次,原理框图有门级、寄存器级、芯片级、系统级原理框图等几种。如图是门级、寄存器级、芯片级、系统级原理框图的示例。   如图 门级、寄存器级、芯片级、系统级原理框图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:58368
    • 提供者:weixin_38606656
  1. EDA/PLD中的EDA中的数据采集控制系统总体设计方案

  2. 根据系统设计要求,数据采集系统控制器SJCJKZQ可由四个模块组成:A/D转换控制模块ADZHKZ、数据运算与处理模块SJYSCL、D/A转换控制模块DAZHKZ以及有关键盘输入与数据显示控制模块JPXSKZ,其组成框图及有关接口如图所示。   如图 数据采集系统总体组成原理图   在整个数据采集系统控制器SJCJKZ中,A/D转换控制模块ADZHKZ主要实现对ADC0809进行模数转换的控制和转换后数据传送的控制及数据存储:数据运算与处理模块SJYSCL主要实现对ADC0809进行模数
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:107520
    • 提供者:weixin_38519763
  1. EDA/PLD中的基于CPLD的位同步时钟提取电路设计

  2. 引言 异步串行通信是现代电子系统中最常用的数据信息传输方式之一,一般情况下,为了能够正确地对异步串行数据进行发送和接收,就必须使其接收与发送的码元同步,位同步时钟信号不仅可用来对输入码元进行检测以保证收发同步,而且在对接收的数字码元进行各种处理等过程中,也可以为系统提供一个基准的同步时钟。 本文介绍的位同步时钟的提取方案,原理简单且同步速度较快。整个系统采用VerilogHDL语言编写,并可以在CPLD上实现。 位同步时钟的提取原理 本系统由一个跳变沿捕捉模块、一个状态寄存器和一个可控
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:105472
    • 提供者:weixin_38635682
  1. EDA/PLD中的基于FPGA的数字复接系统帧同步器设计与实现

  2. 摘要:介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。 关键词:数字复接;帧同步器;FPGA在数字通信网中,为了提高传输效率,常常需要将若干路低速数字信号合并成一路高速数字信号,以便通过高速信道进行传输。实现此功能的设备称为数字复接系统。数字复接系统包括发送端和接收端两部分,通常称为复接器和分接器。为了使分接器的帧状态相对于复接器的帧状态获得并保持相位关系,以便正确地实施分接,数字复接系统在发送端把低速数字信号合并为
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:75776
    • 提供者:weixin_38702931
  1. EDA/PLD中的基于FPGA的QPSK高速数字调制系统的研究与实现

  2. 摘要:介绍了一种基于FPGA的QPSK的高速数字调制系统的实现方案。先从调制系统的基本框图入手,简要介绍其实现原理及流程;然后着重介绍FPGA功能模块的软件编程、优化及整个系统的性能。 关键词:FPGA QPSK 直接序列扩频 高速调制1 系统实现原理及流程本调制系统的设计目的是实现高速数字图像传输。系统的硬件部分主要包括FPGA、A/D转换器、D/A转换器、正交调制器、输出电路等。根据数字图像传输的特点,采用扩频调制技术。这是因为扩频方式的抗干扰、抗衰落及抗阻塞能力强,而且扩频信号的功率
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:97280
    • 提供者:weixin_38597889
  1. EDA/PLD中的一种基于FPGA的直接序列扩频基带处理器

  2. 摘 要:本文设计实现了一种基于FPGA的直接序列扩频基带处理器,并阐述了其基本原理和设计方案。关键词:扩频;FPGA;数字匹配滤波器;基带处理器引言扩频通信技术具有抗干扰、抗多径、保密性好、不易截获以及可实现码分多址等许多优点,已成为无线通信物理层的主要通信手段。本文设计开发了一种基于直接序列扩频技术(DS-SS)的基带处理器。 直接序列扩频通信直接序列扩频通信系统原理框图如图1所示。该处理器由FPGA芯片,完成图1中两虚线框所示的基带信号处理部分。扩频方式为11位barker码扩频,采用
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:89088
    • 提供者:weixin_38551143
  1. EDA/PLD中的基于GSM网络的远程自动抄表系统的设计与实现

  2. 随着电力系统用户环境的复杂化和管理要求的科学化,传统的人工抄表收费方式人户难、负担重、费用高和劳动强度大等弊病越来越突出。远程自动抄表系统综合利用了计算机、通信、网络和微电子技术,能有效解决以上问题,提高管理部门的工作效率。 本文设计了一种由测控终端、GSM网络和管理中心三部分组成的多功能远程自动抄表系统,着重介绍了测控终端和管理中心软件的设计方法。该系统具有抄收速度快、计算精度高、管理数字化、运行成本低等突出的优点,具有广阔的市场前景。 1 系统结构及工作原理 该系统主要由测控终端、
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:265216
    • 提供者:weixin_38657835
  1. EDA/PLD中的基于CPLD和接触式 图像传感器的图像采集系统

  2. 接触式图像传感器CIS(Contact Image Sensor)是继CCD之后于20世纪90年代研究和开发的一种新型光电耦合器件[1]。它将光电传感阵列、LED光源阵列、柱状透镜阵列、移位寄存器和模拟开关等集成在一个条状方形盒内,其工作原理与CCD较为相似,但与CCD相比,CIS具有体积小、价格低、结构简单、安装方便等优点,目前在传真机、扫描仪及条码解码器等领域可完全取代CCD图像传感器。 本文介绍一种基于复杂可编程逻辑器件CPLD(Complex Programmable Logic Dev
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:87040
    • 提供者:weixin_38554186
  1. EDA/PLD中的基于CPLD的任意整数半整数分频器设计

  2. 0 引言 在数字系统设计中,根据不同的设计需要,经常会遇到偶数分频、奇数分频、半整数分频等,有的还要求等占空比。在基于CPLD(复杂可编程逻辑器件)的数字系统设计中,很容易实现由计数器或其级联构成各种形式的偶数分频及非等占空比的奇数分频,但对等占空比的奇数分频及半整数分频的实现较为困难。 本文利用VHDL(甚高速集成电路硬件描述语言),通过Quartus Ⅱ 4.2开发平台,设计了一种能够实现等占空比的整数和近似等占空比的半整数分频器,这种设计方法原理简单,而且只需很少的CPLD逻辑宏单元。 1
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:57344
    • 提供者:weixin_38552292
  1. EDA/PLD中的基于CPLD的PSK系统设计

  2. 摘要:本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过了以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。    关键词:调制解调、CPLD、VHDL   1 引言      现代通信系统要求通信距离远、
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:76800
    • 提供者:weixin_38722607
  1. EDA/PLD中的CPLD器件在单片机控制器中的使用

  2. 摘要:CPLD器件与单片机结合,可以优势互补,组成灵活的、硬软件都可现场编程的控制器,缩短开发周期,适应市场需要。结合实际工作的经验,介绍单片机系统采用CPLD器件时的几种输入输出接口形式,分析典型的单片机系统框图以及相应的外围线路;并且对CPLD器件用原理图输入方式设计实际的数字电路,同时给出了仿真波形。   关键词:CPLD/FPGA器件;单片机;输入输出接口;模拟信号   自动控制的对象五花八门、品种繁多,要求控制器能够模块化、标准化、灵活配置;进入商品经济时代,允许设计者的开发周期
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:211968
    • 提供者:weixin_38623707