您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 有关EDA各种实验程序

  2. 1位全加器VHDL文本输入设计 2选1多路选择器VHDL设计 含异步清0和同步时钟使能的4位加法计数器 7段数码显示译码器设计 数控分频器的设计 用状态机实现序列检测器的设计 用状态机对A原理图输入设计含LPM的电路 DC0809的采样控制电路实现 硬件电子琴电路设计 循环冗余
  3. 所属分类:专业指导

    • 发布日期:2009-12-13
    • 文件大小:244736
    • 提供者:MYP244871933
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. EDA实验指导书

  2. PLD原理及应用实验指导书 实验一:基于原理图输入的数字系统设计 实验二:组合逻辑电路设计 实验三:时序逻辑电路设计 实验四:有限状态机综合性设计实验
  3. 所属分类:专业指导

    • 发布日期:2012-04-13
    • 文件大小:211968
    • 提供者:qlg900501
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. vhdl教程 挺好的资源

  2. vhdl学习资料,大家喜欢就看看吧VHDL培训教程 第一讲、VHDL简介及其结构 第二讲、VHDL中的对象、操作符、数据类型 第三讲、VHDL中的控制语句及模块 第四讲、状态机的设计VHDL培训教程 欢迎参加VHDL培训 浙江大学电子信息技术研究所 电子设计自动化(EDA)培训中心 编写:王勇 TEL:7951949或7951712 EMAIL:wangy@isee.zju.edu.cn第一讲、VHDL简介及其结构 • 通过本课的学习您可以了解以下几点 1、VHDL 的基本概念 2、VHDL的
  3. 所属分类:C

    • 发布日期:2008-10-27
    • 文件大小:490496
    • 提供者:ylw51100
  1. NRF24L01状态机

  2. 详细讲解NRF24L01状态机,状态机简写为FSM(Finite State Machine),主要分为2大类:第一类,若输出只和状态有关而与输入无关,则称为Moore状态机;第二类,输出不仅和状态有关而且和输入有关系,则称为Mealy状态机。要特别注意的是,因为Mealy状态机和输入有关,输出会受到输入的干扰,所以可能会产生毛刺(Glitch)现象,使用时应当注意。事实上现在市面上有很多EDA工具可以很方便的将状态图的描述转换成可以综合的VHDL程序代码
  3. 所属分类:嵌入式

    • 发布日期:2014-11-19
    • 文件大小:280576
    • 提供者:nine_h
  1. 停车场车辆进出计数+状态机(Verilog HDL)

  2. 基于Quartus13.0的EDA课程的Verilog代码 2. 基本要求 (1)根据图 1 分析一辆车进入停车场时两个传感器 ab 依次产生的信号序列及对应的状态; (2)设计一个有限状态机 FSM,根据两个传感器信号,确定是否有车辆进入停车场,考虑 可能有行人干扰或其他非正常状况。当检测到一辆车真正进入停车场时(以车辆尾部离 开传感器为准),计数器加 1。使用开关模拟两个传感器信号,用一个 7 段数码管显示 进入停车场的车辆数。选择合适的时钟频率,电路应具有复位控制。 3. 提高部分 在基
  3. 所属分类:硬件开发

    • 发布日期:2018-05-10
    • 文件大小:3145728
    • 提供者:qq_28662831
  1. EDA/PLD中的基于VHDL的MTM总线主模块有限状态机设计

  2. 摘要:为了能够更简洁严谨地描述MTM总线的主模块有限状态机的状态转换,同时减少FPGA芯片功耗,提高系统稳定性,文中在分析MTM总线结构和主模块有限状态机模型的基础上,基于VHDL语言采用"单进程"式对该有限状态机进行了设计,并在QuartusⅡ开发软件中实现了对语言代码的编译及程序的时序仿真和功能仿真;通过对仿真波形图的分析验证了该状态机设计的正确性和有效性。   MTM总线(Module Testing and Maintenance bus,MTMbus)是一种同步、串行、用于系统级的背
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:327680
    • 提供者:weixin_38701340
  1. EDA/PLD中的PLD设计方法及步骤

  2. 1、PLD器件的设计步骤   1.1.电路逻辑功能描述   PLD器件的逻辑功能描述一般分为原理图描述和硬件描述语言描述,原理图描述是一种直观简便的方法,它可以将现有的小规模集成电路实现的功能直接用PLD器件来实现,而不必去将现有的电路用语言来描述,但电路图描述方法无法做到简练;硬件描述语言描述是可编程器件设计的另一种描述方法,语言描述可能精确和简练地表示电路的逻辑功能,现在在PLD的设计过程中广泛使用,并且有更加浒的趋势,常用的硬件描述语言有ABEL,VHDL语言等,其中ABEL是一种简单
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:551936
    • 提供者:weixin_38609732
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现SCK时钟发生逻辑

  2. 此进程为SCK输出,逻辑,SCK与控制寄存器的CLKDIV、CPHA和CPOL位有关。SCK INT是内部SCK,用其来控制串行数据输出,是SPI控制状态机的同步时钟。当CPHA=1时,SCK_OUT=SCK_1;当CPHA=0时,SCK_OUT=SCK_0。CLK0_MASK和CLK1_MASK分另刂为CLK_0和CLK_1的输出控制信号。当没有数据传输时,SCK_0和SCK_1可以被关闭,如图所示。   如图  SCK时钟发生器    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:63488
    • 提供者:weixin_38623707
  1. EDA/PLD中的EDA用算法流程图描述系统时的ASM图

  2. 用算法流程图描述系统时,并未严格地规定完成各操作所需的时间及操作之间的时间关系,仅规定了操作的顺序。对于采用同步时序结构的控制器,它在时钟脉冲的驱动下将产生一系列的控制信号,使数据处理单元完成各种操作。为此应该对各操作间的时间关系作出严格的描述。算法状态机ASM(A1gorithmic State Machine)图就是—种描述时钟驱动的控制器的工作流程的方法,它采用类似于流程图的形式来描述控制器在不同的时间内应完成的一系列操作,反映了控制条件及控制器状态的转换。这种描述方法和控制器硬件的实施有
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:91136
    • 提供者:weixin_38703626
  1. EDA/PLD中的EDA的状态表、状态赋值表

  2. 在状态机的设计中,我们也可以用另外一种方式——状态表、状态赋值表来表示一个设计实体的各种工作状态、内部各工作状态转换的条件以及各工作状态对应的输出信号序列。从状态表、状态赋值表上,我们可以清楚地看出一个设计实体的各种工作状态、内部各工作状态转换的条件以及各工作状态对应的输出信号序列。图1.7是一个状态表、状态赋值表的示例。   如图 状态表(左)、状态赋值表(右)    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:52224
    • 提供者:weixin_38703468
  1. EDA/PLD中的EDA的状态机图

  2. 状态机是一类很重要的时序电路,是许多数字电路的核心部件。状态机图是指用图形的方式来表示一个设计实体的各种工作状态、内部各工作状态转换的条件以及各工作状态对应的输出信号序列。如图是一个状态机图的示例。   如图 状态机图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:36864
    • 提供者:weixin_38670433
  1. 基础电子中的EDA中的设计技巧分析的介绍

  2. (1)在时序控制电路SXKZ的设计中,利用计数器计数达到分频值时,对计数器进行清零,同时将输出信号反向,这就非常简洁地实现了对输 入基准时钟信号的分频,并且分频信号的占空比为0.5。   (2)在显示控制电路XSKZ的设计中,利用状态机非常简洁地实现了六种花型的循环变化,同时利用六个十六位常数的设计,可非常方便地设 置和修改六种花型。   (3)对于顶层程序的设计,因本系统模块较少,既可使用文本的程序设计方式,也可使用原理图的设计方式。但对于模块较多的系统,最好 使用文本的程序设计方式。  
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:28672
    • 提供者:weixin_38664612
  1. EDA/PLD中的EDA中的状态控制器KZQ的设计

  2. 状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息,因此我们可用-个状态机来实现它。经过对微波炉工作过程中的状态转换条件及输出信号进行分析,我们可得到其状态转换图如图1所示,其输入、输出端口如图2所示。   如图1 KZQ的状态转换图   如图2 KZQ的输入、输出端口图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:97280
    • 提供者:weixin_38694699
  1. 嵌入式系统/ARM技术中的基于VHDL的I2C总线控制核设计

  2. 摘要:从状态机的角度,介绍一种I2C控制核的VHDL设计方法。将其嵌入到FPGA中,用于实现与TMS320C6000系列DSP的接口,并配合DSP的软件完成对视频采集与显示处理系统中数字视频编、解码器工作模式寄存器的配置及其状态查询。着重介绍I2C控制核的总体设计方案,详细描述其内部命令状态机和时序状态机的工作原理及相应的VHDL代码。此外,介绍I2C控制核与DSP相互通信中断处理机制的VHDL实现方法。最后,给出在Xilinx公司的ISE6.1+ModelSimXE5.7c软件平台中进行EDA
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:106496
    • 提供者:weixin_38654380
  1. EDA中的状态控制器KZQ的设计

  2. 状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息,因此我们可用-个状态机来实现它。经过对微波炉工作过程中的状态转换条件及输出信号进行分析,我们可得到其状态转换图如图1所示,其输入、输出端口如图2所示。   如图1 KZQ的状态转换图   如图2 KZQ的输入、输出端口图    :
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:117760
    • 提供者:weixin_38622125
  1. EDA的状态表、状态赋值表

  2. 在状态机的设计中,我们也可以用另外一种方式——状态表、状态赋值表来表示一个设计实体的各种工作状态、内部各工作状态转换的条件以及各工作状态对应的输出信号序列。从状态表、状态赋值表上,我们可以清楚地看出一个设计实体的各种工作状态、内部各工作状态转换的条件以及各工作状态对应的输出信号序列。图1.7是一个状态表、状态赋值表的示例。   如图 状态表(左)、状态赋值表(右)    :
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:56320
    • 提供者:weixin_38564085
  1. EDA的状态机图

  2. 状态机是一类很重要的时序电路,是许多数字电路的部件。状态机图是指用图形的方式来表示一个设计实体的各种工作状态、内部各工作状态转换的条件以及各工作状态对应的输出信号序列。如图是一个状态机图的示例。   如图 状态机图    :
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:39936
    • 提供者:weixin_38698539
« 12 »