您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 在NIOS_系统中A_D数据采集接口的设计与实现.kdh

  2. 在FPGA系统中,实现对外部A/D数据采 集电路的控制接口逻辑,由于其逻辑功能不是 很复杂,因此可采用自定义的方式。采用这种 方法进行设计有两种途径。①从软件上去实 现。这种方案将NIOS处理器作为一个主控制 器,通过编写程序来控制数据转换电路。由于 NIOS处理器的工作频率相对于外部设备来说 要高出许多,故此种方法会造成CPU资源极大 的浪费;②用FPGA的逻辑资源来实现A/D采 集电路的控制逻辑。FPGA有着丰富的逻辑资 源和接口资源,在其中实现并行的数据采集很 少会受到硬件资源的限制,在
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:118784
    • 提供者:lining1996
  1. 基于FPGA的并行控制器设计

  2. 基于FPGA的并行控制器设计,给出了基本的设计理论,说明了并行控制的优点和可实现性
  3. 所属分类:其它

    • 发布日期:2011-03-21
    • 文件大小:705536
    • 提供者:jixiang1119
  1. 使用LabVIEW FPGA模块开发可编程自动控制器

  2. 由于同步通信要求每一个设备都必须运行同一个时钟频率,而且如果通信距离过长会导致时钟偏差等一系列同步问题,使得同步通信方式的应用受到限制。异步通信不需要同步设备间的时钟,只需通过握手协议就可以协调发送设备和接收设备之间的数据传输。 通用异步接收/发送器(UART, Universal Asynchronous Receiver and Transmitter) 作为微机系统I/ O 接口中的重要组成部分,主要进行数据通讯过程中的串行和并行数据流间的变换。UART与微处理器的总线接口是并行接口,而
  3. 所属分类:硬件开发

    • 发布日期:2012-06-06
    • 文件大小:3145728
    • 提供者:dcy1216
  1. 基于FPGA的嵌入式图像处理系统设计(中文版PDF)

  2. 《基于fpga的嵌入式图像处理系统设计》详细介绍了fpga(field programmable gatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于f
  3. 所属分类:硬件开发

    • 发布日期:2015-02-09
    • 文件大小:55574528
    • 提供者:johnllon
  1. 《 Verilog HDL 程序设计教程》135例,源码

  2. 《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
  3. 所属分类:硬件开发

    • 发布日期:2015-05-27
    • 文件大小:130048
    • 提供者:feng1o
  1. SOPC系统入门教程

  2. 第一章 概述 1.1 SOPC 的概念 1.2 SOPC 系统设计流程 1.2.1 SOPC Builder 的设计流程 1.2.2 SOPC Builder 的设计阶段 1.2.3 SOPC 系统开发流程 1.3 SOPC 系统开发环境 1.4 本书中的系统配置 第二章 SOPC 系统构架 2.1 系统模块框图 2.2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.5 乘法支持 2.2.6 中断支持 2.2.7
  3. 所属分类:iOS

    • 发布日期:2009-04-02
    • 文件大小:5242880
    • 提供者:bufubaoni
  1. 杰出的处理能力迅速解决问题-台式示波器选型指南.pdf

  2. 当前的嵌入式系统通常把多个单元集成到一条电路中, 包括微控制器、 FPGA、 串行总线和并行总线、 ADC、 DAC和电源,大大提高了
  3. 所属分类:其它

    • 发布日期:2019-09-05
    • 文件大小:1048576
    • 提供者:weixin_38743481
  1. 基于FPGA的线阵CCD图像采集与处理系统设计

  2. 常见色选机CCD图像采集与处理系统采用FPGA图像采集加CPU/DSP软件串行处理图像方案。本文针对该方案系统复杂、处理速度不能满足高实时性要求等缺点,提出将线阵CCD数字图像采集与图像处理集成在同一块现场可编程门阵列(Field Programmable Gate Array,FPGA)芯片上的方案。该方案简化了CCD图像采集与处理系统,利用硬件描述语言实现的色选算法,因其具有的并行特点,处理速度更快,能够满足更高实时性需求。本文首先设计制作了线阵CCD图像采集与处理系统硬件电路平台。经调试,
  3. 所属分类:专业指导

    • 发布日期:2020-03-20
    • 文件大小:5242880
    • 提供者:zj_cai
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 操纵MCU SPI接口以访问非标准SPI ADC

  2. 当前许多精密模数转换器(ADC)具有串行外设接口(SPI)或某种串行接口,用以与包括微控制器单元(MCU)、DSP和FPGA在内的控制器进行通信。控制器写入或读取ADC内部寄存器并读取转换码。SPI的印刷电路板(PCB)布线简单,并且有比并行接口更快的时钟速率,因而越来越受欢迎。而且,使用标准SPI很容易将ADC连接到控制器。
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:636928
    • 提供者:weixin_38722348
  1. DSP中的在FPGA基础上的神经元自适应PID控制器设计

  2. 引言   随着4C 技术的迅猛发展,以及近十多年来智能控制技术的成就,智能控制在工业用仪器仪表和信息电器( IA)产业中得到了广泛应用,其实现手段也趋于多样化。采用FPGA 实现控制器与使用冯·诺伊曼(VonNeumann)结构的微控制器(MCU)相比,具有信息流并行性、快速性、灵活性和易于扩展等特点。特别在实现复杂智能控制策略时,由于微控制器只能顺序执行程序,随着算法复杂程度的提高,执行速度必将受到限制。FPGA 可固件串行与并行实现算法,从本质上提高了处理速度,对实时性要求较高的智能控制过
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:132096
    • 提供者:weixin_38720762
  1. 在VHDL基础上Petri网并行控制器的实现

  2. Petri网是异步并发系统建模与分析的一种重要工具,1962年由德国科学家C.A.Petri博士创立。40多年来,Petri网理论得到了很大的丰富和发展。Petri网既有直观的图形表示,又有深厚的数学基础;既是层次化的结构模型,又能反映系统的动态性能。     VHDL作为一种高速的硬件描述语言适于描述设计异步并发的系统,因而可与Petri网模型建立联系。用VHDL对模型进行程序设计,为模型的硬件实现奠定了基础。随着大规模、高密度的可编程逻辑器件FPGA和CPLD的问世与应用方面的迅速推广,并且
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:199680
    • 提供者:weixin_38650842
  1. 基于ARM7与FPGA组成的可编程控制器

  2. 基于CAN现场总线、嵌入式微处理器S3C44B0X+FPGA设计的可编程控制器,采用了32位集成度高的嵌入式微处理器S3C44B0X为核心,简化了电路的设计,提高了系统的可靠性及运行速度;通过FPGA配置I/O口,解决了众多芯片I/O口不足的问题,满足了工业控制领域的需求。同时在FPGA中实现的智能控制算法作为功能模块嵌入PLC梯形图程序中,主机执行程序的同时,FPGA也在并行完成智能控制算法的运算,即不影响系统执行的速度,又解决了传统小型PLC不能嵌入智能算法的问题。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:135168
    • 提供者:weixin_38724535
  1. ARM芯片S3C2440A智能小车可移动视频监控系统

  2. 本文介绍的智能小车可移动视频监控系统,以“飞思卡尔杯”智能小车竞赛提供的车模装置为基础,利用ARM芯片S3C2440A控制图像采集、网络传输、速度采集干扰小的模块,利用FPGA芯片控制电机驱动、舵机控制、电量采集干扰大的模块,当上位机通过Internet访问智能小车服务器时,在监控界面上点击按钮来控制小车的运行、图像拍摄、速度采集。1系统总体设计该系统采用三星公司的ARM芯片S3C2440A作为主控制芯片及Altera公司的FPGA芯片EP2C5T144C8作为辅助控制芯片,ARM上装有Wind
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:361472
    • 提供者:weixin_38502290
  1. 基于FPGA的绝对式编码器通信接口设计

  2. 0引言光电码盘是一种基本的位置、速度检测反馈单元,非常广泛地应用于变频器、直流伺服、交流伺服等系统的闭环控制中。为了减小体积,绝对式编码器一般采用串行通信方式输出绝对编码,针对伺服电机控制等高端场合,为了满足快速的电流环、速度环、位置环的控制需要,编码输出的速度又应该非常快,这些不利因素都对绝对式编码的接收增加了难度。绝对式编码器厂家大多为其编码器配套了接收芯片,实现串行编码到并行编码的转换,便于控制器的读取操作。但是此类芯片通常价格比较昂贵,大约占绝对式编码器价格的四分之一。目前国内外高端交流
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:287744
    • 提供者:weixin_38721405
  1. EDA/PLD中的基于FPGA的多通道HDLC收发电路设计

  2. HDLC(High Level Date Link Control)协议是通信领域中应用最广泛的协议之一,它是面向比特的高级数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。目前市场上有很多专用的HDLC芯片,但这些芯片大多控制复杂,通道数目有限;另一方面,专用芯片的使用会有效增大PCB板面积,不利于设备的小型化,而且带来高成本等问题。   FPGA能对任意数据宽度的信号进行处理,内部的功能模块可以并行处理。因此,采用FPGA技术设计HDLC协议控制器可以均衡整个系统的负荷,实现多
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:278528
    • 提供者:weixin_38670318
  1. 嵌入式系统/ARM技术中的基于Verilog的SMBus总线控制器的设计与实现

  2. 摘要:SMBus是一种高效的同步串行总线。通过分析SMBus总线协议,提出了一种运行于基于PCI-Express技术的桥接芯片上的SMBus控制器的设计方案,并且用Verilog语言描述,最后在Altera公司的FPGA上得以实现。通过仿真测试,证明该方法是稳定有效的。 关键词:SMBus 多μC通讯系统 Verilog SMBus是Intel公司于1995年发布的一种双向两线串行通讯总线标准,具有接口线少、通讯效率高等特点。应用于多μC(microcontroller)通讯系统中,可以满
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:87040
    • 提供者:weixin_38623707
  1. 基于SATA硬盘和FPGA的高速数据采集存储系统

  2. 为解决现有采集存储系统不能同时满足高速率采集,大容量脱机且长时间持续存储的问题,设计了一种基于SATA硬盘和FPGA的数据采集和存储方案。本设计由AD9627转换芯片,Altera Cyclone系列FPGA,JM20330串并转换双向桥接芯片完成硬件架构,由Verilog HDL语言编程实现软件架构,直接使用FPGA编程实现数据的多通道分配和磁盘阵列控制,分时处理A/D芯片采集到的高速率大容系量数据,再由串并转换芯片将目标数据存入串口SATA硬盘。实验结果表明,在150 MHZ的采样频率下,设
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:1048576
    • 提供者:weixin_38580759
  1. 基于FPGA的分布式光纤传感系统偏振控制研究

  2. 为了消除基于双马赫-曾德尔干涉的分布式光纤传感系统中偏振退化和偏振相位漂移对定位性能的影响, 提出了一种结构简单、效率高的基于现场可编程门阵列(FPGA)的偏振控制方法。该方法采用偏振控制器反馈技术, 以两路光信号的反馈值作为控制函数, 结合改进的和声搜索(IHS)算法, 利用FPGA硬件并行结构和流水线技术快速实现算法迭代并控制偏振控制器调整偏振态。实验结果表明, 该方法能够在短时间内调整系统偏振态, 偏振控制时间约为0.7808 s, 系统的定位精度提高到±20 m以内, 有效地消除了偏振效
  3. 所属分类:其它

    • 发布日期:2021-01-25
    • 文件大小:4194304
    • 提供者:weixin_38703823
  1. 基于FPGA的多通道HDLC收发电路设计

  2. HDLC(High Level Date Link Control)协议是通信领域中应用广泛的协议之一,它是面向比特的数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。目前市场上有很多专用的HDLC芯片,但这些芯片大多控制复杂,通道数目有限;另一方面,专用芯片的使用会有效增大PCB板面积,不利于设备的小型化,而且带来高成本等问题。   FPGA能对任意数据宽度的信号进行处理,内部的功能模块可以并行处理。因此,采用FPGA技术设计HDLC协议控制器可以均衡整个系统的负荷,实现多通道的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:399360
    • 提供者:weixin_38723559
« 12 3 »