您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. JTAG边界扫描技术的研究

  2. :JTAG是一种所谓的边界扫描技术,即IEEE1149.1。本文将对JTAG的工作原理及打印口工作原理作简要介绍。
  3. 所属分类:专业指导

    • 发布日期:2009-07-30
    • 文件大小:62464
    • 提供者:triflejust
  1. JTAG边界扫描在FPGA中的应用及电路设计

  2. 这是一篇论文,论文中对IEEE 1149.1 协议和JTAG 接口介绍的很相近,很通俗,是边界扫描技术入门的很好的资料,希望对大家有些帮助哈
  3. 所属分类:硬件开发

    • 发布日期:2010-03-10
    • 文件大小:8388608
    • 提供者:xiaopang2015
  1. 基于JTAG的边界扫描技术

  2. pcb电路板的测试技术现在已经要求越来越高,针对jtag口的边界扫描技术是一种新技术
  3. 所属分类:硬件开发

    • 发布日期:2011-09-03
    • 文件大小:1048576
    • 提供者:zhuzj1014
  1. JTAG边界扫描

  2. JTAG边界扫描在FPGA中的应用及电路设计,希望对大家有用
  3. 所属分类:硬件开发

    • 发布日期:2011-11-12
    • 文件大小:8388608
    • 提供者:xiaoleissslll
  1. JTAG边界扫描技术的研究

  2. JTAG边界扫描技术的研究:JTAG是一种所谓的边界扫描技术,即IEEE1149.1。本文将对JTAG的工作原理及打印口工作原理作简要介绍。
  3. 所属分类:专业指导

    • 发布日期:2008-09-23
    • 文件大小:62464
    • 提供者:qs1980227
  1. JTAG边界扫描技术

  2. JTAG边界扫描技术的说明文档资料。对进行相关开发的人是必须了解的。
  3. 所属分类:专业指导

    • 发布日期:2008-10-05
    • 文件大小:62464
    • 提供者:lcf_lcf
  1. 边界扫描技术及其应用

  2. 该文介绍了边界扫描技术的来源以及在具体应用中的细节,是边界扫描技术开发者入门的资料。
  3. 所属分类:专业指导

    • 发布日期:2009-03-10
    • 文件大小:193536
    • 提供者:zrf198899
  1. JTAG边界扫描介绍

  2. JTAG(Joint Test Action Group联合测试行动小组)是一种国际标准测试协议IEEE 1149.1 兼容),主要用于芯片内部测试。现在多数的高级器件都支持 JTAG 协议,如 DSP、 FPGA 器件等。标准的 JTAG 接口是 4 线: TMS、 TCK、 TDI、 TDO,分别为模式选择、时钟、数据输入和数据输出线。 JTAG 最初是用来对芯 片进行测试的,基本原理是在器件内部定义一个 TAP( Test Access Port测试 访问口)通过专用的 JTAG 测
  3. 所属分类:其它

    • 发布日期:2018-05-26
    • 文件大小:62464
    • 提供者:qq_30894333
  1. 边界扫描介绍.doc(边界扫描(Boundary Scan))

  2. 边界扫描的介绍,边界扫描与JTAG的关系“边界扫描(Boundary Scan)测试发展于上个世纪90年代,随着大规模集成电路的出现,印制电路板制造工艺向小,微,薄发展,传统的ICT 测试已经没有办法满足这类产品的测试要求。由于芯片的引脚多,元器件体积小,板的密度特别大,根本没有办法进行下探针测试。一种新的测试技术产生了,联合测试行为组织(Joint Test Action Group)简称JTAG 定义这种新的测试方法即边界扫描测试。”
  3. 所属分类:硬件开发

    • 发布日期:2019-10-12
    • 文件大小:878592
    • 提供者:ygleeeon
  1. 边界扫描测试技术原理.ppt

  2. 1、了解边界扫描器件的基本结构; 2、了解边界扫描测试技术的原理; 3、了解边界扫描描述语言BSDL的基本格式; 4、了解边界扫描测试技术的主要应用; 5、了解边界扫描JTAG接口的设计规范;
  3. 所属分类:其它

    • 发布日期:2020-07-03
    • 文件大小:1048576
    • 提供者:liang_guo_MT
  1. 对PLD进行边界扫描(JTAG)故障诊断

  2. 本文在以PC机作为边界扫描测试向量生成和故障诊断的基础上,对单芯片EPM9320LC84的印刷电路板故障诊断进行了讨论。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:76800
    • 提供者:weixin_38621565
  1. 基于JTAG边界扫描方式的重构控制器的设计

  2. 本文介绍一种基于“ARM处理器+FPGA”架构的重构控制器,重构控制器中的FPGA能够根据ARM处理器传送来的命令,对目标可编程器件JTAG接口进行控制,并模拟JTAG接口中TAP状态机产生激励信号(TMS、TDI、TCK序列),向目标可编程器件的JTAG接口提供所需的激励,使目标可编程器件内的TAP状态机进行状态转换,将指令和数据扫描到FPGA内部边界扫描电路指令寄存器和数据寄存器中。完成一次目标可编程器件配置,实现用户此时所要求功能,在下一时段,可根据用户新的要求,调用重构控制器内部存储器中
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:212992
    • 提供者:weixin_38748055
  1. 基于USB 2.0的边界扫描控制器设计

  2. 随着超大规模集成电路(VLSI)、表面安装器件(SMD)、多层印制电路板(MPCB)等技术的发展,使得统一测控系统综合基带印制电路板上电路节点的物理可访问性正逐步恶化,电路和系统的可测试性急剧下降,常规测试面临挑战。通过研究VLSI芯片资料表明,大多数VLSI芯片都带边界扫描结构,如果将边界扫描技术应用到板级测试中,无疑将对电路板的连接故障和器件失效的准确诊断起到非常重要的作用。边界扫描测试主控系统是实现这一技术必不可少的硬件系统。从JTAG(Joint Test Action Group)提出
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:165888
    • 提供者:weixin_38661087
  1. BSDL边界扫描语言

  2. 边界扫描是一个完善的测试技术。 边界扫描在自当联合测试行动组(JTAG)90年代初发明了一种解决方案来测试使用了许多新的印刷电路,正在开发和制造的地方几乎没有或根本没有测试探针板的物理访问。 一旦边界扫描成立后,下一步是制定一个标准的芯片供应商的模型边界扫描设备,工具供应商开发自动化工具,以及为最终用户创建的边界扫描测试的建模语言。 因此,边界扫描描述语言(BSDL)已建立。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:113664
    • 提供者:weixin_38617413
  1. 基于边界扫描技术的数字系统测试研究

  2. 介绍了支持JTAG标准的IC芯片结构、边界扫描测试原理以及利用边界扫描技术控制IC芯片处于特定功能模式的方法。针对IC芯片某种特定的功能模式给出了设计思路和方法,并用两块xc9572 pc84芯片互连的PCB板为例进行设计分析和实验实现。通过实验实现,体现了边界扫描技术易于电路系统调试和方便系统设计的特点,且设计的系统控制逻辑简单方便,易于实现。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:189440
    • 提供者:weixin_38608726
  1. 对PLD进行边界扫描(JTAG)故障诊断.pdf

  2. 对PLD进行边界扫描(JTAG)故障诊断.pdf
  3. 所属分类:OS

    • 发布日期:2020-11-30
    • 文件大小:211968
    • 提供者:ppcust
  1. 电子测量中的基于边界扫描技术的数字系统测试研究

  2. 当今,微电子技术已经进入超大规模集成电路(VLSI)时代。随着芯片电路的小型化及表面封装技术(SMT)和电路板组装技术的发展,使得传统测试技术面临着巨大的挑战。在这种情况下,为了提高电路和系统的可测试性,联合测试行动小组(JTAG)于1987年提出了一种新的电路板测试方法--边界扫描测试,并于1990年被IEEE接纳,形成了IEEE1149.1标准,也称为JTAG标准[1]。这种技术以全新的"虚拟探针"代替传统的"物理探针"来提高电路和系统的可测性。由于JTAG标准的通用性很好,现在许多IC公司
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:233472
    • 提供者:weixin_38719475
  1. 采用边界扫描法测试系统级芯片互连的信号完整性

  2. 互连中的信号完整性损耗对于数千兆赫兹高度复杂的SoC来说是非常关键的问题,因此经常在设计和测试中采用一些特殊的方法来解决这样的问题。本文介绍如何利用片上机制拓展JTAG标准使其包含互连的信号完整性测试,从而利用JTAG边界扫描架构测试高速系统级芯片(SoC)的互连上发生的时延破坏。 互连中的信号完整性损耗对于数千兆赫兹高度复杂的SoC来说是非常关键的问题,因此经常在设计和测试中采用一些特殊的方法来解决这样的问题。我们认为,完整性损耗(本文有时也称为完整性故障)是在电压失真(噪声)和时延破坏
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:109568
    • 提供者:weixin_38547421
  1. 嵌入式系统/ARM技术中的嵌入式边界扫描

  2. 边界扫描(IEEE1149.1)逐渐成为板级测试方法,新的开发使此技术吸引着嵌入式和系统级测试以及系统内编程操作的注意。随着边界扫描步入其第2个十年,新的使人兴奋的前景即将出现。若用边界扫描做为制造测试和配置,会有不少边界扫描架构嵌入在芯片、板和系统中。如果嵌入硬件和软件边界扫描控制器、测试图形、逻辑可重配置运算等,就可以把这种架构很好地用于产品的整个寿命期。采用嵌入式扫描,可以用Internet在现场对系统加载固件更新。用同样的方法,远程诊断可以确定系统工作出现故障的原因。嵌入式边界扫描系统中
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:82944
    • 提供者:weixin_38535221
  1. pyjtagbs:Python JTAG边界扫描工具-源码

  2. 带有BS的JTAG(边界扫描)-pyjtagbs 如果您试图在Python下进行边界扫描,那么您将不胜感激pyjtagbs这个名字。 当前,这是一个非常不错的库的精简包装,使您可以通过简单的Python访问JTAG边界扫描引脚。 将来的工作将在本机Python中实现某些功能(大多数功能已经存在于其他库中)。 from jtagbs import JTAGCore, JTAGBS interface = JTAGCore() jtag = JTAGBS(interface) probes =
  3. 所属分类:其它

    • 发布日期:2021-02-15
    • 文件大小:10485760
    • 提供者:weixin_42101164
« 12 3 4 5 6 7 8 »