您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. xilinx SPI4.2参考设计

  2. xilinx SPI4.2参考设计,SPI4.2转4*SPI3官方经典参考设计
  3. 所属分类:Java

    • 发布日期:2010-05-22
    • 文件大小:512000
    • 提供者:pengwangguo
  1. 通信接口SFI SPI接口标准

  2. Optical Internetworking Forum SFI SPI接口完整标准
  3. 所属分类:硬件开发

    • 发布日期:2011-10-04
    • 文件大小:2097152
    • 提供者:fck_xx123_yy123
  1. SPI4.2 Spec

  2. System Packet Interface Level 4 (SPI-4) Phase 2 Revision 1 OC-192 System Interface for Physical and Link Layer Devices
  3. 所属分类:硬件开发

    • 发布日期:2013-01-29
    • 文件大小:432128
    • 提供者:realfans
  1. spi-4规范2.01版本

  2. spi4规范2.01版本,正版的规范,不需要多说。
  3. 所属分类:其它

    • 发布日期:2008-12-30
    • 文件大小:432128
    • 提供者:lvjiayan111
  1. SPI4 规范 2.01

  2. System Packet Interface Level 4 (SPI-4) Phase 2 Revision 1
  3. 所属分类:Java

    • 发布日期:2009-01-01
    • 文件大小:432128
    • 提供者:hugtb
  1. The first space-qualified Klessydra RISC-V microcontroller.pdf

  2. The first space-qualified Klessydra RISC-V microcontroller to be launched on a satellite,Digital System Lab at Sapienza University of Rome ● nstruction UART UART RAM GPIO GPIO Bridge SPI4 SPI Master Timer ×G3 Event Unit Demux Bridge Bridg SPI SPI Sl
  3. 所属分类:硬件开发

  1. ST7735S+TM1.77_SPI4W_带TP.rar

  2. S200 7735S SPI4线 测试程序,可以测试电阻TP 更多程序 陆续更新。SPI4线SPI4线SPI4线
  3. 所属分类:其它

    • 发布日期:2020-05-27
    • 文件大小:278528
    • 提供者:SGO03938
  1. X200_ST7789V_CTC24_SPI4W_图片ok.rar

  2. 最新测试机 X200 程序 可以测试 烧入 读ID MCU SPI 3线 SPI4线 一个程序全部搞定 STM32单片机 KEIL编译
  3. 所属分类:电子政务

    • 发布日期:2020-05-27
    • 文件大小:2097152
    • 提供者:SGO03938
  1. SPI4.2总线应用和调试经验谈

  2. SPI4.2总线(System Packet Interface,系统间数据包接口)是一种速度高达10 Gb/s的芯片间互连总线,主要应用于ATM信元传输、POS(Packet Over SONET/SDH,基于SONET/SDH的包传输)和10 Gb/s以太网等高端场合。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:284672
    • 提供者:weixin_38695159
  1. 基于FPGA的SPI4.2接口设计

  2. 本文介绍了 SPI4.2接口在可编程逻辑器件 FPGA上的实现方法,并通过实际电路验证FPGA与 IPX2805之间通过 SPI4.2接口互通的功能。由于商业芯片的限制,有时只有 FPGA才能满足系统设计的要求。相对于开发ASIC,使用 FPGA使整个设计电路简单、灵活、成本低、方便调试和修改, 大大缩短开发周期。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:178176
    • 提供者:weixin_38738511
  1. 基于FPGA和IP Core的定制缓冲管理的实现

  2. 随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片来完成。在很多情况下NP芯片、TM芯片、交换网芯片无法选用同一家厂商的芯片,这时定制TM成为了成本最低、系统最优化的方案,一般采用FPGA来实现,TM的常规结构如图1所示。 图1 TM的常规结构图 目前主流的TM接口均为SPI4-P2接口形式,SPI4-P2接口信号速率高,TCCS(Chan nel
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:262144
    • 提供者:weixin_38665804
  1. EDA/PLD中的基于FPGA和IP Core的定制缓冲管理的实现

  2. 随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片来完成。在很多情况下NP芯片、TM芯片、交换网芯片无法选用同一家厂商的芯片,这时定制TM成为了成本最低、系统最优化的方案,一般采用FPGA来实现,TM的常规结构如图1所示。 图1 TM的常规结构图   目前主流的TM接口均为SPI4-P2接口形式,SPI4-P2接口信号速率高,TCCS(Ch
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:266240
    • 提供者:weixin_38665668
  1. 嵌入式系统/ARM技术中的SPI4.2总线应用和调试经验谈

  2. 引言   SPI4.2总线(System Packet Interface,系统间数据包接口)是一种速度高达10 Gb/s的芯片间互连总线,主要应用于ATM信元传输、POS(Packet Over SONET/SDH,基于SONET/SDH的包传输)和10 Gb/s以太网等高端场合。特别在通信领域,很多高端处理器和网络处理器,如Intel公司的IXP2800、Cavium公司的多内核处理器CN58xx系列、NetLogic公司的XLR732、Broadcom的BCM1480,几乎都集成了SPI
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:229376
    • 提供者:weixin_38658564
  1. EDA/PLD中的基于FPGA的SPI4.2接口设计

  2. 摘要:本文介绍了一种 FPGA和 IPX2805之间的 SPI4.2接口模块设计的方法,对硬件设计进行了说明,着重阐述了 FPGA内部 SPI4.2接口模块设计。该设计简单、高效,解决了商用芯片不能满足高速转发的系统要求的问题。方案在 Altera的 Stratix II器件上得到了验证。   1.引言   SPI-4.2(System Packet Interface)是 OIF(Optical Internetworking Forum)定义的局部高速总线标准,用于 PHY层芯片到链路层
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:198656
    • 提供者:weixin_38713996
  1. 通信与网络中的Lattice宣布将推出基于的SPAUI网络解决方案

  2. 通过采用独有的MACO(优化成本的掩膜式数组)工艺,Lattice SCM FPGA可利用hardened Ethernet和SPI4.2模块提供一个可与交换架构和流量管理器连接的优化可编程平台。Dune Networks的FAP流量管理器可用于能满足MEF、IETF DiffServ和DSL Forum TR-059/TR-101要求的入口/出口/可编程流量管理管理解决方案。    SPAUI是一种基于10GbE XAUI和SPI4.2标准的串行接口。因SPAUI同时准备这两种标准的优点,系统
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:44032
    • 提供者:weixin_38640985
  1. 莱迪思推出针对SPI4.2解决方案的高性价比现场可编程系统芯片

  2. 莱迪思半导体(Lattice)公司近日推出其ORSPI4现场可编程系统芯片(FPSC)。该器件有效地综合了ASIC与FPGA技术,与单纯的FPGA相比,它的集成度和性能更高,成本更低,能提供功耗更低的SPI4.2解决方案。ORSPI4上预制好的ASIC块含有两个SPI4.2接口模块、一个高速QDR II SRAM存储控制器、四条速率为600Mbps到3.7Gbps的SERDES通道、以及8b/10b编码/解码和其它逻辑支持。器件内与ASIC块相连的是逻辑资源超过16K的高性能FPGA和内嵌的RA
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:66560
    • 提供者:weixin_38692122
  1. 基于FPGA的SPI4.2接口设计

  2. 基于FPGA的SPI4.2接口设计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:223232
    • 提供者:weixin_38570519
  1. 基于FPGA的SPI4.2接口设计

  2. 摘要:本文介绍了一种 FPGA和 IPX2805之间的 SPI4.2接口模块设计的方法,对硬件设计进行了说明,着重阐述了 FPGA内部 SPI4.2接口模块设计。该设计简单、高效,解决了商用芯片不能满足高速转发的系统要求的问题。方案在 Altera的 Stratix II器件上得到了验证。   1.引言   SPI-4.2(System Packet Interface)是 OIF(Optical Internetworking Forum)定义的局部高速总线标准,用于 PHY层芯片到链路层
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:253952
    • 提供者:weixin_38750209
  1. 基于FPGA和IP Core的定制缓冲管理的实现

  2. 随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片来完成。在很多情况下NP芯片、TM芯片、交换网芯片无法选用同一家厂商的芯片,这时定制TM成为了成本、系统化的方案,一般采用FPGA来实现,TM的常规结构如图1所示。 图1 TM的常规结构图   目前主流的TM接口均为SPI4-P2接口形式,SPI4-P2接口信号速率高,TCCS(Chan n
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:370688
    • 提供者:weixin_38565818