您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. CPLD技术及其应用

  2. CPLD是最新型的可编程逻辑器件,几乎可适用于所有的门阵列和各种规模的数字集成电路,它的诸多特点使其特别适合于产品的样品开发与小批量生产。本书正是以全球最大的可编程逻辑器件供应商——Altera公司的MAX+PLUS Ⅱ为工具,详尽地剖析了其FLEX 10K等系列的结构、功能及开发应用。在基础篇中,通过一个完整的实例介绍,以使读者能够尽快了解MAX+PLUS Ⅱ的软件安装、设计输入、项目编译、优化以及硬件编程在线调试等功能,并且能够开发出相对简单的产品。在提高篇中,对电子电路设计过程中出现的许
  3. 所属分类:硬件开发

    • 发布日期:2010-08-12
    • 文件大小:13631488
    • 提供者:Benjamin_Wang
  1. Verilog +HDL(清晰pdf)

  2. 全书共分9 章,各章内容简要介绍如下。 • 第1 章:介绍HDL 的设计方法, Verilog 与VHDL 、C 等语言的区别,以及 HDL 语言的设计与验证流程。 • 第2 章:介绍Verilog 的语言基础. • 第3 章:重点介绍Verilog 的3 种描述方法和不同的设计层次. • 第4 章:介绍RTL 建模的概念和一些常用电路的Verilog 设计方法,最后引申 出Verilog 语言的可综合子集。 第5 章:总结了常用的RTL 同步设计原则,逐一介绍了设计模块的划分、设 计组合逻辑
  3. 所属分类:C/C++

    • 发布日期:2013-07-01
    • 文件大小:14680064
    • 提供者:dongzhongyan
  1. 有限状态机的VHDL优化设计

  2.  当前以硬件描述语言为工具、逻辑器件为载体的系统设计越来越广泛。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。状态机及其设计技术水平决定了系统设计的优劣[1]。如何设计一个最优化的状态机是我们必须面对的问题。 本文将详细讨论状态机编写的各个步骤对优化状态机所起到的作用。
  3. 所属分类:专业指导

    • 发布日期:2009-01-03
    • 文件大小:124928
    • 提供者:liqiusheng85
  1. 设计与验证:Verilog HDL(带书签)

  2. 全书共分9 章,各章内容简要介绍如下。 • 第1 章:介绍HDL 的设计方法, Verilog 与VHDL 、C 等语言的区别,以及 HDL 语言的设计与验证流程。 • 第2 章:介绍Verilog 的语言基础. • 第3 章:重点介绍Verilog 的3 种描述方法和不同的设计层次. • 第4 章:介绍RTL 建模的概念和一些常用电路的Verilog 设计方法,最后引申 出Verilog 语言的可综合子集。 第5 章:总结了常用的RTL 同步设计原则,逐一介绍了设计模块的划分、设 计组合逻辑
  3. 所属分类:嵌入式

    • 发布日期:2018-09-02
    • 文件大小:14680064
    • 提供者:iszhangwd
  1. 模电 数电 单片机笔试及面试问题.pdf

  2. 该文档包括数电、模电、单片机、计算机原理等笔试问题,还讲解了关于面试的问题该如何解答,对大家有一定的帮助电流放大就是只考虑输岀电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动 一些仪器进行识别(如生物电子),就需要做电流放大 功率放大就是考虑输出功率和输入功率的关系。 其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只 是重点突出电路的作用而已。 15.推挽结构的实质是什么? 般是指两个三极管分别受两互补信号的控制,总是在一个三极
  3. 所属分类:嵌入式

    • 发布日期:2019-10-12
    • 文件大小:664576
    • 提供者:fromnewword
  1. 模拟电路和数字电路笔试知识和面试知识.pdf

  2. 每次面试都被问到模电和数电,因此想给大家分享一份关于模拟电子技术的面试题,希望有所帮助电流放大就是只考虑输出电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动 些仪器进行识别(如生物电子),就需要做电流放大。 功率放大就是老虑输出功率和输入功率的关系。 其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只 是重点突出电路的作用而已 15.推挽结构的实质是什么? 般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截
  3. 所属分类:讲义

    • 发布日期:2019-08-18
    • 文件大小:628736
    • 提供者:maosheng007
  1. VHDL设计电路优化问题

  2. 本文详细介绍VHDL设计电路中优化的问题,感兴趣的朋友可以看看。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:102400
    • 提供者:weixin_38629449
  1. VHDL设计中电路优化问题

  2. 用VHDL进行集成电路的设计,不仅需要熟悉VHDL语言的使用方法和对设计要求的深刻理解,而且应在设计全程中遵循最优化设计的基本原则,在电路结构设计和软件使用中寻找满足设计要求的最佳方案。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:125952
    • 提供者:weixin_38723192
  1. VHDL设计中电路优化问题

  2. VHDL设计是行为级设计,所带来的问题是设计者的设计思考与电路结构相脱节。实际设计过程中,由于每个工程师对语言规则和电路行为的理解程度不同,每个人的编程风格各异,往往同样的系统功能,描述的方式不一,综合出来的电路结构更是大相径庭。即使最终综合出的电路都能实现相同的逻辑功能,但其电路的复杂程度和时延特性差别很大,甚至某些臃肿的电路还会产生难以预料的问题。因此,对VHDL设计中简化电路结构,优化电路设计的问题进行深入探讨,很有必要。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:115712
    • 提供者:weixin_38660624
  1. 基于CPLD及FPGA的VHDL语言电路优化设计

  2. 在VHDL语言电路优化设计当中,优化问题主要包括面积优化和速度优化。面积优化是指CPLD/FPGA的资源利用率优化,即用尽可能少的片内资源实现更多电路功能;速度优化是指设计系统满足一定的速度要求。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:144384
    • 提供者:weixin_38744694
  1. VHDL设计电路优化问题

  2. 近年来,随着集成电路技术和EDA技术的不断发展,集设计、模拟、综合和测试功能为一体的VHDL语言,已作为IEEE标准化的硬件描述语言。因此,对VHDL设计中简化电路结构,优化电路设计的问题进行深入探讨,很有必要。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:107520
    • 提供者:weixin_38748207
  1. 基于VHDL的密码控制系统设计方案

  2. 1引言随着电子技术和ASIC技术的发展.数字系统设计向速度快、容量大、体积小、重量轻的趋势发展。目前数字系统设计可直接面向用户需求,根据系统的行为和功能要求,自上而下地逐层完成设计过程:描述、综合、优化、仿真与验证,以及器件生成。该设计过程除系统行为和功能描述外,其他设计几乎都由计算机自动完成,从而实现电子设计自动化(EDA)。这样大大地缩短了系统的设计周期,适应当今品种多、批量小的电子市场要求,提高了产品的竞争能力。由于电子设计自动化是采用硬件描述语言描述硬件电路,所以研究硬件语言及仿真、综合
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:499712
    • 提供者:weixin_38519082
  1. EDA/PLD中的一种基于CPLD的交通灯控制系统设计

  2. 0 引言   随着我国经济的快速发展,车辆拥有量也随之急剧增加,再加上人口数量的膨胀,城市的交通拥挤问题变得日益突出。如何使交通灯的控制更加合理,使现有的交通资源发挥更大的效益,已经成为城市管理者和科技工作者共同关心的问题。为此,我们设计开发了一个交通灯控制系统,由于该系统采用VHDL语言自顶向下的设计方法,利用可编程逻辑器件CPLD来实现,通过外部输入可方便地设定交通灯的延迟时间,使交通灯控制数字电路设计得到了优化,提高了系统的灵活性、可靠性和可扩展性。该系统可以较好地缓解交通压力,并可实现
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:354304
    • 提供者:weixin_38741195
  1. 电源技术中的VHDL设计中电路优化问题探讨

  2. VHDL设计中电路优化问题探讨 作者:泰山学院 王春玲 近年来,随着集成电路技术和EDA技术的不断发展,集设计、模拟、综合和测试功能为一体的VHDL语言,已作为IEEE标准化的硬件描述语言。由于其在语法和风格上类似于现代高级汇编语言,具有良好的可读性,描述能力强,设计方法灵活,易于修改,又具有可移植性,可重复利用他人的IP模块(具有知识产权的功能模块)等诸多优势而成为EDA设
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:103424
    • 提供者:weixin_38723753
  1. EDA/PLD中的VHDL设计中电路简化问题的探讨

  2. 近年来,随着集成电路技术的发展,用传统的方法进行芯片或系统设计已不能满足要求,迫切需要提高设计效率。在这样的技术背景下,能大大降低设计难度的VHDL设计方法正越来越广泛地被采用。但是VHDL设计是行为级的设计所带来的问题是设计者的设计思考与电路结构相脱节。设计者主要是根据VHDL的语法规则对系统目标的逻辑行为进行描述然后通过综合工具进行电路结构的综合、编译、优化,通过仿真工具进行逻辑功能仿真和系统时延的仿真。实际设计过程中,由于每个工程师对语言规则、对电路行为的理解程度不同,每个人的编程风
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:81920
    • 提供者:weixin_38659622
  1. 有限状态机的VHDL优化设计

  2. 1.引言当前以硬件描述语言为工具、逻辑器件为载体的系统设计越来越广泛。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。状态机及其设计技术水平决定了系统设计的优劣[1]。如何设计一个最优化的状态机是我们必须面对的问题。本文将详细讨论状态机编写的各个步骤对优化状态机所起到的作用。2.状态机的分类状态机由状态寄存器和组合逻辑电路构成,能够根据控制信号按照预先设定的状态进行状态转移,是协调相关信号动作,完成特定操作的控制中心。状态机可
  3. 所属分类:其它

    • 发布日期:2021-03-04
    • 文件大小:270336
    • 提供者:weixin_38584043
  1. 有限状态机的VHDL优化设计

  2. 1.引言当前以硬件描述语言为工具、逻辑器件为载体的系统设计越来越广泛。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。状态机及其设计技术水平决定了系统设计的优劣[1]。如何设计一个最优化的状态机是我们必须面对的问题。本文将详细讨论状态机编写的各个步骤对优化状态机所起到的作用。2.状态机的分类状态机由状态寄存器和组合逻辑电路构成,能够根据控制信号按照预先设定的状态进行状态转移,是协调相关信号动作,完成特定操作的控制中心。状态机可
  3. 所属分类:其它

    • 发布日期:2021-03-03
    • 文件大小:270336
    • 提供者:weixin_38616505
  1. 有限状态机的VHDL优化设计

  2. 1.引言当前以硬件描述语言为工具、逻辑器件为载体的系统设计越来越广泛。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。状态机及其设计技术水平决定了系统设计的优劣[1]。如何设计一个最优化的状态机是我们必须面对的问题。本文将详细讨论状态机编写的各个步骤对优化状态机所起到的作用。2.状态机的分类状态机由状态寄存器和组合逻辑电路构成,能够根据控制信号按照预先设定的状态进行状态转移,是协调相关信号动作,完成特定操作的控制中心。状态机可
  3. 所属分类:其它

    • 发布日期:2021-02-21
    • 文件大小:270336
    • 提供者:weixin_38584043
  1. 有限状态机的VHDL优化设计

  2. 1.引言当前以硬件描述语言为工具、逻辑器件为载体的系统设计越来越广泛。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。状态机及其设计技术水平决定了系统设计的优劣[1]。如何设计一个最优化的状态机是我们必须面对的问题。本文将详细讨论状态机编写的各个步骤对优化状态机所起到的作用。2.状态机的分类状态机由状态寄存器和组合逻辑电路构成,能够根据控制信号按照预先设定的状态进行状态转移,是协调相关信号动作,完成特定操作的控制中心。状态机可
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:270336
    • 提供者:weixin_38567873
  1. 一种基于CPLD的交通灯控制系统设计

  2. 0 引言   随着我国经济的快速发展,车辆拥有量也随之急剧增加,再加上人口数量的膨胀,城市的交通拥挤问题变得日益突出。如何使交通灯的控制更加合理,使现有的交通资源发挥更大的效益,已经成为城市管理者和科技工作者共同关心的问题。为此,我们设计开发了一个交通灯控制系统,由于该系统采用VHDL语言自顶向下的设计方法,利用可编程逻辑器件CPLD来实现,通过外部输入可方便地设定交通灯的延迟时间,使交通灯控制数字电路设计得到了优化,提高了系统的灵活性、可靠性和可扩展性。该系统可以较好地缓解交通压力,并可实现
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:502784
    • 提供者:weixin_38715019
« 12 »