您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速PCB设计指南.pdf

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 …… 高速PCB设计指南之五 第
  3. 所属分类:硬件开发

    • 发布日期:2009-10-06
    • 文件大小:746496
    • 提供者:strong987
  1. PCB印刷电路板设计指南

  2. PCB布线 高密度(HD)电路的设计 改进电路设计规程提高可测试性 印制电路板的可靠性设计 DSP系统的降噪技术 混合信号电路板的设计准则 PCB基本概念 掌握IC封装的特性以达到最佳EMI抑制性能
  3. 所属分类:硬件开发

    • 发布日期:2010-01-28
    • 文件大小:199680
    • 提供者:yuanyoulong1
  1. PCB设计规范2010最新版-很清晰!

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2011-01-06
    • 文件大小:906240
    • 提供者:allankevinliu
  1. 高速PCB设计指南-布线,降噪

  2. 第一篇 PCB布线,第一篇 高密度(HD)电路的设计,第一篇 改进电路设计规程提高可测试性,印制电路板的可靠性设计,DSP系统的降噪技术,混合信号电路板的设计准则,混合信号电路板的设计准则,第一篇 掌握IC封装的特性以达到最佳EMI抑制性能
  3. 所属分类:硬件开发

    • 发布日期:2011-05-25
    • 文件大小:212992
    • 提供者:xuwenqing6000
  1. 高速PCB设计指南3

  2. 高速PCB设计指南3,改进电路设计规程提高可测试性等
  3. 所属分类:硬件开发

    • 发布日期:2011-06-01
    • 文件大小:144384
    • 提供者:janeheu
  1. 高速 PCB 设计指南

  2. 高速PCB设计指南 高速PCB 设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速 PCB设计 高速PCB 设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和 PCB设计约束(缺具体数据) 高速PCB 设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号 PCB 的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB 设计指南之四 .
  3. 所属分类:硬件开发

    • 发布日期:2011-08-15
    • 文件大小:403456
    • 提供者:gf_dool
  1. PCB设计规范2010最新版

  2. PCB设计规范2010最新版 目录 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB 设计 第四篇 电磁兼容性和 PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号 PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏
  3. 所属分类:硬件开发

    • 发布日期:2011-12-16
    • 文件大小:906240
    • 提供者:davidzzu
  1. PCB设计规范

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2012-08-17
    • 文件大小:906240
    • 提供者:b13470019405
  1. PCB设计技巧 上

  2. PCBPCBPCB设计技巧 设计技巧 Tips1Tips1Tips1Tips1Tips1:PCBPCBPCB布线 …………………………………………… …………………………………………… …………………………………………… …………………………………………… 3 PCBPCBPCB设计技巧 设计技巧 Tips2Tips2Tips2Tips2Tips2:PCBPCBPCB布局 …………………………………………… …………………………………………… …………………………………………… …………………
  3. 所属分类:硬件开发

    • 发布日期:2016-09-11
    • 文件大小:1048576
    • 提供者:tanshunzhuang
  1. 高速PCB 设计指南

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束(缺具体数据) 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 高速PC
  3. 所属分类:硬件开发

    • 发布日期:2009-03-11
    • 文件大小:921600
    • 提供者:woocooking
  1. 高速PCB设计指南3

  2. 主要讲了改进电路设计规程提高可测试性,混合信号 PCB 的分区设计, 蛇形走线作用,确保信号完整性的电路板设计准则
  3. 所属分类:硬件开发

    • 发布日期:2018-02-05
    • 文件大小:278528
    • 提供者:qq_39287642
  1. 改进电路设计规程提高可测试性

  2. 随着微型化程度不断提高,元件和布线技术也取得巨大发展,例如BGA外壳封装的高集成度的微型IC,以及导体之间的绝缘间距缩小到0.5mm,这些仅是其中的两个例子。电子元件的布线设计方式,对以后制作流程中的测试能否很好进行,影响越来越大。下面介绍几种重要规则及实用提示。
  3. 所属分类:其它

    • 发布日期:2020-07-17
    • 文件大小:110592
    • 提供者:weixin_38688855
  1. 改进电路设计规程提高可测试性

  2. 通过遵守一定的规程(DFT-Design for Testability,可测试的设计),可以大大减少生产测试的准备和实施费用。这些规程已经过多年发展,当然,若采用新的生产技术和元件技术,它们也要相应的扩展和适应。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:110592
    • 提供者:weixin_38535221
  1. PCB技术中的改进电路设计规程提高可测试性

  2. 随着微型化程度不断提高,元件和布线技术也取得巨大发展,例如BGA外壳封装的高集成度的微型IC,以及导体之间的绝缘间距缩小到0.5mm,这些仅是其中的两个例子。电子元件的布线设计方式,对以后制作流程中的测试能否很好进行,影响越来越大。下面介绍几种重要规则及实用提示。通过遵守一定的规程(DFT-Design for Testability,可测试的设计),可以大大减少生产测试的准备和实施费用。这些规程已经过多年发展,当然,若采用新的生产技术和元件技术,它们也要相应的扩展和适应。随着电子产品结构尺寸越
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:116736
    • 提供者:weixin_38641561