点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - Verilog逻辑仿真(2).
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
FPGA设计流程指南
(12页)本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。形成风格良好和完整的文档。实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。便于新员工快速掌握本部门FPGA的设计流程。由于目前所用到的FPGA器件以Altera的为主,所以下面的 例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Qu
所属分类:
硬件开发
发布日期:2007-08-09
文件大小:133120
提供者:
rotee
2、4、8分频电路的实现方法
分频系数较大的2N分频电路需要采用标准计数器来实现,此处的方法是直接将计数器的相应位赋给分频电路的输出信号即可实现分频功能。采用这个方法的好处是:一是不需要定义中间信号,设计简单,节约资源;二是可以避免毛刺现象的发生,从而避免了逻辑错误产生的可能性。 采用VHDL和Verilog两种语言实现的2分频、4分频和8分频。 Verilog实现方法,给出了测试文件和仿真波形。
所属分类:
嵌入式
发布日期:2009-06-10
文件大小:30720
提供者:
xiang_jia
Verilog HDL程序设计教程
Verilog HDL程序设计教程 ,很好的FPGA教程; 第1章、EDA技术综述 2、EDA设计软件与设计流程 3、VERILOG HDL设计初步 4、VERILOG HDL语言要素 5、VERILOG HDL行为语句 6、进程、任务与函数 7、VERILOG HDL的描述风格 8、仿真 9、VERILOG HDL设计进阶 10、设计方法与设计技巧的探讨 11、VERILOG HDL综合设计实践 12、算法与复杂逻辑的实现 13、EDA软件使用指南 附录A B
所属分类:
硬件开发
发布日期:2009-07-20
文件大小:11534336
提供者:
viphotman
Verilog HDL程序设计与实践--云创工作室编著
有点大,分为两部分(上和下),还有一个超星阅读器 第1章 EDA设计与Verilog HDL语言概述 1.1 EDA设计概述 1.1.1 EDA技术简介 1.1.2 EDA与传统电子系统设计方法 1.1.3 可编程逻辑器件对EDA技术的要求 1.2 Verilog HDL语言简介 1.2.1 硬件描述语言说明 1.2.2 Verilog HDL语言的历史 1.2.3 Verilog HDL语言的能力 1.2.4 Verilog HDL和VHDL语言的比较
所属分类:
嵌入式
发布日期:2009-08-04
文件大小:14680064
提供者:
kygreen
FPGA/VHDL/Verilog/CPLD/及应用电子课件
1.1可编程逻辑器件概述 1.2 FPGA的设计方法与要求 1.3 FPGA的设计流程 1.3.5 嵌入微处理器的FPGA设计流程 1.4 FPGA的设计工具 2.1 Xilinx FPGA器件 2.1.2 SpartanⅡ和SpartanⅡE系列产品 2.2.1 FLEX系列产品 2.2.3 ACEX1K系列产品 2.2.7 Stratix系列产品 3.1 基于ISE5.2的输入方法 3.1.2 HDL语言输入 3.1.3 状态图输入 3.1.4 IP复用 3.2 基于Quartus的设计输
所属分类:
硬件开发
发布日期:2009-09-25
文件大小:12582912
提供者:
ccpqpq
Verilog逻辑仿真(2) Verilog逻辑仿真(2).
Verilog逻辑仿真(2).Verilog逻辑仿真(2).Verilog逻辑仿真(2).
所属分类:
嵌入式
发布日期:2009-11-02
文件大小:120832
提供者:
llljjlj
verilog教程.rar
清华大学内部资料,逻辑仿真ppt,(1)(2)(3)
所属分类:
嵌入式
发布日期:2010-04-24
文件大小:113664
提供者:
ably13
华中科技大学VERILOG课件
华中科技大学电子科学与技术系课件 主讲老师:刘政林 郑朝霞 1,Verilog HDL硬件描述语言基本语法 2,常见电路如加法器、多路选择器、计数器、D锁存器、D触发器、分频电路、序列检测器的Verilog描述及其对应的电路结构 3,组合逻辑电路、时序逻辑电路对应的Verilog描述及其可综合风格; 4,数字电路测试方法与测试模块的编写; 5,数字电路设计仿真工具、综合工具原理与使用; 6,数字电路的FPGA设计原理、方法及其相应工具的使用;
所属分类:
嵌入式
发布日期:2010-05-24
文件大小:8388608
提供者:
yan_n
Verilog-HDL实践与应用系统设计
Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
所属分类:
嵌入式
发布日期:2011-02-22
文件大小:14680064
提供者:
zhlyz2003
verilog基础知识
2.3.1 Verilog语言的基本语法规则 2.3.2 变量的数据类型 2.3.3 Verilog程序的基本结构 2.3.4 逻辑功能的仿真与测试
所属分类:
硬件开发
发布日期:2011-03-10
文件大小:178176
提供者:
florida0723
FPGA实现RS-232串口收发的仿真过程
1. 文本程序输入(Verilog HDL) 2. 功能仿真(ModelSim,查看逻辑功能是否正确,要写一个Test Bench) 3. 综合(Synplify Pro,程序综合成网表) 4. 布局布线(Quartus II,根据我选定的FPGA器件型号,将网表布到器件中,并估算出相应的时延) 5. 时序仿真(ModelSim,根据时延做进一步仿真)
所属分类:
硬件开发
发布日期:2011-09-05
文件大小:281600
提供者:
yss060351
Verilog数字系统设计教程(第2版)
本书讲述了自20世纪90年代开始在美国和其他先进的工业化国家逐步推广的利用硬件描述语言(Verilog HDL)建模、仿真和综合的设计复杂数字逻辑电路与系统的方法和技术。书中内容从算法和计算的基本概念出发,讲述如何由硬线逻辑电路来实现复杂数字逻辑系统的方法。
所属分类:
嵌入式
发布日期:2012-04-12
文件大小:45088768
提供者:
celialml
Verilog +HDL(清晰pdf)
全书共分9 章,各章内容简要介绍如下。 • 第1 章:介绍HDL 的设计方法, Verilog 与VHDL 、C 等语言的区别,以及 HDL 语言的设计与验证流程。 • 第2 章:介绍Verilog 的语言基础. • 第3 章:重点介绍Verilog 的3 种描述方法和不同的设计层次. • 第4 章:介绍RTL 建模的概念和一些常用电路的Verilog 设计方法,最后引申 出Verilog 语言的可综合子集。 第5 章:总结了常用的RTL 同步设计原则,逐一介绍了设计模块的划分、设 计组合逻辑
所属分类:
C/C++
发布日期:2013-07-01
文件大小:14680064
提供者:
dongzhongyan
verilog编程151例
verilog编程151例 【例 3.1】4 位全加器 5 【例 3.2】4 位计数器 5 【例 3.3】4 位全加器的仿真程序 5 【例 3.4】4 位计数器的仿真程序 6 【例 3.5】“与-或-非”门电路 6 【例 5.1】用case 语句描述的4 选1 数据选择器 6 【例 5.2】同步置数、同步清零的计数器 7 【例 5.3】用always 过程语句描述的简单算术逻辑单元 7 【例 5.4】用initial 过程语句对测试变量A、B、C 赋值 8 【例 5.5】用begin-end
所属分类:
硬件开发
发布日期:2014-05-18
文件大小:444416
提供者:
ivycarrot
verilog现代可编程逻辑器件基础编程示例
5个简单verilog程序示例,包含程序要求、代码实现以及仿真效果图,适合初学verilog的人学习。具体题目如下: 1. 设计一个1/5分频器。要求:编写设计模块;编写测试模型。 2. 设计一个用于篮球比赛的定时器。要求: (1)定时时间为24秒,按递减方式计时,每隔1秒,定时器减1; (2)定时器的时间用两位数码管显示; (3)设置两个外部控制开关,控制定时器的直接复位、启动计时、暂停/连续计时;当定时器递减计时到零(即定时时间到)时,定时器保持零不变,同时发出报警信号,报警信号用一个发光
所属分类:
讲义
发布日期:2015-10-12
文件大小:3145728
提供者:
u012955036
最新北京大学verilog课件(500页)
课程内容1:介绍verilogHDL 2.candence verilog仿真 3.逻辑综合 4.设计约束 5.自动布线
所属分类:
其它
发布日期:2018-09-04
文件大小:63963136
提供者:
denghp5
verilog代码风格VerilogCodingStyle
verilog代码风格VerilogCodingStyle目录 Verilog hdl程序风格指导 目录 1.引言. 般的指导方针 命名规则 注释 格式 ·· 有限状态机实现风格 文件和目录结构 13444566777 3.逻辑实现.. 设计方法 组合逻辑… 时序逻辑 4. Verilog结构 赋值 always块 ······:4·····.·····.+·::·:···+·4··· ..···· 语句 if-then-else语句 端口声明 13 函数( function)和任务(task)
所属分类:
硬件开发
发布日期:2019-09-02
文件大小:477184
提供者:
drjiachen
基于verilog的串口通信实验指导和综合后源程序.rar
1、修改了代码中不能综合的变量赋值, 2、在maxii cpld上编译,占用135个LE逻辑; 3、代码和文档分开 网上找了很多代码,大部分因为没有很好的注释,看起来很头疼,于是自己写了一份,附带详细的注释,在modelsim仿真器上已经得到验证,现在传上来,仅供参考。 PS1:最后部分给出了一个测试文件,写的非常简单,只是验证了功能,不是很好的测试; PS2:代码部分看上去有点乱,因为在word中代码的层次结构无法清晰显示,如有需要,下载后把代码copy到notepad++这种类似的专用变成
所属分类:
电信
发布日期:2020-08-11
文件大小:152576
提供者:
sysclock
Verilog讨论组精彩内容摘录(三)
问题一: 在下才疏学浅,一直在用Lattice的ispLSI,搞了一些小应用,看到各位都在谈论XILINX和ALTERA,本人没有机会尝试,究竟哪一种比较好,请高人不吝赐教。回答一: Lattice 的ispLSI我毕业设计时用过一枚,感觉其在系统编程是十分方便的,但熔丝图的生成好象要ispexper这一专门软件,他支持原理图输入和VHDL输入等,十分方便且0具有逻辑与时序仿真,其烧录速度(根据熔丝图大小)相当快,一般几秒钟就行了。回答二: 1、首先可编程器件从结构上分为CPLD和FPGA
所属分类:
其它
发布日期:2020-12-10
文件大小:67584
提供者:
weixin_38606294
逻辑2:数字逻辑模拟器-源码
逻辑模拟器2 一个正在进行中的/实验性的IDE,用于使用Francis Stokes( )进行实验 安装 npm install npm run serve 特征 类似于Verilog的微子集DSL,用于编码逻辑门阵列(使用Antlr解析) 基于摩纳哥的代码编辑器,具有自动掉毛/错误报告,智能缩进,代码折叠,提示 IDE对接ui由JupyterLab的Lumino小部件提供 示意图可视化由d3-hwschematic提供 具有图形跟踪输出和原理图动画的Testbench仿真 电路描述为门,布
所属分类:
其它
发布日期:2021-02-18
文件大小:1048576
提供者:
weixin_42119866
«
1
2
3
»