您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AS5040中文版.pdf

  2. AS5040全部研发资料,提供PWM输出以及SPI和ABZ接口,为微控制器提供绝对角度测量。在进行机械设计时无须考虑芯片初始零位和它 所使用磁铁磁极的精确配对,取而代之的方案是:零位可以通过软件编程使用简单的SPI命令(无需特殊的编程设备)即可编程进AS5040内部的存储器。As504010位可编程磁旋转编码器 austriamicrosystems cSn接逻辑高电平时,可将数据输出引脚(DO)置 引脚8(Pg月于在OTP内编程设置不同的增量 为三态,并终止串行数据传输。脚也用于对准模式 接口
  3. 所属分类:硬件开发

    • 发布日期:2019-07-16
    • 文件大小:891904
    • 提供者:cao_zuo_xi_tong
  1. 鸣志SR4步进驱动手册.pdf

  2. 鸣志SR4步进驱动手册pdf,鸣志SR4步进驱动手册SR4用户手册 MOONs 1简介 感谢您选择鸣志步进电机驱动器。希望我们产品优越的性能、优异的质量和优秀的性价比可以帮助 您成功的完成运动控制项目 如果您对我们的产品有什么建议或者需要我们的帮助,请致电(86)21-52634688,或传真(86)21 62968682。您也可以给我们发送邮件infomoons.com.cn。 1.1概述 SR系列两相步进电机驱动器是基于PD电流控制算法没计的高性价比细分型驱动器,具有优越的性 能表现,高速大
  3. 所属分类:其它

    • 发布日期:2019-10-13
    • 文件大小:1048576
    • 提供者:weixin_38744207
  1. DSP算法应用与设计(九).pdf.pdf

  2. DSP算法应用与设计(九).pdfpdf,DSP算法应用与设计(九).pdf462第三部分理论和实践 注意,后馈系数与H(Q)的分母项极性相反。这很容易导致错误!b2的重要意义在于,它 902的幅值是x平面上极点半径的平方,而b则是极点半径实部的两倍。表94给出了在实现和单位 增益带通振荡器相应的离散滤波器时,对应的理想Q值和振荡频率的前馈和反馈系数。同样, 这也是二阶陷波滤波器部分系数的参考资料。 二阶滤波器的DSP实现在网站上也有资料提供。 心-四圆心心。 丧9-4二阶滤波器设计参数(冲激不
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:3145728
    • 提供者:weixin_38743737
  1. 电源管理指南中文版.pdf

  2. 电源管理指南中文版pdf,本选型指南,包括设计因素、特色产品、产品组合展示图例以及技术参数表。可携式和插线电源解决方案 插线电源解决方案 隔离式电源解决方案 普通负载点解决方案 负载 交流线 入电源MUX 功率因数 线性稳压器 PWM 控制和保护 正或 保护 A0c控制器热插技厂带集成工的 外设 Dc/Dc转换器 流和 系统电压 替代能源|:隔离电源 MOSFET/:/ ORing\;模数DC/DC控制器 NexFET TM FPGA ASIC 模块驱动器 控制 功率 MOSFETS 模拟电路
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:2097152
    • 提供者:weixin_38743481
  1. 单片机与DSP中的低通到高通变换

  2. 有源高通滤波器可以用类似于LC高通滤波器的适当变换,直接从归一化低通电路导出。   变换过程中把电阻和电容用原来值的倒数相互替换,具体如下:   重要的是要注意到,只有低通RC网络部分的电阻才用式(4-7)变换成电容。 严格确定运算放大器的增益,不能进行变换。   归一化低通电路变换到高通电路后,就用与低通滤波器设计中同样的方法对它进行频率和阻抗变换。电容除以z×FSF,电阻乘以z。每一个节可以用不同的z,但整个滤波器的FSF必须一致。   欢迎转载,信息来自维库电子市场网(www.
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:37888
    • 提供者:weixin_38663151
  1. 在25km SSMF IMDD系统上实现创纪录的高REAM强度调制器的19.25Gb / s实时端到端双频OFDM无色传输的实验演示

  2. 首次在反射电吸收调制器(REAM)中通过实验证明了创纪录的19.25Gb / s实时整个C频段的端到端双端光学OFDM(OOFDM)无色传输,基于25 km的标准SMF系统,使用强度调制和直接检测。 自适应调制基带(0-2GHz)和通带(6.125 +/- 2GHz)OFDM RF子带分别独立产生并通过基于FPGA的DSP时钟进行检测,分别支持9.75Gb / s和9.5Gb / s的信号线速率。仅在100MHz频率下工作,并且DAC / ADC以低至4GS / s的采样速度运行。 两个OFDM
  3. 所属分类:其它

    • 发布日期:2021-03-11
    • 文件大小:3145728
    • 提供者:weixin_38564003