您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 应用于lte-ofdm系统的viterbi译码在fpga中的实现.pdf

  2. 应用于lte-ofdm系统的viterbi译码在fpga中的实现.pdf
  3. 所属分类:硬件开发

    • 发布日期:2010-03-22
    • 文件大小:285696
    • 提供者:wangersan
  1. eetop.cn_基于FPGA实现Viterbi译码器IPCore的技术研究

  2. eetop.cn_基于FPGA实现Viterbi译码器IPCore的技术研究
  3. 所属分类:硬件开发

    • 发布日期:2010-05-31
    • 文件大小:312320
    • 提供者:qinaidenihao
  1. 卷积码的viterbi维特比译码算法的FPGA实现,而且附带源代码

  2. 2,1,7卷积码的viterbi译码算法的FPGA实现,内容详细,而且附带源代码
  3. 所属分类:电信

    • 发布日期:2011-05-02
    • 文件大小:1048576
    • 提供者:wowo004
  1. 基于FPGA的卷积编码和维特比译码的研究与实现

  2. 本论文是一篇关于如何基于FPGA平台进行卷积码编码和viterbi译码的过程论文,让你能更好完成相关卷积码编码译码的设计仿真等。
  3. 所属分类:专业指导

    • 发布日期:2012-05-28
    • 文件大小:2097152
    • 提供者:fengshenyin1205
  1. Viterbi译码的路径选择

  2. Viterbi译码的路径选择的FPGA实现
  3. 所属分类:其它

    • 发布日期:2014-07-09
    • 文件大小:18432
    • 提供者:nihaoma95278
  1. HDTV接收机吕Viterbi译码器的FPGA实现

  2. 高清晰度数字电视(HDTV)技术是当今世界上最先进的图像压缩编码技术和数字通信技术的结合。它代表一个国的科技综合实力,蕴藏着巨大的市场潜力。数字电视地面广播编码正交频分复用(CMOFDM)传输系统以其较强的抗多径干扰性能、易于实现移动接收等优点在HDTV的研究中占有很重要的地位。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:96256
    • 提供者:weixin_38746926
  1. 基于FPGA的Viterbi译码器设计及实现

  2. Viterbi算法是一种最大似然译码算法。在码的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着可编程逻辑技术的不断发展,其高密度、低功耗、使用灵活、设计快速、成本低廉、现场可编程和反复可编程等特性,使FPGA逐步成为Viterbi译码器设计的最佳方法。项目目的是用FPGA实现一个Viterbi译码器。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:281600
    • 提供者:weixin_38715831
  1. 如何在FPGA中实现Viterbi译码

  2. LTE采用下行正交频分多址(OFDM、上行单载波频分多址(SC-FDMA)的方式。OFDM是LTE系统的主要特点,其基本思想是把高速数据流分散到多个正交的子载波上传输,从而使子载波上的符号速率大大降低,符号持续时间大大加长,因而对时延扩展有较强的抵抗力,减小了符号间干扰的影响。在OFDM系统中,为了获得正确无误的数据传输,需要采用差错控制编码技术。卷积编码和Viterbi译码就是一种有效的前向纠错方法,它具有一定的克服突发错误的能力。LTE中采用Viterbi和Turbo加速器实现前向纠错。  
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:164864
    • 提供者:weixin_38706951
  1. 通信与网络中的卷积编码及Viterbi 解码的FPGA 实现及应用

  2. 摘要:卷积码在现代无线通信系统中应用十分广泛,Viterbi译码是最常用的一种对卷积码的译码算法。介绍了卷积编码及Viterbi串行解码的原理及其FPGA的实现。在保证系统性能的前提下讨论了分帧式编解码在实际系统中的应用。   0 引言   在现代通信系统中,信道编码技术得到了广泛的应用。卷积码结构简单,硬件实现容易,同时有着较好的查错纠错能力,因此在无线通信中经常使用,而其解码方式常用Viterbi译码。   1 卷积编码   卷积码(Convolutional Coding)是由Pg
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:280576
    • 提供者:weixin_38717980
  1. EDA/PLD中的基于FPGA的Viterbi译码器设计及实现

  2. 卷积码是广泛应用于卫星通信、无线通信等各种通信系统的信道编码方式。Viterbi算法是一种最大似然译码算法。在码的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着可编程逻辑技术的不断发展,其高密度、低功耗、使用灵活、设计快速、成本低廉、现场可编程和反复可编程等特性,使FPGA逐步成为Viterbi译码器设计的最佳方法。项目目的是用FPGA实现一个Viterbi译码器。   一、译码器功能分析   译码器是一种具有“翻译”功能的逻辑电路,这种电路能将输入二进
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:211968
    • 提供者:weixin_38707061
  1. HDTV接收机吕Viterbi译码器的FPGA实现

  2. 本文的FPGA实现是基于Altera公司Quartus和Maxplus II电路仿真环境和该公司APEX TM EP20K600EBC652-1XES系列芯片来完成的。应用于高精晰度数字电视COFDM传输系统的接收机顶盒的设计中,经过性能测试,达到了系统指标要求。同时,该设计也为HDTV机顶盒的ASIC设计奠定了良好的基础。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:245760
    • 提供者:weixin_38622227
  1. EDA/PLD中的一种基于FPGA的Viterbi译码器优化算法

  2. 1 引 言   由于卷积码优良的性能,被广泛应用于深空通信、卫星通信和2G、3G移动通信中。卷积码有三种译码方法:门限译码、概率译码和Viterbi算法,其中Viterbi算法是一种基于网格图的最大似然译码算法,是卷积码的最佳译码方式,具有效率高、速度快等优点。从工程应用角度看,对Viterbi译码器的性能*价指标主要有译码速度、处理时延和资源占用等。本文通过对Viterbi译码算法及卷积码编码网格图特点的分析,提出一种在FPGA设计中,采用全并行结构、判决信息比特与路径信息向量同步存储以及路
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:169984
    • 提供者:weixin_38612568
  1. 通信与网络中的高速Viterbi译码器的优化和实现

  2. 摘要:大约束度卷积码作为信道纠错编码在通信中得到了广泛的应用,而其相应的Viterbi译码器硬件复杂度大,限制了译码速度。分析了Viterbi译码器的结构,优化了各模块,合理地组织了存储器结构,简化了接口电路。用FPGA实现Viterbi译码器,提高了译码器速度。 关键词:卷积码 Viterbi译码 ACS 路径度量存储 FPGA实现Viterbi算法是一种基于最大后验概率的卷积译码算法,应用广泛。CDMA的IS-95标准和WCDMA 3 GPP标准将卷积码作为高速实时数据传输的信道纠错编
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:81920
    • 提供者:weixin_38607282
  1. 通信与网络中的HDTV接收机中Viterbi译码器的FPGA实现

  2. HDTV接收机中Viterbi译码器的FPGA实现 陕西西安电子科技大学综合业务网国家重点实验室710071郝东来葛建华 高清晰度数字电视HDTV技术是当今世界上最先进的图像压缩编码技术和数字通信技术的结合。它代表一个国家的科技综合实力,蕴藏着巨大的市场潜力。数字电视地面广播编码正交频分复用COFDM传输系统以其较强的抗多径干扰性能、易于实现移动接收等优点在HDTV的研究中占有很重要的地位。而COFDM系统中编、解码技术是影响系统性能的一个重要因素。本文正是基于一种最大似然译码--Viter
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:99328
    • 提供者:weixin_38650951
  1. 从FPGA实现的角度对大约束度Viterbi译码器中路径存储单元的设计

  2. 1 引言   Viterbi译码算法是一种最大似然译码算法,目前广泛应用于各种数据传输系统,特别是卫星通信和移动通信系统中。近年来随着FPGA技术的迅速发展,使得基于FPGA实现Viterbi译码的算法成为研究的热点。   由于Viterbi译码器的复杂性随约束长度k成指数增加,大约束度不但使Viterbi译码器硬件复杂度大为增加,同时也限制了译码速度。而其中以加比选(Add Compareselect,ACS)运算为最主要的瓶颈,的递归运算使流水线结构的应用变得困难。本文以(2,1,9)卷积
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:429056
    • 提供者:weixin_38709139
  1. EDA/PLD中的卷积码+QPSK的中频调制解调系统的FPGA实现

  2. 摘要:提出了一个采用(2,1,7)卷积码+QPSK的中频调制解调方案,并在Xilinx公司的100万门FPGA芯片上实现了该系统。该系统在信噪比SNR为6dB左右时可实现速率超过1Mbit/s、误码率小于10 -5的数据传输。    关键词:卷积编码 Viterbi译码 QPSK FPGA在无线数据传输中,由于信道中的噪声干扰,在接收端会引入一定的误码率(Bit Error Rate,BER)。高质量的数据业务要求较低的BER。为了达到较低的BER,经常采用信道编码技术。卷积编码和Viterbi
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:87040
    • 提供者:weixin_38682254
  1. 大约束度Viterbi译码器中路径存储单元的设计

  2. 1 引言   Viterbi译码算法是一种最大似然译码算法,目前广泛应用于各种数据传输系统,特别是卫星通信和移动通信系统中。近年来随着FPGA技术的迅速发展,使得基于FPGA实现Viterbi译码的算法成为研究的热点。   由于Viterbi译码器的复杂性随约束长度k成指数增加,大约束度不但使Viterbi译码器硬件复杂度大为增加,同时也限制了译码速度。而其中以加比选(Add Compareselect,ACS)运算为最主要的瓶颈,的递归运算使流水线结构的应用变得困难。本文以(2,1,9)
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:112640
    • 提供者:weixin_38700779
  1. 一种基于FPGA的Viterbi译码器优化算法

  2. 1 引 言   由于卷积码优良的性能,被广泛应用于深空通信、卫星通信和2G、3G移动通信中。卷积码有三种译码方法:门限译码、概率译码和Viterbi算法,其中Viterbi算法是一种基于网格图的似然译码算法,是卷积码的译码方式,具有效率高、速度快等优点。从工程应用角度看,对Viterbi译码器的性能*价指标主要有译码速度、处理时延和资源占用等。本文通过对Viterbi译码算法及卷积码编码网格图特点的分析,提出一种在FPGA设计中,采用全并行结构、判决信息比特与路径信息向量同步存储以及路径度量量
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:210944
    • 提供者:weixin_38526823
  1. 基于FPGA的Viterbi译码器设计及实现

  2. 卷积码是广泛应用于卫星通信、无线通信等各种通信系统的信道编码方式。Viterbi算法是一种似然译码算法。在码的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着可编程逻辑技术的不断发展,其高密度、低功耗、使用灵活、设计快速、成本低廉、现场可编程和反复可编程等特性,使FPGA逐步成为Viterbi译码器设计的方法。项目目的是用FPGA实现一个Viterbi译码器。   一、译码器功能分析   译码器是一种具有“翻译”功能的逻辑电路,这种电路能将输入二进制代码的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:260096
    • 提供者:weixin_38688855
  1. 卷积编码及Viterbi 解码的FPGA 实现及应用

  2. 摘要:卷积码在现代无线通信系统中应用十分广泛,Viterbi译码是常用的一种对卷积码的译码算法。介绍了卷积编码及Viterbi串行解码的原理及其FPGA的实现。在保证系统性能的前提下讨论了分帧式编解码在实际系统中的应用。   0 引言   在现代通信系统中,信道编码技术得到了广泛的应用。卷积码结构简单,硬件实现容易,同时有着较好的查错纠错能力,因此在无线通信中经常使用,而其解码方式常用Viterbi译码。   1 卷积编码   卷积码(Convolutional Coding)是由PgE
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:296960
    • 提供者:weixin_38706747
« 12 »